|
reference, declaration → definition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced
|
References
gen/lib/Target/Lanai/LanaiGenAsmMatcher.inc 401 Inst.addOperand(MCOperand::createReg(Lanai::R0));
764 case Lanai::R0: OpKind = MCK_GPR; break;
gen/lib/Target/Lanai/LanaiGenAsmWriter.inc 907 MI->getOperand(1).getReg() == Lanai::R0) {
917 MI->getOperand(1).getReg() == Lanai::R0) {
929 MI->getOperand(2).getReg() == Lanai::R0 &&
gen/lib/Target/Lanai/LanaiGenDAGISel.inc 358 /* 573*/ OPC_EmitCopyToReg, 0, Lanai::R0,
367 /* 590*/ OPC_EmitCopyToReg, 0, Lanai::R0,
376 /* 607*/ OPC_EmitCopyToReg, 0, Lanai::R0,
385 /* 624*/ OPC_EmitCopyToReg, 0, Lanai::R0,
394 /* 641*/ OPC_EmitCopyToReg, 0, Lanai::R0,
917 /* 1638*/ OPC_EmitRegister, MVT::i32, Lanai::R0,
941 /* 1692*/ OPC_EmitRegister, MVT::i32, Lanai::R0,
1099 /* 1980*/ OPC_EmitRegister, MVT::i32, Lanai::R0,
1107 /* 1997*/ OPC_EmitRegister, MVT::i32, Lanai::R0,
1115 /* 2014*/ OPC_EmitRegister, MVT::i32, Lanai::R0,
1123 /* 2031*/ OPC_EmitRegister, MVT::i32, Lanai::R0,
1131 /* 2048*/ OPC_EmitRegister, MVT::i32, Lanai::R0,
1214 /* 2208*/ OPC_EmitRegister, MVT::i32, Lanai::R0,
gen/lib/Target/Lanai/LanaiGenRegisterInfo.inc 233 { Lanai::R0 },
265 Lanai::R3, Lanai::R9, Lanai::R12, Lanai::R13, Lanai::R14, Lanai::R16, Lanai::R17, Lanai::R20, Lanai::R21, Lanai::R22, Lanai::R23, Lanai::R24, Lanai::R25, Lanai::R26, Lanai::R27, Lanai::R28, Lanai::R29, Lanai::R30, Lanai::R31, Lanai::R6, Lanai::R7, Lanai::R18, Lanai::R19, Lanai::R15, Lanai::RCA, Lanai::R10, Lanai::RR1, Lanai::R11, Lanai::RR2, Lanai::R8, Lanai::RV, Lanai::R5, Lanai::FP, Lanai::R4, Lanai::SP, Lanai::R2, Lanai::PC, Lanai::R1, Lanai::R0,
309 { 0U, Lanai::R0 },
345 { 0U, Lanai::R0 },
386 { Lanai::R0, 0U },
429 { Lanai::R0, 0U },
lib/Target/Lanai/AsmParser/LanaiAsmParser.cpp 932 Lanai::R0, std::move(Op), LPAC::ADD));
lib/Target/Lanai/Disassembler/LanaiDisassembler.cpp 113 Instr.getOperand(2).setReg(Lanai::R0);
155 Lanai::R0, Lanai::R1, Lanai::PC, Lanai::R3, Lanai::SP, Lanai::FP,
lib/Target/Lanai/LanaiAsmPrinter.cpp 183 .addReg(Lanai::R0)
lib/Target/Lanai/LanaiISelDAGToDAG.cpp 132 Base = CurDAG->getRegister(Lanai::R0, CN->getValueType(0));
145 Base = CurDAG->getRegister(Lanai::R0, CN->getValueType(0));
292 SDLoc(Node), Lanai::R0, MVT::i32);
lib/Target/Lanai/LanaiISelLowering.cpp 1141 DAG.getRegister(Lanai::R0, MVT::i32),
1175 DAG.getRegister(Lanai::R0, MVT::i32),
1218 DAG.getRegister(Lanai::R0, MVT::i32),
lib/Target/Lanai/LanaiMemAluCombiner.cpp 185 return ((Op.isReg() && Op.getReg() == Lanai::R0) ||
307 if (Offset.isReg() && Offset.getReg() == Lanai::R0)
lib/Target/Lanai/LanaiRegisterInfo.cpp 45 Reserved.set(Lanai::R0);
lib/Target/Lanai/MCTargetDesc/LanaiBaseInfo.h 42 case Lanai::R0:
lib/Target/Lanai/MCTargetDesc/LanaiMCCodeEmitter.cpp 146 (Op2.isReg() && Op2.getReg() != Lanai::R0) || (Op2.isExpr())))
154 (Op2.isReg() && Op2.getReg() != Lanai::R0)))