|
reference, declaration → definition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced
|
References
gen/lib/Target/Mips/MipsGenDAGISel.inc 3106 /* 5565*/ OPC_EmitNode1, TARGET_VAL(Mips::SLL64_32), 0,
3123 /* 5597*/ OPC_EmitNode1, TARGET_VAL(Mips::SLL64_32), 0,
3139 /* 5628*/ OPC_EmitNode1, TARGET_VAL(Mips::SLL64_32), 0,
3155 /* 5659*/ OPC_EmitNode1, TARGET_VAL(Mips::SLL64_32), 0,
3804 /* 7009*/ OPC_EmitNode1, TARGET_VAL(Mips::SLL64_32), 0,
3808 /* 7024*/ OPC_EmitNode1, TARGET_VAL(Mips::SLL64_32), 0,
3823 /* 7057*/ OPC_EmitNode1, TARGET_VAL(Mips::SLL64_32), 0,
3827 /* 7072*/ OPC_EmitNode1, TARGET_VAL(Mips::SLL64_32), 0,
3957 /* 7391*/ OPC_EmitNode1, TARGET_VAL(Mips::SLL64_32), 0,
3965 /* 7419*/ OPC_EmitNode1, TARGET_VAL(Mips::SLL64_32), 0,
3984 /* 7465*/ OPC_EmitNode1, TARGET_VAL(Mips::SLL64_32), 0,
3992 /* 7493*/ OPC_EmitNode1, TARGET_VAL(Mips::SLL64_32), 0,
4541 /* 8641*/ OPC_EmitNode1, TARGET_VAL(Mips::SLL64_32), 0,
4555 /* 8669*/ OPC_EmitNode1, TARGET_VAL(Mips::SLL64_32), 0,
5187 /* 9977*/ OPC_EmitNode1, TARGET_VAL(Mips::SLL64_32), 0,
5191 /* 9992*/ OPC_EmitNode1, TARGET_VAL(Mips::SLL64_32), 0,
16394 /* 30401*/ OPC_MorphNodeTo1, TARGET_VAL(Mips::SLL64_32), 0,
gen/lib/Target/Mips/MipsGenFastISel.inc 722 return fastEmitInst_r(Mips::SLL64_32, &Mips::GPR64RegClass, Op0, Op0IsKill);
gen/lib/Target/Mips/MipsGenGlobalISel.inc12766 GIR_MutateOpcode, /*InsnID*/0, /*RecycleInsnID*/0, /*Opcode*/Mips::SLL64_32,
19552 GIR_BuildMI, /*InsnID*/4, /*Opcode*/Mips::SLL64_32,
19561 GIR_BuildMI, /*InsnID*/2, /*Opcode*/Mips::SLL64_32,
gen/lib/Target/Mips/MipsGenMCCodeEmitter.inc 5213 case Mips::SLL64_32: