|
reference, declaration → definition
definition → references, declarations, derived classes, virtual overrides
reference to multiple definitions → definitions
unreferenced
|
References
gen/lib/Target/AMDGPU/AMDGPUGenDAGISel.inc50490 /*108576*/ OPC_CheckChild2CondCode, ISD::SETGT,
50518 /*108652*/ OPC_CheckChild2CondCode, ISD::SETGT,
50992 /*109945*/ OPC_CheckChild2CondCode, ISD::SETGT,
51020 /*110021*/ OPC_CheckChild2CondCode, ISD::SETGT,
51494 /*111314*/ OPC_CheckChild2CondCode, ISD::SETGT,
51522 /*111390*/ OPC_CheckChild2CondCode, ISD::SETGT,
52042 /*112753*/ OPC_CheckChild2CondCode, ISD::SETGT,
52302 /*113376*/ OPC_CheckChild2CondCode, ISD::SETGT,
52562 /*113999*/ OPC_CheckChild2CondCode, ISD::SETGT,
60317 /*131985*/ OPC_CheckChild2CondCode, ISD::SETGT,
60447 /*132227*/ OPC_CheckChild2CondCode, ISD::SETGT,
60710 /*132707*/ OPC_CheckChild2CondCode, ISD::SETGT,
60978 /*133238*/ OPC_CheckChild2CondCode, ISD::SETGT,
61435 /*134335*/ OPC_CheckChild2CondCode, ISD::SETGT,
61900 /*135448*/ OPC_CheckChild2CondCode, ISD::SETGT,
62167 /*136062*/ OPC_CheckChild2CondCode, ISD::SETGT,
gen/lib/Target/AMDGPU/R600GenDAGISel.inc 4326 /* 17741*/ OPC_CheckCondCode, ISD::SETGT,
4553 /* 18608*/ OPC_CheckCondCode, ISD::SETGT,
4770 /* 19465*/ OPC_CheckCondCode, ISD::SETGT,
4914 /* 20089*/ OPC_CheckCondCode, ISD::SETGT,
5022 /* 20532*/ OPC_CheckCondCode, ISD::SETGT,
5235 /* 21383*/ OPC_CheckCondCode, ISD::SETGT,
5283 /* 21591*/ OPC_CheckCondCode, ISD::SETGT,
5336 /* 21814*/ OPC_CheckCondCode, ISD::SETGT,
gen/lib/Target/BPF/BPFGenDAGISel.inc 2056 return (N->getZExtValue() == ISD::SETGT);
gen/lib/Target/Hexagon/HexagonGenDAGISel.inc23984 /* 46173*/ OPC_CheckChild2CondCode, ISD::SETGT,
24023 /* 46245*/ OPC_CheckChild2CondCode, ISD::SETGT,
24070 /* 46332*/ OPC_CheckChild2CondCode, ISD::SETGT,
24109 /* 46404*/ OPC_CheckChild2CondCode, ISD::SETGT,
24156 /* 46491*/ OPC_CheckChild2CondCode, ISD::SETGT,
24195 /* 46563*/ OPC_CheckChild2CondCode, ISD::SETGT,
24248 /* 46660*/ OPC_CheckChild2CondCode, ISD::SETGT,
24290 /* 46735*/ OPC_CheckChild2CondCode, ISD::SETGT,
24340 /* 46825*/ OPC_CheckChild2CondCode, ISD::SETGT,
24382 /* 46900*/ OPC_CheckChild2CondCode, ISD::SETGT,
24432 /* 46990*/ OPC_CheckChild2CondCode, ISD::SETGT,
24474 /* 47065*/ OPC_CheckChild2CondCode, ISD::SETGT,
28284 /* 54650*/ OPC_CheckChild2CondCode, ISD::SETGT,
28323 /* 54722*/ OPC_CheckChild2CondCode, ISD::SETGT,
28370 /* 54809*/ OPC_CheckChild2CondCode, ISD::SETGT,
28409 /* 54881*/ OPC_CheckChild2CondCode, ISD::SETGT,
28456 /* 54968*/ OPC_CheckChild2CondCode, ISD::SETGT,
28495 /* 55040*/ OPC_CheckChild2CondCode, ISD::SETGT,
28548 /* 55137*/ OPC_CheckChild2CondCode, ISD::SETGT,
28590 /* 55212*/ OPC_CheckChild2CondCode, ISD::SETGT,
28640 /* 55302*/ OPC_CheckChild2CondCode, ISD::SETGT,
28682 /* 55377*/ OPC_CheckChild2CondCode, ISD::SETGT,
28732 /* 55467*/ OPC_CheckChild2CondCode, ISD::SETGT,
28774 /* 55542*/ OPC_CheckChild2CondCode, ISD::SETGT,
29639 /* 57183*/ OPC_CheckChild2CondCode, ISD::SETGT,
29790 /* 57488*/ OPC_CheckChild2CondCode, ISD::SETGT,
29865 /* 57642*/ OPC_CheckChild2CondCode, ISD::SETGT,
29946 /* 57808*/ OPC_CheckChild2CondCode, ISD::SETGT,
29978 /* 57868*/ OPC_CheckChild2CondCode, ISD::SETGT,
30054 /* 58024*/ OPC_CheckChild2CondCode, ISD::SETGT,
30086 /* 58084*/ OPC_CheckChild2CondCode, ISD::SETGT,
30162 /* 58240*/ OPC_CheckChild2CondCode, ISD::SETGT,
30194 /* 58300*/ OPC_CheckChild2CondCode, ISD::SETGT,
30264 /* 58444*/ OPC_CheckChild2CondCode, ISD::SETGT,
30419 /* 58790*/ OPC_CheckChild2CondCode, ISD::SETGT,
30594 /* 59174*/ OPC_CheckChild2CondCode, ISD::SETGT,
30628 /* 59235*/ OPC_CheckChild2CondCode, ISD::SETGT,
30670 /* 59310*/ OPC_CheckChild2CondCode, ISD::SETGT,
30704 /* 59371*/ OPC_CheckChild2CondCode, ISD::SETGT,
30746 /* 59446*/ OPC_CheckChild2CondCode, ISD::SETGT,
30780 /* 59507*/ OPC_CheckChild2CondCode, ISD::SETGT,
30857 /* 59642*/ OPC_CheckChild2CondCode, ISD::SETGT,
51500 /* 97034*/ OPC_CheckChild2CondCode, ISD::SETGT,
51656 /* 97313*/ OPC_CheckChild2CondCode, ISD::SETGT,
54505 /*102947*/ OPC_CheckChild2CondCode, ISD::SETGT,
54544 /*103019*/ OPC_CheckChild2CondCode, ISD::SETGT,
54591 /*103106*/ OPC_CheckChild2CondCode, ISD::SETGT,
54630 /*103178*/ OPC_CheckChild2CondCode, ISD::SETGT,
54677 /*103265*/ OPC_CheckChild2CondCode, ISD::SETGT,
54716 /*103337*/ OPC_CheckChild2CondCode, ISD::SETGT,
54841 /*103561*/ OPC_CheckChild2CondCode, ISD::SETGT,
54883 /*103636*/ OPC_CheckChild2CondCode, ISD::SETGT,
54933 /*103726*/ OPC_CheckChild2CondCode, ISD::SETGT,
54975 /*103801*/ OPC_CheckChild2CondCode, ISD::SETGT,
55025 /*103891*/ OPC_CheckChild2CondCode, ISD::SETGT,
55067 /*103966*/ OPC_CheckChild2CondCode, ISD::SETGT,
68511 /*132691*/ OPC_CheckChild2CondCode, ISD::SETGT,
68600 /*132854*/ OPC_CheckChild2CondCode, ISD::SETGT,
68752 /*133125*/ OPC_CheckChild2CondCode, ISD::SETGT,
68842 /*133289*/ OPC_CheckChild2CondCode, ISD::SETGT,
68994 /*133559*/ OPC_CheckChild2CondCode, ISD::SETGT,
69041 /*133644*/ OPC_CheckChild2CondCode, ISD::SETGT,
69119 /*133784*/ OPC_CheckChild2CondCode, ISD::SETGT,
69199 /*133928*/ OPC_CheckChild2CondCode, ISD::SETGT,
69279 /*134072*/ OPC_CheckChild2CondCode, ISD::SETGT,
gen/lib/Target/Mips/MipsGenDAGISel.inc 1722 /* 3081*/ OPC_CheckChild2CondCode, ISD::SETGT,
1824 /* 3243*/ OPC_CheckChild2CondCode, ISD::SETGT,
1943 /* 3441*/ OPC_CheckChild2CondCode, ISD::SETGT,
2014 /* 3571*/ OPC_CheckChild2CondCode, ISD::SETGT,
2094 /* 3729*/ OPC_CheckChild2CondCode, ISD::SETGT,
2172 /* 3879*/ OPC_CheckChild2CondCode, ISD::SETGT,
2545 /* 4564*/ OPC_CheckChild2CondCode, ISD::SETGT,
2635 /* 4713*/ OPC_CheckChild2CondCode, ISD::SETGT,
2719 /* 4859*/ OPC_CheckChild2CondCode, ISD::SETGT,
2781 /* 4975*/ OPC_CheckChild2CondCode, ISD::SETGT,
3310 /* 5947*/ OPC_CheckChild2CondCode, ISD::SETGT,
3396 /* 6122*/ OPC_CheckChild2CondCode, ISD::SETGT,
3482 /* 6297*/ OPC_CheckChild2CondCode, ISD::SETGT,
3568 /* 6472*/ OPC_CheckChild2CondCode, ISD::SETGT,
3744 /* 6867*/ OPC_CheckChild2CondCode, ISD::SETGT,
3896 /* 7240*/ OPC_CheckChild2CondCode, ISD::SETGT,
4196 /* 7874*/ OPC_CheckChild2CondCode, ISD::SETGT,
4264 /* 8012*/ OPC_CheckChild2CondCode, ISD::SETGT,
4417 /* 8355*/ OPC_CheckChild2CondCode, ISD::SETGT,
4890 /* 9366*/ OPC_CheckChild2CondCode, ISD::SETGT,
5400 /* 10389*/ OPC_CheckChild2CondCode, ISD::SETGT,
5468 /* 10527*/ OPC_CheckChild2CondCode, ISD::SETGT,
5536 /* 10665*/ OPC_CheckChild2CondCode, ISD::SETGT,
5604 /* 10803*/ OPC_CheckChild2CondCode, ISD::SETGT,
5672 /* 10941*/ OPC_CheckChild2CondCode, ISD::SETGT,
6218 /* 12051*/ OPC_CheckChild2CondCode, ISD::SETGT,
6286 /* 12189*/ OPC_CheckChild2CondCode, ISD::SETGT,
16532 /* 30670*/ OPC_CheckChild2CondCode, ISD::SETGT,
16663 /* 30956*/ OPC_CheckChild2CondCode, ISD::SETGT,
16695 /* 31016*/ OPC_CheckChild2CondCode, ISD::SETGT,
16843 /* 31358*/ OPC_CheckChild2CondCode, ISD::SETGT,
17038 /* 31784*/ OPC_CheckChild2CondCode, ISD::SETGT,
17182 /* 32085*/ OPC_CheckChild2CondCode, ISD::SETGT,
17266 /* 32241*/ OPC_CheckChild2CondCode, ISD::SETGT,
17435 /* 32598*/ OPC_CheckChild2CondCode, ISD::SETGT,
17519 /* 32754*/ OPC_CheckChild2CondCode, ISD::SETGT,
29370 /* 55571*/ OPC_CheckCondCode, ISD::SETGT,
29546 /* 56066*/ OPC_CheckChild2CondCode, ISD::SETGT,
gen/lib/Target/NVPTX/NVPTXGenDAGISel.inc58752 /*124702*/ OPC_CheckChild2CondCode, ISD::SETGT,
58766 /*124729*/ OPC_CheckChild2CondCode, ISD::SETGT,
58780 /*124756*/ OPC_CheckChild2CondCode, ISD::SETGT,
58794 /*124783*/ OPC_CheckChild2CondCode, ISD::SETGT,
58808 /*124810*/ OPC_CheckChild2CondCode, ISD::SETGT,
58822 /*124837*/ OPC_CheckChild2CondCode, ISD::SETGT,
58836 /*124864*/ OPC_CheckChild2CondCode, ISD::SETGT,
58850 /*124891*/ OPC_CheckChild2CondCode, ISD::SETGT,
58864 /*124918*/ OPC_CheckChild2CondCode, ISD::SETGT,
58878 /*124945*/ OPC_CheckChild2CondCode, ISD::SETGT,
58892 /*124972*/ OPC_CheckChild2CondCode, ISD::SETGT,
58906 /*124999*/ OPC_CheckChild2CondCode, ISD::SETGT,
62592 /*132190*/ OPC_CheckChild2CondCode, ISD::SETGT,
62616 /*132238*/ OPC_CheckChild2CondCode, ISD::SETGT,
62640 /*132286*/ OPC_CheckChild2CondCode, ISD::SETGT,
62654 /*132313*/ OPC_CheckChild2CondCode, ISD::SETGT,
62668 /*132340*/ OPC_CheckChild2CondCode, ISD::SETGT,
62692 /*132388*/ OPC_CheckChild2CondCode, ISD::SETGT,
62716 /*132436*/ OPC_CheckChild2CondCode, ISD::SETGT,
62730 /*132463*/ OPC_CheckChild2CondCode, ISD::SETGT,
65200 /*137662*/ OPC_CheckChild2CondCode, ISD::SETGT,
65229 /*137726*/ OPC_CheckChild2CondCode, ISD::SETGT,
65258 /*137790*/ OPC_CheckChild2CondCode, ISD::SETGT,
65287 /*137854*/ OPC_CheckChild2CondCode, ISD::SETGT,
66126 /*139708*/ OPC_CheckChild2CondCode, ISD::SETGT,
66310 /*140111*/ OPC_CheckChild2CondCode, ISD::SETGT,
66494 /*140514*/ OPC_CheckChild2CondCode, ISD::SETGT,
67153 /*141958*/ OPC_CheckChild2CondCode, ISD::SETGT,
67833 /*143417*/ OPC_CheckChild2CondCode, ISD::SETGT,
68281 /*144388*/ OPC_CheckChild2CondCode, ISD::SETGT,
gen/lib/Target/PowerPC/PPCGenDAGISel.inc 3951 /* 8514*/ OPC_CheckChild2CondCode, ISD::SETGT,
4036 /* 8746*/ OPC_CheckChild2CondCode, ISD::SETGT,
4115 /* 8973*/ OPC_CheckChild2CondCode, ISD::SETGT,
4177 /* 9139*/ OPC_CheckChild2CondCode, ISD::SETGT,
4850 /* 10953*/ OPC_CheckChild2CondCode, ISD::SETGT,
4897 /* 11074*/ OPC_CheckChild2CondCode, ISD::SETGT,
4964 /* 11260*/ OPC_CheckChild2CondCode, ISD::SETGT,
5022 /* 11407*/ OPC_CheckChild2CondCode, ISD::SETGT,
7606 /* 18280*/ OPC_CheckChild2CondCode, ISD::SETGT,
7691 /* 18512*/ OPC_CheckChild2CondCode, ISD::SETGT,
7770 /* 18739*/ OPC_CheckChild2CondCode, ISD::SETGT,
7832 /* 18905*/ OPC_CheckChild2CondCode, ISD::SETGT,
8505 /* 20719*/ OPC_CheckChild2CondCode, ISD::SETGT,
8552 /* 20840*/ OPC_CheckChild2CondCode, ISD::SETGT,
8619 /* 21026*/ OPC_CheckChild2CondCode, ISD::SETGT,
8677 /* 21173*/ OPC_CheckChild2CondCode, ISD::SETGT,
25169 /* 60599*/ OPC_CheckChild2CondCode, ISD::SETGT,
25405 /* 61226*/ OPC_CheckChild2CondCode, ISD::SETGT,
25560 /* 61637*/ OPC_CheckChild2CondCode, ISD::SETGT,
25799 /* 62269*/ OPC_CheckChild2CondCode, ISD::SETGT,
25951 /* 62657*/ OPC_CheckChild2CondCode, ISD::SETGT,
26004 /* 62771*/ OPC_CheckChild2CondCode, ISD::SETGT,
26074 /* 62939*/ OPC_CheckChild2CondCode, ISD::SETGT,
26360 /* 63755*/ OPC_CheckChild2CondCode, ISD::SETGT,
26430 /* 63923*/ OPC_CheckChild2CondCode, ISD::SETGT,
26716 /* 64739*/ OPC_CheckChild2CondCode, ISD::SETGT,
26915 /* 65266*/ OPC_CheckChild2CondCode, ISD::SETGT,
27125 /* 65795*/ OPC_CheckChild2CondCode, ISD::SETGT,
28817 /* 69232*/ OPC_CheckCondCode, ISD::SETGT,
28935 /* 69531*/ OPC_CheckCondCode, ISD::SETGT,
29035 /* 69761*/ OPC_CheckCondCode, ISD::SETGT,
29142 /* 70005*/ OPC_CheckCondCode, ISD::SETGT,
29252 /* 70255*/ OPC_CheckCondCode, ISD::SETGT,
29362 /* 70505*/ OPC_CheckCondCode, ISD::SETGT,
29472 /* 70755*/ OPC_CheckCondCode, ISD::SETGT,
29582 /* 71005*/ OPC_CheckCondCode, ISD::SETGT,
29692 /* 71255*/ OPC_CheckCondCode, ISD::SETGT,
29795 /* 71491*/ OPC_CheckCondCode, ISD::SETGT,
29902 /* 71735*/ OPC_CheckCondCode, ISD::SETGT,
30005 /* 71971*/ OPC_CheckCondCode, ISD::SETGT,
30112 /* 72215*/ OPC_CheckCondCode, ISD::SETGT,
30222 /* 72465*/ OPC_CheckCondCode, ISD::SETGT,
30332 /* 72715*/ OPC_CheckCondCode, ISD::SETGT,
gen/lib/Target/RISCV/RISCVGenDAGISel.inc 6849 /* 12645*/ OPC_CheckChild2CondCode, ISD::SETGT,
7085 /* 13155*/ OPC_CheckChild2CondCode, ISD::SETGT,
7803 /* 14631*/ OPC_CheckChild2CondCode, ISD::SETGT,
7969 /* 14901*/ OPC_CheckChild2CondCode, ISD::SETGT,
gen/lib/Target/WebAssembly/WebAssemblyGenDAGISel.inc 7615 /* 14123*/ OPC_CheckChild2CondCode, ISD::SETGT,
7688 /* 14255*/ OPC_CheckChild2CondCode, ISD::SETGT,
7789 /* 14439*/ OPC_CheckChild2CondCode, ISD::SETGT,
7865 /* 14578*/ OPC_CheckChild2CondCode, ISD::SETGT,
7910 /* 14661*/ OPC_CheckChild2CondCode, ISD::SETGT,
7984 /* 14799*/ OPC_CheckChild2CondCode, ISD::SETGT,
8059 /* 14940*/ OPC_CheckChild2CondCode, ISD::SETGT,
8165 /* 15136*/ OPC_CheckChild2CondCode, ISD::SETGT,
8248 /* 15289*/ OPC_CheckChild2CondCode, ISD::SETGT,
gen/lib/Target/X86/X86GenDAGISel.inc209780 /*425026*/ OPC_CheckChild2CondCode, ISD::SETGT,
209790 /*425043*/ OPC_CheckChild2CondCode, ISD::SETGT,
209816 /*425102*/ OPC_CheckChild2CondCode, ISD::SETGT,
209842 /*425161*/ OPC_CheckChild2CondCode, ISD::SETGT,
209852 /*425178*/ OPC_CheckChild2CondCode, ISD::SETGT,
209878 /*425237*/ OPC_CheckChild2CondCode, ISD::SETGT,
209904 /*425296*/ OPC_CheckChild2CondCode, ISD::SETGT,
209914 /*425313*/ OPC_CheckChild2CondCode, ISD::SETGT,
209940 /*425372*/ OPC_CheckChild2CondCode, ISD::SETGT,
209966 /*425431*/ OPC_CheckChild2CondCode, ISD::SETGT,
209976 /*425448*/ OPC_CheckChild2CondCode, ISD::SETGT,
210002 /*425507*/ OPC_CheckChild2CondCode, ISD::SETGT,
gen/lib/Target/XCore/XCoreGenDAGISel.inc 1380 /* 2292*/ OPC_CheckChild2CondCode, ISD::SETGT,
1544 /* 2603*/ OPC_CheckChild2CondCode, ISD::SETGT,
1734 /* 2993*/ OPC_CheckChild2CondCode, ISD::SETGT,
1771 /* 3072*/ OPC_CheckChild2CondCode, ISD::SETGT,
include/llvm/CodeGen/ISDOpcodes.h 1054 return Code == SETGT || Code == SETGE || Code == SETLT || Code == SETLE;
lib/CodeGen/Analysis.cpp 229 case ISD::SETOGT: case ISD::SETUGT: return ISD::SETGT;
248 case ICmpInst::ICMP_SGT: return ISD::SETGT;
lib/CodeGen/SelectionDAG/DAGCombiner.cpp 4446 bool AndGtNeg1 = IsAnd && CC1 == ISD::SETGT && IsNeg1;
4469 bool OrGtNeg1 = !IsAnd && CC1 == ISD::SETGT && IsNeg1;
8160 case ISD::SETGT:
8197 if (CC == ISD::SETGT && isAllOnesOrAllOnesSplat(CondC) &&
8703 if (((RHSIsAllZeros && (CC == ISD::SETGT || CC == ISD::SETGE)) ||
8704 (ISD::isBuildVectorAllOnes(RHS.getNode()) && CC == ISD::SETGT)) &&
9397 if (CC == ISD::SETGT && isAllOnesConstant(Ones) && VT == XVT) {
12301 case ISD::SETGT:
19920 if (CC == ISD::SETGT && TLI.hasAndNot(N2)) {
19949 if (CC == ISD::SETGT)
19964 if (CC == ISD::SETGT)
lib/CodeGen/SelectionDAG/LegalizeDAG.cpp 1704 case ISD::SETGT:
3096 case ISD::SMAX: Pred = ISD::SETGT; break;
lib/CodeGen/SelectionDAG/LegalizeIntegerTypes.cpp 1282 case ISD::SETGT:
2082 return std::make_pair(ISD::SETGT, ISD::UMAX);
2485 DAG.getConstant(0, dl, NVT), Hi, ISD::SETGT);
3035 SDValue HHGT0 = DAG.getSetCC(dl, BoolNVT, ResultHH, NVTZero, ISD::SETGT);
3048 SDValue HHGT0 = DAG.getSetCC(dl, BoolNVT, ResultHH, NVTZero, ISD::SETGT);
3067 SatMax = DAG.getSetCC(dl, BoolNVT, ResultHH, HHLoMask, ISD::SETGT);
3676 (CCCode == ISD::SETGT && CST->isAllOnesValue())) { // X > -1
3688 case ISD::SETGT:
3756 case ISD::SETGT: CCCode = ISD::SETLT; FlipOperands = true; break;
lib/CodeGen/SelectionDAG/SelectionDAG.cpp 378 case ISD::SETGT:
2028 case ISD::SETGT: return getBoolConstant(C1.sgt(C2), dl, VT, OpVT);
2058 case ISD::SETGT: if (R==APFloat::cmpUnordered)
lib/CodeGen/SelectionDAG/SelectionDAGDumper.cpp 416 case ISD::SETGT: return "setgt";
lib/CodeGen/SelectionDAG/TargetLowering.cpp 317 case ISD::SETGT:
3310 case ISD::SETGT:
3508 ISD::CondCode NewCC = (Cond == ISD::SETGE) ? ISD::SETGT : ISD::SETUGT;
3558 if (Cond == ISD::SETGT || Cond == ISD::SETUGT) {
3601 return DAG.getSetCC(dl, VT, N0, ConstMinusOne, ISD::SETGT);
3891 case ISD::SETGT: // X >s Y --> X == 0 & Y == 1 --> ~X & Y
5939 ISD::SETGT);
7092 Result = DAG.getSelectCC(dl, Hi, LowMask, SatMax, Result, ISD::SETGT);
7164 DAG.getSetCC(dl, OType, RHS, Zero, IsAdd ? ISD::SETLT : ISD::SETGT);
lib/CodeGen/TargetLoweringBase.cpp 551 CCs[RTLIB::OGT_F32] = ISD::SETGT;
552 CCs[RTLIB::OGT_F64] = ISD::SETGT;
553 CCs[RTLIB::OGT_F128] = ISD::SETGT;
554 CCs[RTLIB::OGT_PPCF128] = ISD::SETGT;
lib/Target/AArch64/AArch64ISelLowering.cpp 1436 case ISD::SETGT:
1467 case ISD::SETGT:
1987 CC = (CC == ISD::SETLT) ? ISD::SETLE : ISD::SETGT;
2003 case ISD::SETGT:
4775 if (RHSC && RHSC->getSExtValue() == -1 && CC == ISD::SETGT &&
lib/Target/AMDGPU/AMDGPUISelLowering.cpp 1314 case ISD::SETGT:
2114 SDValue ExpGt51 = DAG.getSetCC(SL, SetCCVT, Exp, FiftyOne, ISD::SETGT);
2231 SDValue ExpGt51 = DAG.getSetCC(SL, SetCCVT, Exp, FiftyOne, ISD::SETGT);
2660 One, Zero, ISD::SETGT);
2665 DAG.getConstant(0x7c00, DL, MVT::i32), V, ISD::SETGT);
lib/Target/AMDGPU/SIISelLowering.cpp 9796 (CC == ISD::SETNE || CC == ISD::SETGT || CC == ISD::SETULT)) ||
lib/Target/AMDGPU/SIInsertSkips.cpp 200 case ISD::SETGT:
lib/Target/ARC/ARCISelLowering.cpp 57 case ISD::SETGT:
lib/Target/ARM/ARMISelLowering.cpp 1802 case ISD::SETGT: return ARMCC::GT;
1821 case ISD::SETGT:
4193 CC = (CC == ISD::SETLT) ? ISD::SETLE : ISD::SETGT;
4205 case ISD::SETGT:
4620 CC == ISD::SETULT || CC == ISD::SETGT || CC == ISD::SETLT)
4687 return CC == ISD::SETGT || CC == ISD::SETGE;
6225 case ISD::SETGT: Opc = ARMCC::GT; break;
6271 case ISD::SETGT: Opc = ARMCC::GT; break;
14132 (CC == ISD::SETGT && Imm == 0) ||
lib/Target/AVR/AVRISelLowering.cpp 459 case ISD::SETGT: {
lib/Target/BPF/BPFISelLowering.cpp 687 SET_NEWCC(SETGT, JSGT);
702 bool isSignedCmp = (CC == ISD::SETGT ||
lib/Target/Lanai/LanaiISelLowering.cpp 812 case ISD::SETGT:
lib/Target/MSP430/MSP430ISelLowering.cpp 200 { RTLIB::OGT_F64, "__mspabi_cmpd", ISD::SETGT },
206 { RTLIB::OGT_F32, "__mspabi_cmpf", ISD::SETGT },
1092 case ISD::SETGT:
lib/Target/Mips/MipsISelLowering.cpp 612 case ISD::SETGT:
lib/Target/Mips/MipsSEISelLowering.cpp 364 setCondCodeAction(ISD::SETGT, Ty, Expand);
404 setCondCodeAction(ISD::SETGT, Ty, Expand);
957 case ISD::SETGT:
lib/Target/NVPTX/NVPTXISelDAGToDAG.cpp 572 case ISD::SETGT:
lib/Target/PowerPC/PPCISelDAGToDAG.cpp 2963 case ISD::SETGT: {
3144 case ISD::SETGT: {
3301 case ISD::SETGT: {
3462 case ISD::SETGT: {
3789 case ISD::SETGT:
3816 case ISD::SETGT:
3852 case ISD::SETGT: return PPC::PRED_GT;
3873 case ISD::SETGT: return 1; // Bit #1 = SETOGT
3907 case ISD::SETLT: CC = ISD::SETGT; Swap = true; break;
3931 case ISD::SETGT:
3953 case ISD::SETLT: CC = ISD::SETGT; Swap = true; break;
3962 case ISD::SETLE: CC = ISD::SETGT; Negate = true; break;
3979 case ISD::SETGT:
4044 case ISD::SETGT: {
4087 case ISD::SETGT: {
4279 InnerCC = (InnerCC == ISD::SETULT) ? ISD::SETLT : ISD::SETGT;
4294 if (InnerCC != ISD::SETLT && InnerCC != ISD::SETGT)
4296 NeedSwapOps = (InnerCC == ISD::SETGT) ? InnerSwapped : !InnerSwapped;
4311 if (InnerCC == ISD::SETNE || (InnerCC == ISD::SETGT && !InnerSwapped) ||
4329 case ISD::SETGT:
4331 (InnerCC == ISD::SETGT && InnerSwapped))
4834 SelectCC(LHS, RHS, IsUnCmp ? ISD::SETUGT : ISD::SETGT, dl);
lib/Target/PowerPC/PPCISelLowering.cpp 7251 case ISD::SETGT:
7291 case ISD::SETGT:
7330 case ISD::SETGT:
lib/Target/RISCV/RISCVISelLowering.cpp 145 ISD::SETUGE, ISD::SETULT, ISD::SETULE, ISD::SETUNE, ISD::SETGT,
336 case ISD::SETGT:
lib/Target/Sparc/SparcISelLowering.cpp 1370 case ISD::SETGT: return SPCC::ICC_G;
1391 case ISD::SETGT:
lib/Target/SystemZ/SystemZISelLowering.cpp 1945 CONV(GT);
2471 else if (Cond == ISD::SETGT || Cond == ISD::SETUGT)
2616 case ISD::SETGT:
lib/Target/X86/X86ISelLowering.cpp 4670 case ISD::SETGT: return X86::COND_G;
4690 if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
4744 case ISD::SETGT: return X86::COND_A;
9410 ISD::CondCode::SETGT);
9449 ISD::CondCode::SETGT);
9485 ISD::CondCode::SETGT);
16966 Shuffle, ISD::SETGT);
19314 In, ISD::SETGT);
19361 return DAG.getSetCC(DL, VT, DAG.getConstant(0, DL, InVT), In, ISD::SETGT);
20463 case ISD::SETGT: Swap = true; LLVM_FALLTHROUGH;
20725 case ISD::SETGT: CmpMode = 0x02; break;
20787 Cond = ISD::SETGT;
21695 SDValue Sign = DAG.getSetCC(dl, MVT::v4i32, Zero, Curr, ISD::SETGT);
23167 case ISD::SETGT: // (CF = 0 and ZF = 0)
25008 case ISD::SMAX: CC = ISD::CondCode::SETGT; break;
25230 DAG.getSetCC(dl, VT, Zero, A, ISD::SETGT), B);
25232 DAG.getSetCC(dl, VT, Zero, B, ISD::SETGT), A);
25567 SDValue CMP = DAG.getSetCC(dl, MVT::v64i1, Zeros, R, ISD::SETGT);
26061 ISD::SETGT);
28062 SDValue SignBits = DAG.getSetCC(dl, MVT::v4i32, Zero, In, ISD::SETGT);
36907 case ISD::SETGT:
36943 case ISD::SETGT:
37080 case ISD::SETGT: {
39813 DAG.getConstant(-1, DL, ShiftOpTy), ISD::SETGT);
42860 if (CC == ISD::SETGT)
lib/Target/X86/X86InstrInfo.cpp 2320 case ISD::SETGT: return 6;
lib/Target/X86/X86IntrinsicsInfo.h 1002 X86_INTRINSIC_DATA(sse_comigt_ss, COMI, X86ISD::COMI, ISD::SETGT),
1019 X86_INTRINSIC_DATA(sse_ucomigt_ss, COMI, X86ISD::UCOMI, ISD::SETGT),
1026 X86_INTRINSIC_DATA(sse2_comigt_sd, COMI, X86ISD::COMI, ISD::SETGT),
1073 X86_INTRINSIC_DATA(sse2_ucomigt_sd, COMI, X86ISD::UCOMI, ISD::SETGT),