1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
978
979
980
981
982
983
984
985
986
987
988
989
990
991
992
993
994
995
996
997
998
999
1000
1001
1002
1003
1004
1005
1006
1007
1008
1009
1010
1011
1012
1013
1014
1015
1016
1017
1018
1019
1020
1021
1022
1023
1024
1025
1026
1027
1028
1029
1030
1031
1032
1033
1034
1035
1036
1037
1038
1039
1040
1041
1042
1043
1044
1045
1046
1047
1048
1049
1050
1051
1052
1053
1054
1055
1056
1057
1058
1059
1060
1061
1062
1063
1064
1065
1066
1067
1068
1069
1070
1071
1072
1073
1074
1075
1076
1077
1078
1079
1080
1081
1082
1083
1084
1085
1086
1087
1088
1089
1090
1091
1092
1093
1094
1095
1096
1097
1098
1099
1100
1101
1102
1103
1104
1105
1106
1107
1108
1109
1110
1111
1112
1113
1114
1115
1116
1117
1118
1119
1120
1121
1122
1123
1124
1125
1126
1127
1128
1129
1130
1131
1132
1133
1134
1135
1136
1137
1138
1139
1140
1141
1142
1143
1144
1145
1146
1147
1148
1149
1150
1151
1152
1153
1154
1155
1156
1157
1158
1159
1160
1161
1162
1163
1164
1165
1166
1167
1168
1169
1170
1171
1172
1173
1174
1175
1176
1177
1178
1179
1180
1181
1182
1183
1184
1185
1186
1187
1188
1189
1190
1191
1192
1193
1194
1195
1196
1197
1198
1199
1200
1201
1202
1203
1204
1205
1206
1207
1208
1209
1210
1211
1212
1213
1214
1215
1216
1217
1218
1219
1220
1221
1222
1223
1224
1225
1226
1227
1228
1229
1230
1231
1232
1233
1234
1235
1236
1237
1238
1239
1240
1241
1242
1243
1244
1245
1246
1247
1248
1249
1250
1251
1252
1253
1254
1255
1256
1257
1258
1259
1260
1261
1262
1263
1264
1265
1266
1267
1268
1269
1270
1271
1272
1273
1274
1275
1276
1277
1278
1279
1280
1281
1282
1283
1284
1285
1286
1287
1288
1289
1290
1291
1292
1293
1294
1295
1296
1297
1298
1299
1300
1301
1302
1303
1304
1305
1306
1307
1308
1309
1310
1311
1312
1313
1314
1315
1316
1317
1318
1319
1320
1321
1322
1323
1324
1325
1326
1327
1328
1329
1330
1331
1332
1333
1334
1335
1336
1337
1338
1339
1340
1341
1342
1343
1344
1345
1346
1347
1348
1349
1350
1351
1352
1353
1354
1355
1356
1357
1358
1359
1360
1361
1362
1363
1364
1365
1366
1367
1368
1369
1370
1371
1372
1373
1374
1375
1376
1377
1378
1379
1380
1381
1382
1383
1384
1385
1386
1387
1388
1389
1390
1391
1392
1393
1394
1395
1396
1397
1398
1399
1400
1401
1402
1403
1404
1405
1406
1407
1408
1409
1410
1411
1412
1413
1414
1415
1416
1417
1418
1419
1420
1421
1422
1423
1424
1425
1426
1427
1428
1429
1430
1431
1432
1433
1434
1435
1436
1437
1438
1439
1440
1441
1442
1443
1444
1445
1446
1447
1448
1449
1450
1451
1452
1453
1454
1455
1456
1457
1458
1459
1460
1461
1462
1463
1464
1465
1466
1467
1468
1469
1470
1471
1472
1473
1474
1475
1476
1477
1478
1479
1480
1481
1482
1483
1484
1485
1486
1487
1488
1489
1490
1491
1492
1493
1494
1495
1496
1497
1498
1499
1500
1501
1502
1503
1504
1505
1506
1507
1508
1509
1510
1511
1512
1513
1514
1515
1516
1517
1518
1519
1520
1521
1522
1523
1524
1525
1526
1527
1528
1529
1530
1531
1532
1533
1534
1535
1536
1537
1538
1539
1540
1541
1542
1543
1544
1545
1546
1547
1548
1549
1550
1551
1552
1553
1554
1555
1556
1557
1558
1559
1560
1561
1562
1563
1564
1565
1566
1567
1568
1569
1570
1571
1572
1573
1574
1575
1576
1577
1578
1579
1580
1581
1582
1583
1584
1585
1586
1587
1588
1589
1590
1591
1592
1593
1594
1595
1596
1597
1598
1599
1600
1601
1602
1603
1604
1605
1606
1607
1608
1609
1610
1611
1612
1613
1614
1615
1616
1617
1618
1619
1620
1621
1622
1623
1624
1625
1626
1627
1628
1629
1630
1631
1632
1633
1634
1635
1636
1637
1638
1639
1640
1641
1642
1643
1644
1645
1646
1647
1648
1649
1650
1651
1652
1653
1654
1655
1656
1657
1658
1659
1660
1661
1662
1663
1664
1665
1666
1667
1668
1669
1670
1671
1672
1673
1674
1675
1676
1677
1678
1679
1680
1681
1682
1683
1684
1685
1686
1687
1688
1689
1690
1691
1692
1693
1694
1695
1696
1697
1698
1699
1700
1701
1702
1703
1704
1705
1706
1707
1708
1709
1710
1711
1712
1713
1714
1715
1716
1717
1718
1719
1720
1721
1722
1723
1724
1725
1726
1727
1728
1729
1730
1731
1732
1733
1734
1735
1736
1737
1738
1739
1740
1741
1742
1743
1744
1745
1746
1747
1748
1749
1750
1751
1752
1753
1754
1755
1756
1757
1758
1759
1760
1761
1762
1763
1764
1765
1766
1767
1768
1769
1770
1771
1772
1773
1774
1775
1776
1777
1778
1779
1780
1781
1782
1783
1784
1785
1786
1787
1788
1789
1790
1791
1792
1793
1794
1795
1796
1797
1798
1799
1800
1801
1802
1803
1804
1805
1806
1807
1808
1809
1810
1811
1812
1813
1814
1815
1816
1817
1818
1819
1820
1821
1822
1823
1824
1825
1826
1827
1828
1829
1830
1831
1832
1833
1834
1835
1836
1837
1838
1839
1840
1841
1842
1843
1844
1845
1846
1847
1848
1849
1850
1851
1852
1853
1854
1855
1856
1857
1858
1859
1860
1861
1862
1863
1864
1865
1866
1867
1868
1869
1870
1871
1872
1873
1874
1875
1876
1877
1878
1879
1880
1881
1882
1883
1884
1885
1886
1887
1888
1889
1890
1891
1892
1893
1894
1895
1896
1897
1898
1899
1900
1901
1902
1903
1904
1905
1906
1907
1908
1909
1910
1911
1912
1913
1914
1915
1916
1917
1918
1919
1920
1921
1922
1923
1924
1925
1926
1927
1928
1929
1930
1931
1932
1933
1934
1935
1936
1937
1938
1939
1940
1941
1942
1943
1944
1945
1946
1947
1948
1949
1950
1951
1952
1953
1954
1955
1956
1957
1958
1959
1960
1961
1962
1963
1964
1965
1966
1967
1968
1969
1970
1971
1972
1973
1974
1975
1976
1977
1978
1979
1980
1981
1982
1983
1984
1985
1986
1987
1988
1989
1990
1991
1992
1993
1994
1995
1996
1997
1998
1999
2000
2001
2002
2003
2004
2005
2006
2007
2008
2009
2010
2011
2012
2013
2014
2015
2016
2017
2018
2019
2020
2021
2022
2023
2024
2025
2026
2027
2028
2029
2030
2031
2032
2033
2034
2035
2036
2037
2038
2039
2040
2041
2042
2043
2044
2045
2046
2047
2048
2049
2050
2051
2052
2053
2054
2055
2056
2057
2058
2059
2060
2061
2062
2063
2064
2065
2066
2067
2068
2069
2070
2071
2072
2073
2074
2075
2076
2077
2078
2079
2080
2081
2082
2083
2084
2085
2086
2087
2088
2089
2090
2091
2092
2093
2094
2095
2096
2097
2098
2099
2100
2101
2102
2103
2104
2105
2106
2107
2108
2109
2110
2111
2112
2113
2114
2115
2116
2117
2118
2119
2120
2121
2122
2123
2124
2125
2126
2127
2128
2129
2130
2131
2132
2133
2134
2135
2136
2137
2138
2139
2140
2141
2142
2143
2144
2145
2146
2147
2148
2149
2150
2151
2152
2153
2154
2155
2156
2157
2158
2159
2160
2161
2162
2163
2164
2165
2166
2167
2168
2169
2170
2171
2172
2173
2174
2175
2176
2177
2178
2179
2180
2181
2182
2183
2184
2185
2186
2187
2188
2189
2190
2191
2192
2193
2194
2195
2196
2197
2198
2199
2200
2201
2202
2203
2204
2205
2206
2207
2208
2209
2210
2211
2212
2213
2214
2215
2216
2217
2218
2219
2220
2221
2222
2223
2224
2225
2226
2227
2228
2229
2230
2231
2232
2233
2234
2235
2236
2237
2238
2239
2240
2241
2242
2243
2244
2245
2246
2247
2248
2249
2250
2251
2252
2253
2254
2255
2256
2257
2258
2259
2260
2261
2262
2263
2264
2265
2266
2267
2268
2269
2270
2271
2272
2273
2274
2275
2276
2277
2278
2279
2280
2281
2282
2283
2284
2285
2286
2287
2288
2289
2290
2291
2292
2293
2294
2295
2296
2297
2298
2299
2300
2301
2302
2303
2304
2305
2306
2307
2308
2309
2310
2311
2312
2313
2314
2315
2316
2317
2318
2319
2320
2321
2322
2323
2324
2325
2326
2327
2328
2329
2330
2331
2332
2333
2334
2335
2336
2337
2338
2339
2340
2341
2342
2343
2344
2345
2346
2347
2348
2349
2350
2351
2352
2353
2354
2355
2356
2357
2358
2359
2360
2361
2362
2363
2364
2365
2366
2367
2368
2369
2370
2371
2372
2373
2374
2375
2376
2377
2378
2379
2380
2381
2382
2383
2384
2385
2386
2387
2388
2389
2390
2391
2392
2393
2394
2395
2396
2397
2398
2399
2400
2401
2402
2403
2404
2405
2406
2407
2408
2409
2410
2411
2412
2413
2414
2415
2416
2417
2418
2419
2420
2421
2422
2423
2424
2425
2426
2427
2428
2429
2430
2431
2432
2433
2434
2435
2436
2437
2438
2439
2440
2441
2442
2443
2444
2445
2446
2447
2448
2449
2450
2451
2452
2453
2454
2455
2456
2457
2458
2459
2460
2461
2462
2463
2464
2465
2466
2467
2468
2469
2470
2471
2472
2473
2474
2475
2476
2477
2478
2479
2480
2481
2482
2483
2484
2485
2486
2487
2488
2489
2490
2491
2492
2493
2494
2495
2496
2497
2498
2499
2500
2501
2502
2503
2504
2505
2506
2507
2508
2509
2510
2511
2512
2513
2514
2515
2516
2517
2518
2519
2520
2521
2522
2523
2524
2525
2526
2527
2528
2529
2530
2531
2532
2533
2534
2535
2536
2537
2538
2539
2540
2541
2542
2543
2544
2545
2546
2547
2548
2549
2550
2551
2552
2553
2554
2555
2556
2557
2558
2559
2560
2561
2562
2563
2564
2565
2566
2567
2568
2569
2570
2571
2572
2573
2574
2575
2576
2577
2578
2579
2580
2581
2582
2583
2584
2585
2586
2587
2588
2589
2590
2591
2592
2593
2594
2595
2596
2597
2598
2599
2600
2601
2602
2603
2604
2605
2606
2607
2608
2609
2610
2611
2612
2613
2614
2615
2616
2617
2618
2619
2620
2621
2622
2623
2624
2625
2626
2627
2628
2629
2630
2631
2632
2633
2634
2635
2636
2637
2638
2639
2640
2641
2642
2643
2644
2645
2646
2647
2648
2649
2650
2651
2652
2653
2654
2655
2656
2657
2658
2659
2660
2661
2662
2663
2664
2665
2666
2667
2668
2669
2670
2671
2672
2673
2674
2675
2676
2677
2678
2679
2680
2681
2682
2683
2684
2685
2686
2687
2688
2689
2690
2691
2692
2693
2694
2695
2696
2697
2698
2699
2700
2701
2702
2703
2704
2705
2706
2707
2708
2709
2710
2711
2712
2713
2714
2715
2716
2717
2718
2719
2720
2721
2722
2723
2724
2725
2726
2727
2728
2729
2730
2731
2732
2733
2734
2735
2736
2737
2738
2739
2740
2741
2742
2743
2744
2745
2746
2747
2748
2749
2750
2751
2752
2753
2754
2755
2756
2757
2758
2759
2760
2761
2762
2763
2764
2765
2766
2767
2768
2769
2770
2771
2772
2773
2774
2775
2776
2777
2778
2779
2780
2781
2782
2783
2784
2785
2786
2787
2788
2789
2790
2791
2792
2793
2794
2795
2796
2797
2798
2799
2800
2801
2802
2803
2804
2805
2806
2807
2808
2809
2810
2811
2812
2813
2814
2815
2816
2817
2818
2819
2820
2821
2822
2823
2824
2825
2826
2827
2828
2829
2830
2831
2832
2833
2834
2835
2836
2837
2838
2839
2840
2841
2842
2843
2844
2845
2846
2847
2848
2849
2850
2851
2852
2853
2854
2855
2856
2857
2858
2859
2860
2861
2862
2863
2864
2865
2866
2867
2868
2869
2870
2871
2872
2873
2874
2875
2876
2877
2878
2879
2880
2881
2882
2883
2884
2885
2886
2887
2888
2889
2890
2891
2892
2893
2894
2895
2896
2897
2898
2899
2900
2901
2902
2903
2904
2905
2906
2907
2908
2909
2910
2911
2912
2913
2914
2915
2916
2917
2918
2919
2920
2921
2922
2923
2924
2925
2926
2927
2928
2929
2930
2931
2932
2933
2934
2935
2936
2937
2938
2939
2940
2941
2942
2943
2944
2945
2946
2947
2948
2949
2950
2951
2952
2953
2954
2955
2956
2957
2958
2959
2960
2961
2962
2963
2964
2965
2966
2967
2968
2969
2970
2971
2972
2973
2974
2975
2976
2977
2978
2979
2980
2981
2982
2983
2984
2985
2986
2987
2988
2989
2990
2991
2992
2993
2994
2995
2996
2997
2998
2999
3000
3001
3002
3003
3004
3005
3006
3007
3008
3009
3010
3011
3012
3013
3014
3015
3016
3017
3018
3019
3020
3021
3022
3023
3024
3025
3026
3027
3028
3029
3030
3031
3032
3033
3034
3035
3036
3037
3038
3039
3040
3041
3042
3043
3044
3045
3046
3047
3048
3049
3050
3051
3052
3053
3054
3055
3056
3057
3058
3059
3060
3061
3062
3063
3064
3065
3066
3067
3068
3069
3070
3071
3072
3073
3074
3075
3076
3077
3078
3079
3080
3081
3082
3083
3084
3085
3086
3087
3088
3089
3090
3091
3092
3093
3094
3095
3096
3097
3098
3099
3100
3101
3102
3103
3104
3105
3106
3107
3108
3109
3110
3111
3112
3113
3114
3115
3116
3117
3118
3119
3120
3121
3122
3123
3124
3125
3126
3127
3128
3129
3130
3131
3132
3133
3134
3135
3136
3137
3138
3139
3140
3141
3142
3143
3144
3145
3146
3147
3148
3149
3150
3151
3152
3153
3154
3155
3156
3157
3158
3159
3160
3161
3162
3163
3164
3165
3166
3167
3168
3169
3170
3171
3172
3173
3174
3175
3176
3177
3178
3179
3180
3181
3182
3183
3184
3185
3186
3187
3188
3189
3190
3191
3192
3193
3194
3195
3196
3197
3198
3199
3200
3201
3202
3203
3204
3205
3206
3207
3208
3209
3210
3211
3212
3213
3214
3215
3216
3217
3218
3219
3220
3221
3222
3223
3224
3225
3226
3227
3228
3229
3230
3231
3232
3233
3234
3235
3236
3237
3238
3239
3240
3241
3242
3243
3244
3245
3246
3247
3248
3249
3250
3251
3252
3253
3254
3255
3256
3257
3258
3259
3260
3261
3262
3263
3264
3265
3266
3267
3268
3269
3270
3271
3272
3273
3274
3275
3276
3277
3278
3279
3280
3281
3282
3283
3284
3285
3286
3287
3288
3289
3290
3291
3292
3293
3294
3295
3296
3297
3298
3299
3300
3301
3302
3303
3304
3305
3306
3307
3308
3309
3310
3311
3312
3313
3314
3315
3316
3317
3318
3319
3320
3321
3322
3323
3324
3325
3326
3327
3328
3329
3330
3331
3332
3333
3334
3335
3336
3337
3338
3339
3340
3341
3342
3343
3344
3345
3346
3347
3348
3349
3350
3351
3352
3353
3354
3355
3356
3357
3358
3359
3360
3361
3362
3363
3364
3365
3366
3367
3368
3369
3370
3371
3372
3373
3374
3375
3376
3377
3378
3379
3380
3381
3382
3383
3384
3385
3386
3387
3388
3389
3390
3391
3392
3393
3394
3395
3396
3397
3398
3399
3400
3401
3402
3403
3404
3405
3406
3407
3408
3409
3410
3411
3412
3413
3414
3415
3416
3417
3418
3419
3420
3421
3422
3423
3424
3425
3426
3427
3428
3429
3430
3431
3432
3433
3434
3435
3436
3437
3438
3439
3440
3441
3442
3443
3444
3445
3446
3447
3448
3449
3450
3451
3452
3453
3454
3455
3456
3457
3458
3459
3460
3461
3462
3463
3464
3465
3466
3467
3468
3469
3470
3471
3472
3473
3474
3475
3476
3477
3478
3479
3480
3481
3482
3483
3484
3485
3486
3487
3488
3489
3490
3491
3492
3493
3494
3495
3496
3497
3498
3499
3500
3501
3502
3503
3504
3505
3506
3507
3508
3509
3510
3511
3512
3513
3514
3515
3516
3517
3518
3519
3520
3521
3522
3523
3524
3525
3526
3527
3528
3529
3530
3531
3532
3533
3534
3535
3536
3537
3538
3539
3540
3541
3542
3543
3544
3545
3546
3547
3548
3549
3550
3551
3552
3553
3554
3555
3556
3557
3558
3559
3560
3561
3562
3563
3564
3565
3566
3567
3568
3569
3570
3571
3572
3573
3574
3575
3576
3577
3578
3579
3580
3581
3582
3583
3584
3585
3586
3587
3588
3589
3590
3591
3592
3593
3594
3595
3596
3597
3598
3599
3600
3601
3602
3603
3604
3605
3606
3607
3608
3609
3610
3611
3612
3613
3614
3615
3616
3617
3618
3619
3620
3621
3622
3623
3624
3625
3626
3627
3628
3629
3630
3631
3632
3633
3634
3635
3636
3637
3638
3639
3640
3641
3642
3643
3644
3645
3646
3647
3648
3649
3650
3651
3652
3653
3654
3655
3656
3657
3658
3659
3660
3661
3662
3663
3664
3665
3666
3667
3668
3669
3670
3671
3672
3673
3674
3675
3676
3677
3678
3679
3680
3681
3682
3683
3684
3685
3686
3687
3688
3689
3690
3691
3692
3693
3694
3695
3696
3697
3698
3699
3700
3701
3702
3703
3704
3705
3706
3707
3708
3709
3710
3711
3712
3713
3714
3715
3716
3717
3718
3719
3720
3721
3722
3723
3724
3725
3726
3727
3728
3729
3730
3731
3732
3733
3734
3735
3736
3737
3738
3739
3740
3741
3742
3743
3744
3745
3746
3747
3748
3749
3750
3751
3752
3753
3754
3755
3756
3757
3758
3759
3760
3761
3762
3763
3764
3765
3766
3767
3768
3769
3770
3771
3772
3773
3774
3775
3776
3777
3778
3779
3780
3781
3782
3783
3784
3785
3786
3787
3788
3789
3790
3791
3792
3793
3794
3795
3796
3797
3798
3799
3800
3801
3802
3803
3804
3805
3806
3807
3808
3809
3810
3811
3812
3813
3814
3815
3816
3817
3818
3819
3820
3821
3822
3823
3824
3825
3826
3827
3828
3829
3830
3831
3832
3833
3834
3835
3836
3837
3838
3839
3840
3841
3842
3843
3844
3845
3846
3847
3848
3849
3850
3851
3852
3853
3854
3855
3856
3857
3858
3859
3860
3861
3862
3863
3864
3865
3866
3867
3868
3869
3870
3871
3872
3873
3874
3875
3876
3877
3878
3879
3880
3881
3882
3883
3884
3885
3886
3887
3888
3889
3890
3891
3892
3893
3894
3895
3896
3897
3898
3899
3900
3901
3902
3903
3904
3905
3906
3907
3908
3909
3910
3911
3912
3913
3914
3915
3916
3917
3918
3919
3920
3921
3922
3923
3924
3925
3926
3927
3928
3929
3930
3931
3932
3933
3934
3935
3936
3937
3938
3939
3940
3941
3942
3943
3944
3945
3946
3947
3948
3949
3950
3951
3952
3953
3954
3955
3956
3957
3958
3959
3960
3961
3962
3963
3964
3965
3966
3967
3968
3969
3970
3971
3972
3973
3974
3975
3976
3977
3978
3979
3980
3981
3982
3983
3984
3985
3986
3987
3988
3989
3990
3991
3992
3993
3994
3995
3996
3997
3998
3999
4000
4001
4002
4003
4004
4005
4006
4007
4008
4009
4010
4011
4012
4013
4014
4015
4016
4017
4018
4019
4020
4021
4022
4023
4024
4025
4026
4027
4028
4029
4030
4031
4032
4033
4034
4035
4036
4037
4038
4039
4040
4041
4042
4043
4044
4045
4046
4047
4048
4049
4050
4051
4052
4053
4054
4055
4056
4057
4058
4059
4060
4061
4062
4063
4064
4065
4066
4067
4068
4069
4070
4071
4072
4073
4074
4075
4076
4077
4078
4079
4080
4081
4082
4083
4084
4085
4086
4087
4088
4089
4090
4091
4092
4093
4094
4095
4096
4097
4098
4099
4100
4101
4102
4103
4104
4105
4106
4107
4108
4109
4110
4111
4112
4113
4114
4115
4116
4117
4118
4119
4120
4121
4122
4123
4124
4125
4126
4127
4128
4129
4130
4131
4132
4133
4134
4135
4136
4137
4138
4139
4140
4141
4142
4143
4144
4145
4146
4147
4148
4149
4150
4151
4152
4153
4154
4155
4156
4157
4158
4159
4160
4161
4162
4163
4164
4165
4166
4167
4168
4169
4170
4171
4172
4173
4174
4175
4176
4177
4178
4179
4180
4181
4182
4183
4184
4185
4186
4187
4188
4189
4190
4191
4192
4193
4194
4195
4196
4197
4198
4199
4200
4201
4202
4203
4204
4205
4206
4207
4208
4209
4210
4211
4212
4213
4214
4215
4216
4217
4218
4219
4220
4221
4222
4223
4224
4225
4226
4227
4228
4229
4230
4231
4232
4233
4234
4235
4236
4237
4238
4239
4240
4241
4242
4243
4244
4245
4246
4247
4248
4249
4250
4251
4252
4253
4254
4255
4256
4257
4258
4259
4260
4261
4262
4263
4264
4265
4266
4267
4268
4269
4270
4271
4272
4273
4274
4275
4276
4277
4278
4279
4280
4281
4282
4283
4284
4285
4286
4287
4288
4289
4290
4291
4292
4293
4294
4295
4296
4297
4298
4299
4300
4301
4302
4303
4304
4305
4306
4307
4308
4309
4310
4311
4312
4313
4314
4315
4316
4317
4318
4319
4320
4321
4322
4323
4324
4325
4326
4327
4328
4329
4330
4331
4332
4333
4334
4335
4336
4337
4338
4339
4340
4341
4342
4343
4344
4345
4346
4347
4348
4349
4350
4351
4352
4353
4354
4355
4356
4357
4358
4359
4360
4361
4362
4363
4364
4365
4366
4367
4368
4369
4370
4371
4372
4373
4374
4375
4376
4377
4378
4379
4380
4381
4382
4383
4384
4385
4386
4387
4388
4389
4390
4391
4392
4393
4394
4395
4396
4397
4398
4399
4400
4401
4402
4403
4404
4405
4406
4407
4408
4409
4410
4411
4412
4413
4414
4415
4416
4417
4418
4419
4420
4421
4422
4423
4424
4425
4426
4427
4428
4429
4430
4431
4432
4433
4434
4435
4436
4437
4438
4439
4440
4441
4442
4443
4444
4445
4446
4447
4448
4449
4450
4451
4452
4453
4454
4455
4456
4457
4458
4459
4460
4461
4462
4463
4464
4465
4466
4467
4468
4469
4470
4471
4472
4473
4474
4475
4476
4477
4478
4479
4480
4481
4482
4483
4484
4485
4486
4487
4488
4489
4490
4491
4492
4493
4494
4495
4496
4497
4498
4499
4500
4501
4502
4503
4504
4505
4506
4507
4508
4509
4510
4511
4512
4513
4514
4515
4516
4517
4518
4519
4520
4521
4522
4523
4524
4525
4526
4527
4528
4529
4530
4531
4532
4533
4534
4535
4536
4537
4538
4539
4540
4541
4542
4543
4544
4545
4546
4547
4548
4549
4550
4551
4552
4553
4554
4555
4556
4557
4558
4559
4560
4561
4562
4563
4564
4565
4566
4567
4568
4569
4570
4571
4572
4573
4574
4575
4576
4577
4578
4579
4580
4581
4582
4583
4584
4585
4586
4587
4588
4589
4590
4591
4592
4593
4594
4595
4596
4597
4598
4599
4600
4601
4602
4603
4604
4605
4606
4607
4608
4609
4610
4611
4612
4613
4614
4615
4616
4617
4618
4619
4620
4621
4622
4623
4624
4625
4626
4627
4628
4629
4630
4631
4632
4633
4634
4635
4636
4637
4638
4639
4640
4641
4642
4643
4644
4645
4646
4647
4648
4649
4650
4651
4652
4653
4654
4655
4656
4657
4658
4659
4660
4661
4662
4663
4664
4665
4666
4667
4668
4669
4670
4671
4672
4673
4674
4675
4676
4677
4678
4679
4680
4681
4682
4683
4684
4685
4686
4687
4688
4689
4690
4691
4692
4693
4694
4695
4696
4697
4698
4699
4700
4701
4702
4703
4704
4705
4706
4707
4708
4709
4710
4711
4712
4713
4714
4715
4716
4717
4718
4719
4720
4721
4722
4723
4724
4725
4726
4727
4728
4729
4730
4731
4732
4733
4734
4735
4736
4737
4738
4739
4740
4741
4742
4743
4744
4745
4746
4747
4748
4749
4750
4751
4752
4753
4754
4755
4756
4757
4758
4759
4760
4761
4762
4763
4764
4765
4766
4767
4768
4769
4770
4771
4772
4773
4774
4775
4776
4777
4778
4779
4780
4781
4782
4783
4784
4785
4786
4787
4788
4789
4790
4791
4792
4793
4794
4795
4796
4797
4798
4799
4800
4801
4802
4803
4804
4805
4806
4807
4808
4809
4810
4811
4812
4813
4814
4815
4816
4817
4818
4819
4820
4821
4822
4823
4824
4825
4826
4827
4828
4829
4830
4831
4832
4833
4834
4835
4836
4837
4838
4839
4840
4841
4842
4843
4844
4845
4846
4847
4848
4849
4850
4851
4852
4853
4854
4855
4856
4857
4858
4859
4860
4861
4862
4863
4864
4865
4866
4867
4868
4869
4870
4871
4872
4873
4874
4875
4876
4877
4878
4879
4880
4881
4882
4883
4884
4885
4886
4887
4888
4889
4890
4891
4892
4893
4894
4895
4896
4897
4898
4899
4900
4901
4902
4903
4904
4905
4906
4907
4908
4909
4910
4911
4912
4913
4914
4915
4916
4917
4918
4919
4920
4921
4922
4923
4924
4925
4926
4927
4928
4929
4930
4931
4932
4933
4934
4935
4936
4937
4938
4939
4940
4941
4942
4943
4944
4945
4946
4947
4948
4949
4950
4951
4952
4953
4954
4955
4956
4957
4958
4959
4960
4961
4962
4963
4964
4965
4966
4967
4968
4969
4970
4971
4972
4973
4974
4975
4976
4977
4978
4979
4980
4981
4982
4983
4984
4985
4986
4987
4988
4989
4990
4991
4992
4993
4994
4995
4996
4997
4998
4999
5000
5001
5002
5003
5004
5005
5006
5007
5008
5009
5010
5011
5012
5013
5014
5015
5016
5017
5018
5019
5020
5021
5022
5023
5024
5025
5026
5027
5028
5029
5030
5031
5032
5033
5034
5035
5036
5037
5038
5039
5040
5041
5042
5043
5044
5045
5046
5047
5048
5049
5050
5051
5052
5053
5054
5055
5056
5057
5058
5059
5060
5061
5062
5063
5064
5065
5066
5067
5068
5069
5070
5071
5072
5073
5074
5075
5076
5077
5078
5079
5080
5081
5082
5083
5084
5085
5086
5087
5088
5089
5090
5091
5092
5093
5094
5095
5096
5097
5098
5099
5100
5101
5102
5103
5104
5105
5106
5107
5108
5109
5110
5111
5112
5113
5114
5115
5116
5117
5118
5119
5120
5121
5122
5123
5124
5125
5126
5127
5128
5129
5130
5131
5132
5133
5134
5135
5136
5137
5138
5139
5140
5141
5142
5143
5144
5145
5146
5147
5148
5149
5150
5151
5152
5153
5154
5155
5156
5157
5158
5159
5160
5161
5162
5163
5164
5165
5166
5167
5168
5169
5170
5171
5172
5173
5174
5175
5176
5177
5178
5179
5180
5181
5182
5183
5184
5185
5186
5187
5188
5189
5190
5191
5192
5193
5194
5195
5196
5197
5198
5199
5200
5201
5202
5203
5204
5205
5206
5207
5208
5209
5210
5211
5212
5213
5214
5215
5216
5217
5218
5219
5220
5221
5222
5223
5224
5225
5226
5227
5228
5229
5230
5231
5232
5233
5234
5235
5236
5237
5238
5239
5240
5241
5242
5243
5244
5245
5246
5247
5248
5249
5250
5251
5252
5253
5254
5255
5256
5257
5258
5259
5260
5261
5262
5263
5264
5265
5266
5267
5268
5269
5270
5271
5272
5273
5274
5275
5276
5277
5278
5279
5280
5281
5282
5283
5284
5285
5286
5287
5288
5289
5290
5291
5292
5293
5294
5295
5296
5297
5298
5299
5300
5301
5302
5303
5304
5305
5306
5307
5308
5309
5310
5311
5312
5313
5314
5315
5316
5317
5318
5319
5320
5321
5322
5323
5324
5325
5326
5327
5328
5329
5330
5331
5332
5333
5334
5335
5336
5337
5338
5339
5340
5341
5342
5343
5344
5345
5346
5347
5348
5349
5350
5351
5352
5353
5354
5355
5356
5357
5358
5359
5360
5361
5362
5363
5364
5365
5366
5367
5368
5369
5370
5371
5372
5373
5374
5375
5376
5377
5378
5379
5380
5381
5382
5383
5384
5385
5386
5387
5388
5389
5390
5391
5392
5393
5394
5395
5396
5397
5398
5399
5400
5401
5402
5403
5404
5405
5406
5407
5408
5409
5410
5411
5412
5413
5414
5415
5416
5417
5418
5419
5420
5421
5422
5423
5424
5425
5426
5427
5428
5429
5430
5431
5432
5433
5434
5435
5436
5437
5438
5439
5440
5441
5442
5443
5444
5445
5446
5447
5448
5449
5450
5451
5452
5453
5454
5455
5456
5457
5458
5459
5460
5461
5462
5463
5464
5465
5466
5467
5468
5469
5470
5471
5472
5473
5474
5475
5476
5477
5478
5479
5480
5481
5482
5483
5484
5485
5486
5487
5488
5489
5490
5491
5492
5493
5494
5495
5496
5497
5498
5499
5500
5501
5502
5503
5504
5505
5506
5507
5508
5509
5510
5511
5512
5513
5514
5515
5516
5517
5518
5519
5520
5521
5522
5523
5524
5525
5526
5527
5528
5529
5530
5531
5532
5533
5534
5535
5536
5537
5538
5539
5540
5541
5542
5543
5544
5545
5546
5547
5548
5549
5550
5551
5552
5553
5554
5555
5556
5557
5558
5559
5560
5561
5562
5563
5564
5565
5566
5567
5568
5569
5570
5571
5572
5573
5574
5575
5576
5577
5578
5579
5580
5581
5582
5583
5584
5585
5586
5587
5588
5589
5590
5591
5592
5593
5594
5595
5596
5597
5598
5599
5600
5601
5602
5603
5604
5605
5606
5607
5608
5609
5610
5611
5612
5613
5614
5615
5616
5617
5618
5619
5620
5621
5622
5623
5624
5625
5626
5627
5628
5629
5630
5631
5632
5633
5634
5635
5636
5637
5638
5639
5640
5641
5642
5643
5644
5645
5646
5647
5648
5649
5650
5651
5652
5653
5654
5655
5656
5657
5658
5659
5660
5661
5662
5663
5664
5665
5666
5667
5668
5669
5670
5671
5672
5673
5674
5675
5676
5677
5678
5679
5680
5681
5682
5683
5684
5685
5686
5687
5688
5689
5690
5691
5692
5693
5694
5695
5696
5697
5698
5699
5700
5701
5702
5703
5704
5705
5706
5707
5708
5709
5710
5711
5712
5713
5714
5715
5716
5717
5718
5719
5720
5721
5722
5723
5724
5725
5726
5727
5728
5729
5730
5731
5732
5733
5734
5735
5736
5737
5738
5739
5740
5741
5742
5743
5744
5745
5746
5747
5748
5749
5750
5751
5752
5753
5754
5755
5756
5757
5758
5759
5760
5761
5762
5763
5764
5765
5766
5767
5768
5769
5770
5771
5772
5773
5774
5775
5776
5777
5778
5779
5780
5781
5782
5783
5784
5785
5786
5787
5788
5789
5790
5791
5792
5793
5794
5795
5796
5797
5798
5799
5800
5801
5802
5803
5804
5805
5806
5807
5808
5809
5810
5811
5812
5813
5814
5815
5816
5817
5818
5819
5820
5821
5822
5823
5824
5825
5826
5827
5828
5829
5830
5831
5832
5833
5834
5835
5836
5837
5838
5839
5840
5841
5842
5843
5844
5845
5846
5847
5848
5849
5850
5851
5852
5853
5854
5855
5856
5857
5858
5859
5860
5861
5862
5863
5864
5865
5866
5867
5868
5869
5870
5871
5872
5873
5874
5875
5876
5877
5878
5879
5880
5881
5882
5883
5884
5885
5886
5887
5888
5889
5890
5891
5892
5893
5894
5895
5896
5897
5898
5899
5900
5901
5902
5903
5904
5905
5906
5907
5908
5909
5910
5911
5912
5913
5914
5915
5916
5917
5918
5919
5920
5921
5922
5923
5924
5925
5926
5927
5928
5929
5930
5931
5932
5933
5934
5935
5936
5937
5938
5939
5940
5941
5942
5943
5944
5945
5946
5947
5948
5949
5950
5951
5952
5953
5954
5955
5956
5957
5958
5959
5960
5961
5962
5963
5964
5965
5966
5967
5968
5969
5970
5971
5972
5973
5974
5975
5976
5977
5978
5979
5980
5981
5982
5983
5984
5985
5986
5987
5988
5989
5990
5991
5992
5993
5994
5995
5996
5997
5998
5999
6000
6001
6002
6003
6004
6005
6006
6007
6008
6009
6010
6011
6012
6013
6014
6015
6016
6017
6018
6019
6020
6021
6022
6023
6024
6025
6026
6027
6028
6029
6030
6031
6032
6033
6034
6035
6036
6037
6038
6039
6040
6041
6042
6043
6044
6045
6046
6047
6048
6049
6050
6051
6052
6053
6054
6055
6056
6057
6058
6059
6060
6061
6062
6063
6064
6065
6066
6067
6068
6069
6070
6071
6072
6073
6074
6075
6076
6077
6078
6079
6080
6081
6082
6083
6084
6085
6086
6087
6088
6089
6090
6091
6092
6093
6094
6095
6096
6097
6098
6099
6100
6101
6102
6103
6104
6105
6106
6107
6108
6109
6110
6111
6112
6113
6114
6115
6116
6117
6118
6119
6120
6121
6122
6123
6124
6125
6126
6127
6128
6129
6130
6131
6132
6133
6134
6135
6136
6137
6138
6139
6140
6141
6142
6143
6144
6145
6146
6147
6148
6149
6150
6151
6152
6153
6154
6155
6156
6157
6158
6159
6160
6161
6162
6163
6164
6165
6166
6167
6168
6169
6170
6171
6172
6173
6174
6175
6176
6177
6178
6179
6180
6181
6182
6183
6184
6185
6186
6187
6188
6189
6190
6191
6192
6193
6194
6195
6196
6197
6198
6199
6200
6201
6202
6203
6204
6205
6206
6207
6208
6209
6210
6211
6212
6213
6214
6215
6216
6217
6218
6219
6220
6221
6222
6223
6224
6225
6226
6227
6228
6229
6230
6231
6232
6233
6234
6235
6236
6237
6238
6239
6240
6241
6242
6243
6244
6245
6246
6247
6248
6249
6250
6251
6252
6253
6254
6255
6256
6257
6258
6259
6260
6261
6262
6263
6264
6265
6266
6267
6268
6269
6270
6271
6272
6273
6274
6275
6276
6277
6278
6279
6280
6281
6282
6283
6284
6285
6286
6287
6288
6289
6290
6291
6292
6293
6294
6295
6296
6297
6298
6299
6300
6301
6302
6303
6304
6305
6306
6307
6308
6309
6310
6311
6312
6313
6314
6315
6316
6317
6318
6319
6320
6321
6322
6323
6324
6325
6326
6327
6328
6329
6330
6331
6332
6333
6334
6335
6336
6337
6338
6339
6340
6341
6342
6343
6344
6345
6346
6347
6348
6349
6350
6351
6352
6353
6354
6355
6356
6357
6358
6359
6360
6361
6362
6363
6364
6365
6366
6367
6368
6369
6370
6371
6372
6373
6374
6375
6376
6377
6378
6379
6380
6381
6382
6383
6384
6385
6386
6387
6388
6389
6390
6391
6392
6393
6394
6395
6396
6397
6398
6399
6400
6401
6402
6403
6404
6405
6406
6407
6408
6409
6410
6411
6412
6413
6414
6415
6416
6417
6418
6419
6420
6421
6422
6423
6424
6425
6426
6427
6428
6429
6430
6431
6432
6433
6434
6435
6436
6437
6438
6439
6440
6441
6442
6443
6444
6445
6446
6447
6448
6449
6450
6451
6452
6453
6454
6455
6456
6457
6458
6459
6460
6461
6462
6463
6464
6465
6466
6467
6468
6469
6470
6471
6472
6473
6474
6475
6476
6477
6478
6479
6480
6481
6482
6483
6484
6485
6486
6487
6488
6489
6490
6491
6492
6493
6494
6495
6496
6497
6498
6499
6500
6501
6502
6503
6504
6505
6506
6507
6508
6509
6510
6511
6512
6513
6514
6515
6516
6517
6518
6519
6520
6521
6522
6523
6524
6525
6526
6527
6528
6529
6530
6531
6532
6533
6534
6535
6536
6537
6538
6539
6540
6541
6542
6543
6544
6545
6546
6547
6548
6549
6550
6551
6552
6553
6554
6555
6556
6557
6558
6559
6560
6561
6562
6563
6564
6565
6566
6567
6568
6569
6570
6571
6572
6573
6574
6575
6576
6577
6578
6579
6580
6581
6582
6583
6584
6585
6586
6587
6588
6589
6590
6591
6592
6593
6594
6595
6596
6597
6598
6599
6600
6601
6602
6603
6604
6605
6606
6607
6608
6609
6610
6611
6612
6613
6614
6615
6616
6617
6618
6619
6620
6621
6622
6623
6624
6625
6626
6627
6628
6629
6630
6631
6632
6633
6634
6635
6636
6637
6638
6639
6640
6641
6642
6643
6644
6645
6646
6647
6648
6649
6650
6651
6652
6653
6654
6655
6656
6657
6658
6659
6660
6661
6662
6663
6664
6665
6666
6667
6668
6669
6670
6671
6672
6673
6674
6675
6676
6677
6678
6679
6680
6681
6682
6683
6684
6685
6686
6687
6688
6689
6690
6691
6692
6693
6694
6695
6696
6697
6698
6699
6700
6701
6702
6703
6704
6705
6706
6707
6708
6709
6710
6711
6712
6713
6714
6715
6716
6717
6718
6719
6720
6721
6722
6723
6724
6725
6726
6727
6728
6729
6730
6731
6732
6733
6734
6735
6736
6737
6738
6739
6740
6741
6742
6743
6744
6745
6746
6747
6748
6749
6750
6751
6752
6753
6754
6755
6756
6757
6758
6759
6760
6761
6762
6763
6764
6765
6766
6767
6768
6769
6770
6771
6772
6773
6774
6775
6776
6777
6778
6779
6780
6781
6782
6783
6784
6785
6786
6787
6788
6789
6790
6791
6792
6793
6794
6795
6796
6797
6798
6799
6800
6801
6802
6803
6804
6805
6806
6807
6808
6809
6810
6811
6812
6813
6814
6815
6816
6817
6818
6819
6820
6821
6822
6823
6824
6825
6826
6827
6828
6829
6830
6831
6832
6833
6834
6835
6836
6837
6838
6839
6840
6841
6842
6843
6844
6845
6846
6847
6848
6849
6850
6851
6852
6853
6854
6855
6856
6857
6858
6859
6860
6861
6862
6863
6864
6865
6866
6867
6868
6869
6870
6871
6872
6873
6874
6875
6876
6877
6878
6879
6880
6881
6882
6883
6884
6885
6886
6887
6888
6889
6890
6891
6892
6893
6894
6895
6896
6897
6898
6899
6900
6901
6902
6903
6904
6905
6906
6907
6908
6909
6910
6911
6912
6913
6914
6915
6916
6917
6918
6919
6920
6921
6922
6923
6924
6925
6926
6927
6928
6929
6930
6931
6932
6933
6934
6935
6936
6937
6938
6939
6940
6941
6942
6943
6944
6945
6946
6947
6948
6949
6950
6951
6952
6953
6954
6955
6956
6957
6958
6959
6960
6961
6962
6963
6964
6965
6966
6967
6968
6969
6970
6971
6972
6973
6974
6975
6976
6977
6978
6979
6980
6981
6982
6983
6984
6985
6986
6987
6988
6989
6990
6991
6992
6993
6994
6995
6996
6997
6998
6999
7000
7001
7002
7003
7004
7005
7006
7007
7008
7009
7010
7011
7012
7013
7014
7015
7016
7017
7018
7019
7020
7021
7022
7023
7024
7025
7026
7027
7028
7029
7030
7031
7032
7033
7034
7035
7036
7037
7038
7039
7040
7041
7042
7043
7044
7045
7046
7047
7048
7049
7050
7051
7052
7053
7054
7055
7056
7057
7058
7059
7060
7061
7062
7063
7064
7065
7066
7067
7068
7069
7070
7071
7072
7073
7074
7075
7076
7077
7078
7079
7080
7081
7082
7083
7084
7085
7086
7087
7088
7089
7090
7091
7092
7093
7094
7095
7096
7097
7098
7099
7100
7101
7102
7103
7104
7105
7106
7107
7108
7109
7110
7111
7112
7113
7114
7115
7116
7117
7118
7119
7120
7121
7122
7123
7124
7125
7126
7127
7128
7129
7130
7131
7132
7133
7134
7135
7136
7137
7138
7139
7140
7141
7142
7143
7144
7145
7146
7147
7148
7149
7150
7151
7152
7153
7154
7155
7156
7157
7158
7159
7160
7161
7162
7163
7164
7165
7166
7167
7168
7169
7170
7171
7172
7173
7174
7175
7176
7177
7178
7179
7180
7181
7182
7183
7184
7185
7186
7187
7188
7189
7190
7191
7192
7193
7194
7195
7196
7197
7198
7199
7200
7201
7202
7203
7204
7205
7206
7207
7208
7209
7210
7211
7212
7213
7214
7215
7216
7217
7218
7219
7220
7221
7222
7223
7224
7225
7226
7227
7228
7229
7230
7231
7232
7233
7234
7235
7236
7237
7238
7239
7240
7241
7242
7243
7244
7245
7246
7247
7248
7249
7250
7251
7252
7253
7254
7255
7256
7257
7258
7259
7260
7261
7262
7263
7264
7265
7266
7267
7268
7269
7270
7271
7272
7273
7274
7275
7276
7277
7278
7279
7280
7281
7282
7283
7284
7285
7286
7287
7288
7289
7290
7291
7292
7293
7294
7295
7296
7297
7298
7299
7300
7301
7302
7303
7304
7305
7306
7307
7308
7309
7310
7311
7312
7313
7314
7315
7316
7317
7318
7319
7320
7321
7322
7323
7324
7325
7326
7327
7328
7329
7330
7331
7332
7333
7334
7335
7336
7337
7338
7339
7340
7341
7342
7343
7344
7345
7346
7347
7348
7349
7350
7351
7352
7353
7354
7355
7356
7357
7358
7359
7360
7361
7362
7363
7364
7365
7366
7367
7368
7369
7370
7371
7372
7373
7374
7375
7376
7377
7378
7379
7380
7381
7382
7383
7384
7385
7386
7387
7388
7389
7390
7391
7392
7393
7394
7395
7396
7397
7398
7399
7400
7401
7402
7403
7404
7405
7406
7407
7408
7409
7410
7411
7412
7413
7414
7415
7416
7417
7418
7419
7420
7421
7422
7423
7424
7425
7426
7427
7428
7429
7430
7431
7432
7433
7434
7435
7436
7437
7438
7439
7440
7441
7442
7443
7444
7445
7446
7447
7448
7449
7450
7451
7452
7453
7454
7455
7456
7457
7458
7459
7460
7461
7462
7463
7464
7465
7466
7467
7468
7469
7470
7471
7472
7473
7474
7475
7476
7477
7478
7479
7480
7481
7482
7483
7484
7485
7486
7487
7488
7489
7490
7491
7492
7493
7494
7495
7496
7497
7498
7499
7500
7501
7502
7503
7504
7505
7506
7507
7508
7509
7510
7511
7512
7513
7514
7515
7516
7517
7518
7519
7520
7521
7522
7523
7524
7525
7526
7527
7528
7529
7530
7531
7532
7533
7534
7535
7536
7537
7538
7539
7540
7541
7542
7543
7544
7545
7546
7547
7548
7549
7550
7551
7552
7553
7554
7555
7556
7557
7558
7559
7560
7561
7562
7563
7564
7565
7566
7567
7568
7569
7570
7571
7572
7573
7574
7575
7576
7577
7578
7579
7580
7581
7582
7583
7584
7585
7586
7587
7588
7589
7590
7591
7592
7593
7594
7595
7596
7597
7598
7599
7600
7601
7602
7603
7604
7605
7606
7607
7608
7609
7610
7611
7612
7613
7614
7615
7616
7617
7618
7619
7620
7621
7622
7623
7624
7625
7626
7627
7628
7629
7630
7631
7632
7633
7634
7635
7636
7637
7638
7639
7640
7641
7642
7643
7644
7645
7646
7647
7648
7649
7650
7651
7652
7653
7654
7655
7656
7657
7658
7659
7660
7661
7662
7663
7664
7665
7666
7667
7668
7669
7670
7671
7672
7673
7674
7675
7676
7677
7678
7679
7680
7681
7682
7683
7684
7685
7686
7687
7688
7689
7690
7691
7692
7693
7694
7695
7696
7697
7698
7699
7700
7701
7702
7703
7704
7705
7706
7707
7708
7709
7710
7711
7712
7713
7714
7715
7716
7717
7718
7719
7720
7721
7722
7723
7724
7725
7726
7727
7728
7729
7730
7731
7732
7733
7734
7735
7736
7737
7738
7739
7740
7741
7742
7743
7744
7745
7746
7747
7748
7749
7750
7751
7752
7753
7754
7755
7756
7757
7758
7759
7760
7761
7762
7763
7764
7765
7766
7767
7768
7769
7770
7771
7772
7773
7774
7775
7776
7777
7778
7779
7780
7781
7782
7783
7784
7785
7786
7787
7788
7789
7790
7791
7792
7793
7794
7795
7796
7797
7798
7799
7800
7801
7802
7803
7804
7805
7806
7807
7808
7809
7810
7811
7812
7813
7814
7815
7816
7817
7818
7819
7820
7821
7822
7823
7824
7825
7826
7827
7828
7829
7830
7831
7832
7833
7834
7835
7836
7837
7838
7839
7840
7841
7842
7843
7844
7845
7846
7847
7848
7849
7850
7851
7852
7853
7854
7855
7856
7857
7858
7859
7860
7861
7862
7863
7864
7865
7866
7867
7868
7869
7870
7871
7872
7873
7874
7875
7876
7877
7878
7879
7880
7881
7882
7883
7884
7885
7886
7887
7888
7889
7890
7891
7892
7893
7894
7895
7896
7897
7898
7899
7900
7901
7902
7903
7904
7905
7906
7907
7908
7909
7910
7911
7912
7913
7914
7915
7916
7917
7918
7919
7920
7921
7922
7923
7924
7925
7926
7927
7928
7929
7930
7931
7932
7933
7934
7935
7936
7937
7938
7939
7940
7941
7942
7943
7944
7945
7946
7947
7948
7949
7950
7951
7952
7953
7954
7955
7956
7957
7958
7959
7960
7961
7962
7963
7964
7965
7966
7967
7968
7969
7970
7971
7972
7973
7974
7975
7976
7977
7978
7979
7980
7981
7982
7983
7984
7985
7986
7987
7988
7989
7990
7991
7992
7993
7994
7995
7996
7997
7998
7999
8000
8001
8002
8003
8004
8005
8006
8007
8008
8009
8010
8011
8012
8013
8014
8015
8016
8017
8018
8019
8020
8021
8022
8023
8024
8025
8026
8027
8028
8029
8030
8031
8032
8033
8034
8035
8036
8037
8038
8039
8040
8041
8042
8043
8044
8045
8046
8047
8048
8049
8050
8051
8052
8053
8054
8055
8056
8057
8058
8059
8060
8061
8062
8063
8064
8065
8066
8067
8068
8069
8070
8071
8072
8073
8074
8075
8076
8077
8078
8079
8080
8081
8082
8083
8084
8085
8086
8087
8088
8089
8090
8091
8092
8093
8094
8095
8096
8097
8098
8099
8100
8101
8102
8103
8104
8105
8106
8107
8108
8109
8110
8111
8112
8113
8114
8115
8116
8117
8118
8119
8120
8121
8122
8123
8124
8125
8126
8127
8128
8129
8130
8131
8132
8133
8134
8135
8136
8137
8138
8139
8140
8141
8142
8143
8144
8145
8146
8147
8148
8149
8150
8151
8152
8153
8154
8155
8156
8157
8158
8159
8160
8161
8162
8163
8164
8165
8166
8167
8168
8169
8170
8171
8172
8173
8174
8175
8176
8177
8178
8179
8180
8181
8182
8183
8184
8185
8186
8187
8188
8189
8190
8191
8192
8193
8194
8195
8196
8197
8198
8199
8200
8201
8202
8203
8204
8205
8206
8207
8208
8209
8210
8211
8212
8213
8214
8215
8216
8217
8218
8219
8220
8221
8222
8223
8224
8225
8226
8227
8228
8229
8230
8231
8232
8233
8234
8235
8236
8237
8238
8239
8240
8241
8242
8243
8244
8245
8246
8247
8248
8249
8250
8251
8252
8253
8254
8255
8256
8257
8258
8259
8260
8261
8262
8263
8264
8265
8266
8267
8268
8269
8270
8271
8272
8273
8274
8275
8276
8277
8278
8279
8280
8281
8282
8283
8284
8285
8286
8287
8288
8289
8290
8291
8292
8293
8294
8295
8296
8297
8298
8299
8300
8301
8302
8303
8304
8305
8306
8307
8308
8309
8310
8311
8312
8313
8314
8315
8316
8317
8318
8319
8320
8321
8322
8323
8324
8325
8326
8327
8328
8329
8330
8331
8332
8333
8334
8335
8336
8337
8338
8339
8340
8341
8342
8343
8344
8345
8346
8347
8348
8349
8350
8351
8352
8353
8354
8355
8356
8357
8358
8359
8360
8361
8362
8363
8364
8365
8366
8367
8368
8369
8370
8371
8372
8373
8374
8375
8376
8377
8378
8379
8380
8381
8382
8383
8384
8385
8386
8387
8388
8389
8390
8391
8392
8393
8394
8395
8396
8397
8398
8399
8400
8401
8402
8403
8404
8405
8406
8407
8408
8409
8410
8411
8412
8413
8414
8415
8416
8417
8418
8419
8420
8421
8422
8423
8424
8425
8426
8427
8428
8429
8430
8431
8432
8433
8434
8435
8436
8437
8438
8439
8440
8441
8442
8443
8444
8445
8446
8447
8448
8449
8450
8451
8452
8453
8454
8455
8456
8457
8458
8459
8460
8461
8462
8463
8464
8465
8466
8467
8468
8469
8470
8471
8472
8473
8474
8475
8476
8477
8478
8479
8480
8481
8482
8483
8484
8485
8486
8487
8488
8489
8490
8491
8492
8493
8494
8495
8496
8497
8498
8499
8500
8501
8502
8503
8504
8505
8506
8507
8508
8509
8510
8511
8512
8513
8514
8515
8516
8517
8518
8519
8520
8521
8522
8523
8524
8525
8526
8527
8528
8529
8530
8531
8532
8533
8534
8535
8536
8537
8538
8539
8540
8541
8542
8543
8544
8545
8546
8547
8548
8549
8550
8551
8552
8553
8554
8555
8556
8557
8558
8559
8560
8561
8562
8563
8564
8565
8566
8567
8568
8569
8570
8571
8572
8573
8574
8575
8576
8577
8578
8579
8580
8581
8582
8583
8584
8585
8586
8587
8588
8589
8590
8591
8592
8593
8594
8595
8596
8597
8598
8599
8600
8601
8602
8603
8604
8605
8606
8607
8608
8609
8610
8611
8612
8613
8614
8615
8616
8617
8618
8619
8620
8621
8622
8623
8624
8625
8626
8627
8628
8629
8630
8631
8632
8633
8634
8635
8636
8637
8638
8639
8640
8641
8642
8643
8644
8645
8646
8647
8648
8649
8650
8651
8652
8653
8654
8655
8656
8657
8658
8659
8660
8661
8662
8663
8664
8665
8666
8667
8668
8669
8670
8671
8672
8673
8674
8675
8676
8677
8678
8679
8680
8681
8682
8683
8684
8685
8686
8687
8688
8689
8690
8691
8692
8693
8694
8695
8696
8697
8698
8699
8700
8701
8702
8703
8704
8705
8706
8707
8708
8709
8710
8711
8712
8713
8714
8715
8716
8717
8718
8719
8720
8721
8722
8723
8724
8725
8726
8727
8728
8729
8730
8731
8732
8733
8734
8735
8736
8737
8738
8739
8740
8741
8742
8743
8744
8745
8746
8747
8748
8749
8750
8751
8752
8753
8754
8755
8756
8757
8758
8759
8760
8761
8762
8763
8764
8765
8766
8767
8768
8769
8770
8771
8772
8773
8774
8775
8776
8777
8778
8779
8780
8781
8782
8783
8784
8785
8786
8787
8788
8789
8790
8791
8792
8793
8794
8795
8796
8797
8798
8799
8800
8801
8802
8803
8804
8805
8806
8807
8808
8809
8810
8811
8812
8813
8814
8815
8816
8817
8818
8819
8820
8821
8822
8823
8824
8825
8826
8827
8828
8829
8830
8831
8832
8833
8834
8835
8836
8837
8838
8839
8840
8841
8842
8843
8844
8845
8846
8847
8848
8849
8850
8851
8852
8853
8854
8855
8856
8857
8858
8859
8860
8861
8862
8863
8864
8865
8866
8867
8868
8869
8870
8871
8872
8873
8874
8875
8876
8877
8878
8879
8880
8881
8882
8883
8884
8885
8886
8887
8888
8889
8890
8891
8892
8893
8894
8895
8896
8897
8898
8899
8900
8901
8902
8903
8904
8905
8906
8907
8908
8909
8910
8911
8912
8913
8914
8915
8916
8917
8918
8919
8920
8921
8922
8923
8924
8925
8926
8927
8928
8929
8930
8931
8932
8933
8934
8935
8936
8937
8938
8939
8940
8941
8942
8943
8944
8945
8946
8947
8948
8949
8950
8951
8952
8953
8954
8955
8956
8957
8958
8959
8960
8961
8962
8963
8964
8965
8966
8967
8968
8969
8970
8971
8972
8973
8974
8975
8976
8977
8978
8979
8980
8981
8982
8983
8984
8985
8986
8987
8988
8989
8990
8991
8992
8993
8994
8995
8996
8997
8998
8999
9000
9001
9002
9003
9004
9005
9006
9007
9008
9009
9010
9011
9012
9013
9014
9015
9016
9017
9018
9019
9020
9021
9022
9023
9024
9025
9026
9027
9028
9029
9030
9031
9032
9033
9034
9035
9036
9037
9038
9039
9040
9041
9042
9043
9044
9045
9046
9047
9048
9049
9050
9051
9052
9053
9054
9055
9056
9057
9058
9059
9060
9061
9062
9063
9064
9065
9066
9067
9068
9069
9070
9071
9072
9073
9074
9075
9076
9077
9078
9079
9080
9081
9082
9083
9084
9085
9086
9087
9088
9089
9090
9091
9092
9093
9094
9095
9096
9097
9098
9099
9100
9101
9102
9103
9104
9105
9106
9107
9108
9109
9110
9111
9112
9113
9114
9115
9116
9117
9118
9119
9120
9121
9122
9123
9124
9125
9126
9127
9128
9129
9130
9131
9132
9133
9134
9135
9136
9137
9138
9139
9140
9141
9142
9143
9144
9145
9146
9147
9148
9149
9150
9151
9152
9153
9154
9155
9156
9157
9158
9159
9160
9161
9162
9163
9164
9165
9166
9167
9168
9169
9170
9171
9172
9173
9174
9175
9176
9177
9178
9179
9180
9181
9182
9183
9184
9185
9186
9187
9188
9189
9190
9191
9192
9193
9194
9195
9196
9197
9198
9199
9200
9201
9202
9203
9204
9205
9206
9207
9208
9209
9210
9211
9212
9213
9214
9215
9216
9217
9218
9219
9220
9221
9222
9223
9224
9225
9226
9227
9228
9229
9230
9231
9232
9233
9234
9235
9236
9237
9238
9239
9240
9241
9242
9243
9244
9245
9246
9247
9248
9249
9250
9251
9252
9253
9254
9255
9256
9257
9258
9259
9260
9261
9262
9263
9264
9265
9266
9267
9268
9269
9270
9271
9272
9273
9274
9275
9276
9277
9278
9279
9280
9281
9282
9283
9284
9285
9286
9287
9288
9289
9290
9291
9292
9293
9294
9295
9296
9297
9298
9299
9300
9301
9302
9303
9304
9305
9306
9307
9308
9309
9310
9311
9312
9313
9314
9315
9316
9317
9318
9319
9320
9321
9322
9323
9324
9325
9326
9327
9328
9329
9330
9331
9332
9333
9334
9335
9336
9337
9338
9339
9340
9341
9342
9343
9344
9345
9346
9347
9348
9349
9350
9351
9352
9353
9354
9355
9356
9357
9358
9359
9360
9361
9362
9363
9364
9365
9366
9367
9368
9369
9370
9371
9372
9373
9374
9375
9376
9377
9378
9379
9380
9381
9382
9383
9384
9385
9386
9387
9388
9389
9390
9391
9392
9393
9394
9395
9396
9397
9398
9399
9400
9401
9402
9403
9404
9405
9406
9407
9408
9409
9410
9411
9412
9413
9414
9415
9416
9417
9418
9419
9420
9421
9422
9423
9424
9425
9426
9427
9428
9429
9430
9431
9432
9433
9434
9435
9436
9437
9438
9439
9440
9441
9442
9443
9444
9445
9446
9447
9448
9449
9450
9451
9452
9453
9454
9455
9456
9457
9458
9459
9460
9461
9462
9463
9464
9465
9466
9467
9468
9469
9470
9471
9472
9473
9474
9475
9476
9477
9478
9479
9480
9481
9482
9483
9484
9485
9486
9487
9488
9489
9490
9491
9492
9493
9494
9495
9496
9497
9498
9499
9500
9501
9502
9503
9504
9505
9506
9507
9508
9509
9510
9511
9512
9513
9514
9515
9516
9517
9518
9519
9520
9521
9522
9523
9524
9525
9526
9527
9528
9529
9530
9531
9532
9533
9534
9535
9536
9537
9538
9539
9540
9541
9542
9543
9544
9545
9546
9547
9548
9549
9550
9551
9552
9553
9554
9555
9556
9557
9558
9559
9560
9561
9562
9563
9564
9565
9566
9567
9568
9569
9570
9571
9572
9573
9574
9575
9576
9577
9578
9579
9580
9581
9582
9583
9584
9585
9586
9587
9588
9589
9590
9591
9592
9593
9594
9595
9596
9597
9598
9599
9600
9601
9602
9603
9604
9605
9606
9607
9608
9609
9610
9611
9612
9613
9614
9615
9616
9617
9618
9619
9620
9621
9622
9623
9624
9625
9626
9627
9628
9629
9630
9631
9632
9633
9634
9635
9636
9637
9638
9639
9640
9641
9642
9643
9644
9645
9646
9647
9648
9649
9650
9651
9652
9653
9654
9655
9656
9657
9658
9659
9660
9661
9662
9663
9664
9665
9666
9667
9668
9669
9670
9671
9672
9673
9674
9675
9676
9677
9678
9679
9680
9681
9682
9683
9684
9685
9686
9687
9688
9689
9690
9691
9692
9693
9694
9695
9696
9697
9698
9699
9700
9701
9702
9703
9704
9705
9706
9707
9708
9709
9710
9711
9712
9713
9714
9715
9716
9717
9718
9719
9720
9721
9722
9723
9724
9725
9726
9727
9728
9729
9730
9731
9732
9733
9734
9735
9736
9737
9738
9739
9740
9741
9742
9743
9744
9745
9746
9747
9748
9749
9750
9751
9752
9753
9754
9755
9756
9757
9758
9759
9760
9761
9762
9763
9764
9765
9766
9767
9768
9769
9770
9771
9772
9773
9774
9775
9776
9777
9778
9779
9780
9781
9782
9783
9784
9785
9786
9787
9788
9789
9790
9791
9792
9793
9794
9795
9796
9797
9798
9799
9800
9801
9802
| /*===- TableGen'erated file -------------------------------------*- C++ -*-===*\
|* *|
|* Assembly Writer Source Fragment *|
|* *|
|* Automatically generated file, do not edit! *|
|* *|
\*===----------------------------------------------------------------------===*/
/// printInstruction - This method is automatically generated by tablegen
/// from the instruction set description.
void MipsInstPrinter::printInstruction(const MCInst *MI, raw_ostream &O) {
static const char AsmStrs[] = {
/* 0 */ 'd', 'm', 'f', 'c', '0', 9, 0,
/* 7 */ 'd', 'm', 'f', 'g', 'c', '0', 9, 0,
/* 15 */ 'm', 'f', 'h', 'g', 'c', '0', 9, 0,
/* 23 */ 'm', 't', 'h', 'g', 'c', '0', 9, 0,
/* 31 */ 'd', 'm', 't', 'g', 'c', '0', 9, 0,
/* 39 */ 'm', 'f', 'h', 'c', '0', 9, 0,
/* 46 */ 'm', 't', 'h', 'c', '0', 9, 0,
/* 53 */ 'd', 'm', 't', 'c', '0', 9, 0,
/* 60 */ 'v', 'm', 'm', '0', 9, 0,
/* 66 */ 'm', 't', 'm', '0', 9, 0,
/* 72 */ 'm', 't', 'p', '0', 9, 0,
/* 78 */ 'b', 'b', 'i', 't', '0', 9, 0,
/* 85 */ 'l', 'd', 'c', '1', 9, 0,
/* 91 */ 's', 'd', 'c', '1', 9, 0,
/* 97 */ 'c', 'f', 'c', '1', 9, 0,
/* 103 */ 'd', 'm', 'f', 'c', '1', 9, 0,
/* 110 */ 'm', 'f', 'h', 'c', '1', 9, 0,
/* 117 */ 'm', 't', 'h', 'c', '1', 9, 0,
/* 124 */ 'c', 't', 'c', '1', 9, 0,
/* 130 */ 'd', 'm', 't', 'c', '1', 9, 0,
/* 137 */ 'l', 'w', 'c', '1', 9, 0,
/* 143 */ 's', 'w', 'c', '1', 9, 0,
/* 149 */ 'l', 'd', 'x', 'c', '1', 9, 0,
/* 156 */ 's', 'd', 'x', 'c', '1', 9, 0,
/* 163 */ 'l', 'u', 'x', 'c', '1', 9, 0,
/* 170 */ 's', 'u', 'x', 'c', '1', 9, 0,
/* 177 */ 'l', 'w', 'x', 'c', '1', 9, 0,
/* 184 */ 's', 'w', 'x', 'c', '1', 9, 0,
/* 191 */ 'm', 't', 'm', '1', 9, 0,
/* 197 */ 'm', 't', 'p', '1', 9, 0,
/* 203 */ 'b', 'b', 'i', 't', '1', 9, 0,
/* 210 */ 'b', 'b', 'i', 't', '0', '3', '2', 9, 0,
/* 219 */ 'b', 'b', 'i', 't', '1', '3', '2', 9, 0,
/* 228 */ 'd', 's', 'r', 'a', '3', '2', 9, 0,
/* 236 */ 'b', 'p', 'o', 's', 'g', 'e', '3', '2', 9, 0,
/* 246 */ 'd', 's', 'l', 'l', '3', '2', 9, 0,
/* 254 */ 'd', 's', 'r', 'l', '3', '2', 9, 0,
/* 262 */ 'l', 'w', 'm', '3', '2', 9, 0,
/* 269 */ 's', 'w', 'm', '3', '2', 9, 0,
/* 276 */ 'd', 'r', 'o', 't', 'r', '3', '2', 9, 0,
/* 285 */ 'c', 'i', 'n', 's', '3', '2', 9, 0,
/* 293 */ 'e', 'x', 't', 's', '3', '2', 9, 0,
/* 301 */ 'l', 'd', 'c', '2', 9, 0,
/* 307 */ 's', 'd', 'c', '2', 9, 0,
/* 313 */ 'c', 'f', 'c', '2', 9, 0,
/* 319 */ 'd', 'm', 'f', 'c', '2', 9, 0,
/* 326 */ 'm', 'f', 'h', 'c', '2', 9, 0,
/* 333 */ 'm', 't', 'h', 'c', '2', 9, 0,
/* 340 */ 'c', 't', 'c', '2', 9, 0,
/* 346 */ 'd', 'm', 't', 'c', '2', 9, 0,
/* 353 */ 'l', 'w', 'c', '2', 9, 0,
/* 359 */ 's', 'w', 'c', '2', 9, 0,
/* 365 */ 'm', 't', 'm', '2', 9, 0,
/* 371 */ 'm', 't', 'p', '2', 9, 0,
/* 377 */ 'a', 'd', 'd', 'i', 'u', 'r', '2', 9, 0,
/* 386 */ 'l', 'd', 'c', '3', 9, 0,
/* 392 */ 's', 'd', 'c', '3', 9, 0,
/* 398 */ 'l', 'w', 'c', '3', 9, 0,
/* 404 */ 's', 'w', 'c', '3', 9, 0,
/* 410 */ 'a', 'd', 'd', 'i', 'u', 's', '5', 9, 0,
/* 419 */ 's', 'b', '1', '6', 9, 0,
/* 425 */ 'b', 'c', '1', '6', 9, 0,
/* 431 */ 'j', 'r', 'c', '1', '6', 9, 0,
/* 438 */ 'b', 'n', 'e', 'z', 'c', '1', '6', 9, 0,
/* 447 */ 'b', 'e', 'q', 'z', 'c', '1', '6', 9, 0,
/* 456 */ 'a', 'n', 'd', '1', '6', 9, 0,
/* 463 */ 'm', 'o', 'v', 'e', '1', '6', 9, 0,
/* 471 */ 's', 'h', '1', '6', 9, 0,
/* 477 */ 'a', 'n', 'd', 'i', '1', '6', 9, 0,
/* 485 */ 'm', 'f', 'h', 'i', '1', '6', 9, 0,
/* 493 */ 'l', 'i', '1', '6', 9, 0,
/* 499 */ 'b', 'r', 'e', 'a', 'k', '1', '6', 9, 0,
/* 508 */ 's', 'l', 'l', '1', '6', 9, 0,
/* 515 */ 's', 'r', 'l', '1', '6', 9, 0,
/* 522 */ 'l', 'w', 'm', '1', '6', 9, 0,
/* 529 */ 's', 'w', 'm', '1', '6', 9, 0,
/* 536 */ 'm', 'f', 'l', 'o', '1', '6', 9, 0,
/* 544 */ 's', 'd', 'b', 'b', 'p', '1', '6', 9, 0,
/* 553 */ 'j', 'r', '1', '6', 9, 0,
/* 559 */ 'x', 'o', 'r', '1', '6', 9, 0,
/* 566 */ 'j', 'a', 'l', 'r', 's', '1', '6', 9, 0,
/* 575 */ 'n', 'o', 't', '1', '6', 9, 0,
/* 582 */ 'l', 'b', 'u', '1', '6', 9, 0,
/* 589 */ 's', 'u', 'b', 'u', '1', '6', 9, 0,
/* 597 */ 'a', 'd', 'd', 'u', '1', '6', 9, 0,
/* 605 */ 'l', 'h', 'u', '1', '6', 9, 0,
/* 612 */ 'l', 'w', '1', '6', 9, 0,
/* 618 */ 's', 'w', '1', '6', 9, 0,
/* 624 */ 'b', 'n', 'e', 'z', '1', '6', 9, 0,
/* 632 */ 'b', 'e', 'q', 'z', '1', '6', 9, 0,
/* 640 */ 'p', 'r', 'e', 'c', 'e', 'u', '.', 'p', 'h', '.', 'q', 'b', 'l', 'a', 9, 0,
/* 656 */ 'p', 'r', 'e', 'c', 'e', 'q', 'u', '.', 'p', 'h', '.', 'q', 'b', 'l', 'a', 9, 0,
/* 673 */ 'd', 'l', 'a', 9, 0,
/* 678 */ 'p', 'r', 'e', 'c', 'e', 'u', '.', 'p', 'h', '.', 'q', 'b', 'r', 'a', 9, 0,
/* 694 */ 'p', 'r', 'e', 'c', 'e', 'q', 'u', '.', 'p', 'h', '.', 'q', 'b', 'r', 'a', 9, 0,
/* 711 */ 'd', 's', 'r', 'a', 9, 0,
/* 717 */ 'd', 'l', 's', 'a', 9, 0,
/* 723 */ 'c', 'f', 'c', 'm', 's', 'a', 9, 0,
/* 731 */ 'c', 't', 'c', 'm', 's', 'a', 9, 0,
/* 739 */ 'a', 'd', 'd', '_', 'a', '.', 'b', 9, 0,
/* 748 */ 'm', 'i', 'n', '_', 'a', '.', 'b', 9, 0,
/* 757 */ 'a', 'd', 'd', 's', '_', 'a', '.', 'b', 9, 0,
/* 767 */ 'm', 'a', 'x', '_', 'a', '.', 'b', 9, 0,
/* 776 */ 's', 'r', 'a', '.', 'b', 9, 0,
/* 783 */ 'n', 'l', 'o', 'c', '.', 'b', 9, 0,
/* 791 */ 'n', 'l', 'z', 'c', '.', 'b', 9, 0,
/* 799 */ 's', 'l', 'd', '.', 'b', 9, 0,
/* 806 */ 'p', 'c', 'k', 'o', 'd', '.', 'b', 9, 0,
/* 815 */ 'i', 'l', 'v', 'o', 'd', '.', 'b', 9, 0,
/* 824 */ 'i', 'n', 's', 'v', 'e', '.', 'b', 9, 0,
/* 833 */ 'v', 's', 'h', 'f', '.', 'b', 9, 0,
/* 841 */ 'b', 'n', 'e', 'g', '.', 'b', 9, 0,
/* 849 */ 's', 'r', 'a', 'i', '.', 'b', 9, 0,
/* 857 */ 's', 'l', 'd', 'i', '.', 'b', 9, 0,
/* 865 */ 'a', 'n', 'd', 'i', '.', 'b', 9, 0,
/* 873 */ 'b', 'n', 'e', 'g', 'i', '.', 'b', 9, 0,
/* 882 */ 'b', 's', 'e', 'l', 'i', '.', 'b', 9, 0,
/* 891 */ 's', 'l', 'l', 'i', '.', 'b', 9, 0,
/* 899 */ 's', 'r', 'l', 'i', '.', 'b', 9, 0,
/* 907 */ 'b', 'i', 'n', 's', 'l', 'i', '.', 'b', 9, 0,
/* 917 */ 'c', 'e', 'q', 'i', '.', 'b', 9, 0,
/* 925 */ 's', 'r', 'a', 'r', 'i', '.', 'b', 9, 0,
/* 934 */ 'b', 'c', 'l', 'r', 'i', '.', 'b', 9, 0,
/* 943 */ 's', 'r', 'l', 'r', 'i', '.', 'b', 9, 0,
/* 952 */ 'n', 'o', 'r', 'i', '.', 'b', 9, 0,
/* 960 */ 'x', 'o', 'r', 'i', '.', 'b', 9, 0,
/* 968 */ 'b', 'i', 'n', 's', 'r', 'i', '.', 'b', 9, 0,
/* 978 */ 's', 'p', 'l', 'a', 't', 'i', '.', 'b', 9, 0,
/* 988 */ 'b', 's', 'e', 't', 'i', '.', 'b', 9, 0,
/* 997 */ 's', 'u', 'b', 'v', 'i', '.', 'b', 9, 0,
/* 1006 */ 'a', 'd', 'd', 'v', 'i', '.', 'b', 9, 0,
/* 1015 */ 'b', 'm', 'z', 'i', '.', 'b', 9, 0,
/* 1023 */ 'b', 'm', 'n', 'z', 'i', '.', 'b', 9, 0,
/* 1032 */ 'f', 'i', 'l', 'l', '.', 'b', 9, 0,
/* 1040 */ 's', 'l', 'l', '.', 'b', 9, 0,
/* 1047 */ 's', 'r', 'l', '.', 'b', 9, 0,
/* 1054 */ 'b', 'i', 'n', 's', 'l', '.', 'b', 9, 0,
/* 1063 */ 'i', 'l', 'v', 'l', '.', 'b', 9, 0,
/* 1071 */ 'c', 'e', 'q', '.', 'b', 9, 0,
/* 1078 */ 's', 'r', 'a', 'r', '.', 'b', 9, 0,
/* 1086 */ 'b', 'c', 'l', 'r', '.', 'b', 9, 0,
/* 1094 */ 's', 'r', 'l', 'r', '.', 'b', 9, 0,
/* 1102 */ 'b', 'i', 'n', 's', 'r', '.', 'b', 9, 0,
/* 1111 */ 'i', 'l', 'v', 'r', '.', 'b', 9, 0,
/* 1119 */ 'a', 's', 'u', 'b', '_', 's', '.', 'b', 9, 0,
/* 1129 */ 'm', 'o', 'd', '_', 's', '.', 'b', 9, 0,
/* 1138 */ 'c', 'l', 'e', '_', 's', '.', 'b', 9, 0,
/* 1147 */ 'a', 'v', 'e', '_', 's', '.', 'b', 9, 0,
/* 1156 */ 'c', 'l', 'e', 'i', '_', 's', '.', 'b', 9, 0,
/* 1166 */ 'm', 'i', 'n', 'i', '_', 's', '.', 'b', 9, 0,
/* 1176 */ 'c', 'l', 't', 'i', '_', 's', '.', 'b', 9, 0,
/* 1186 */ 'm', 'a', 'x', 'i', '_', 's', '.', 'b', 9, 0,
/* 1196 */ 'm', 'i', 'n', '_', 's', '.', 'b', 9, 0,
/* 1205 */ 'a', 'v', 'e', 'r', '_', 's', '.', 'b', 9, 0,
/* 1215 */ 's', 'u', 'b', 's', '_', 's', '.', 'b', 9, 0,
/* 1225 */ 'a', 'd', 'd', 's', '_', 's', '.', 'b', 9, 0,
/* 1235 */ 's', 'a', 't', '_', 's', '.', 'b', 9, 0,
/* 1244 */ 'c', 'l', 't', '_', 's', '.', 'b', 9, 0,
/* 1253 */ 's', 'u', 'b', 's', 'u', 'u', '_', 's', '.', 'b', 9, 0,
/* 1265 */ 'd', 'i', 'v', '_', 's', '.', 'b', 9, 0,
/* 1274 */ 'm', 'a', 'x', '_', 's', '.', 'b', 9, 0,
/* 1283 */ 'c', 'o', 'p', 'y', '_', 's', '.', 'b', 9, 0,
/* 1293 */ 's', 'p', 'l', 'a', 't', '.', 'b', 9, 0,
/* 1302 */ 'b', 's', 'e', 't', '.', 'b', 9, 0,
/* 1310 */ 'p', 'c', 'n', 't', '.', 'b', 9, 0,
/* 1318 */ 'i', 'n', 's', 'e', 'r', 't', '.', 'b', 9, 0,
/* 1328 */ 's', 't', '.', 'b', 9, 0,
/* 1334 */ 'a', 's', 'u', 'b', '_', 'u', '.', 'b', 9, 0,
/* 1344 */ 'm', 'o', 'd', '_', 'u', '.', 'b', 9, 0,
/* 1353 */ 'c', 'l', 'e', '_', 'u', '.', 'b', 9, 0,
/* 1362 */ 'a', 'v', 'e', '_', 'u', '.', 'b', 9, 0,
/* 1371 */ 'c', 'l', 'e', 'i', '_', 'u', '.', 'b', 9, 0,
/* 1381 */ 'm', 'i', 'n', 'i', '_', 'u', '.', 'b', 9, 0,
/* 1391 */ 'c', 'l', 't', 'i', '_', 'u', '.', 'b', 9, 0,
/* 1401 */ 'm', 'a', 'x', 'i', '_', 'u', '.', 'b', 9, 0,
/* 1411 */ 'm', 'i', 'n', '_', 'u', '.', 'b', 9, 0,
/* 1420 */ 'a', 'v', 'e', 'r', '_', 'u', '.', 'b', 9, 0,
/* 1430 */ 's', 'u', 'b', 's', '_', 'u', '.', 'b', 9, 0,
/* 1440 */ 'a', 'd', 'd', 's', '_', 'u', '.', 'b', 9, 0,
/* 1450 */ 's', 'u', 'b', 's', 'u', 's', '_', 'u', '.', 'b', 9, 0,
/* 1462 */ 's', 'a', 't', '_', 'u', '.', 'b', 9, 0,
/* 1471 */ 'c', 'l', 't', '_', 'u', '.', 'b', 9, 0,
/* 1480 */ 'd', 'i', 'v', '_', 'u', '.', 'b', 9, 0,
/* 1489 */ 'm', 'a', 'x', '_', 'u', '.', 'b', 9, 0,
/* 1498 */ 'c', 'o', 'p', 'y', '_', 'u', '.', 'b', 9, 0,
/* 1508 */ 'm', 's', 'u', 'b', 'v', '.', 'b', 9, 0,
/* 1517 */ 'm', 'a', 'd', 'd', 'v', '.', 'b', 9, 0,
/* 1526 */ 'p', 'c', 'k', 'e', 'v', '.', 'b', 9, 0,
/* 1535 */ 'i', 'l', 'v', 'e', 'v', '.', 'b', 9, 0,
/* 1544 */ 'm', 'u', 'l', 'v', '.', 'b', 9, 0,
/* 1552 */ 'b', 'z', '.', 'b', 9, 0,
/* 1558 */ 'b', 'n', 'z', '.', 'b', 9, 0,
/* 1565 */ 'c', 'r', 'c', '3', '2', 'b', 9, 0,
/* 1573 */ 'c', 'r', 'c', '3', '2', 'c', 'b', 9, 0,
/* 1582 */ 's', 'e', 'b', 9, 0,
/* 1587 */ 'j', 'a', 'l', 'r', 'c', '.', 'h', 'b', 9, 0,
/* 1597 */ 'j', 'r', '.', 'h', 'b', 9, 0,
/* 1604 */ 'j', 'a', 'l', 'r', '.', 'h', 'b', 9, 0,
/* 1613 */ 'l', 'b', 9, 0,
/* 1617 */ 's', 'h', 'r', 'a', '.', 'q', 'b', 9, 0,
/* 1626 */ 'c', 'm', 'p', 'g', 'd', 'u', '.', 'l', 'e', '.', 'q', 'b', 9, 0,
/* 1640 */ 'c', 'm', 'p', 'g', 'u', '.', 'l', 'e', '.', 'q', 'b', 9, 0,
/* 1653 */ 'c', 'm', 'p', 'u', '.', 'l', 'e', '.', 'q', 'b', 9, 0,
/* 1665 */ 's', 'u', 'b', 'u', 'h', '.', 'q', 'b', 9, 0,
/* 1675 */ 'a', 'd', 'd', 'u', 'h', '.', 'q', 'b', 9, 0,
/* 1685 */ 'p', 'i', 'c', 'k', '.', 'q', 'b', 9, 0,
/* 1694 */ 's', 'h', 'l', 'l', '.', 'q', 'b', 9, 0,
/* 1703 */ 'r', 'e', 'p', 'l', '.', 'q', 'b', 9, 0,
/* 1712 */ 's', 'h', 'r', 'l', '.', 'q', 'b', 9, 0,
/* 1721 */ 'c', 'm', 'p', 'g', 'd', 'u', '.', 'e', 'q', '.', 'q', 'b', 9, 0,
/* 1735 */ 'c', 'm', 'p', 'g', 'u', '.', 'e', 'q', '.', 'q', 'b', 9, 0,
/* 1748 */ 'c', 'm', 'p', 'u', '.', 'e', 'q', '.', 'q', 'b', 9, 0,
/* 1760 */ 's', 'h', 'r', 'a', '_', 'r', '.', 'q', 'b', 9, 0,
/* 1771 */ 's', 'u', 'b', 'u', 'h', '_', 'r', '.', 'q', 'b', 9, 0,
/* 1783 */ 'a', 'd', 'd', 'u', 'h', '_', 'r', '.', 'q', 'b', 9, 0,
/* 1795 */ 's', 'h', 'r', 'a', 'v', '_', 'r', '.', 'q', 'b', 9, 0,
/* 1807 */ 'a', 'b', 's', 'q', '_', 's', '.', 'q', 'b', 9, 0,
/* 1818 */ 's', 'u', 'b', 'u', '_', 's', '.', 'q', 'b', 9, 0,
/* 1829 */ 'a', 'd', 'd', 'u', '_', 's', '.', 'q', 'b', 9, 0,
/* 1840 */ 'c', 'm', 'p', 'g', 'd', 'u', '.', 'l', 't', '.', 'q', 'b', 9, 0,
/* 1854 */ 'c', 'm', 'p', 'g', 'u', '.', 'l', 't', '.', 'q', 'b', 9, 0,
/* 1867 */ 'c', 'm', 'p', 'u', '.', 'l', 't', '.', 'q', 'b', 9, 0,
/* 1879 */ 's', 'u', 'b', 'u', '.', 'q', 'b', 9, 0,
/* 1888 */ 'a', 'd', 'd', 'u', '.', 'q', 'b', 9, 0,
/* 1897 */ 's', 'h', 'r', 'a', 'v', '.', 'q', 'b', 9, 0,
/* 1907 */ 's', 'h', 'l', 'l', 'v', '.', 'q', 'b', 9, 0,
/* 1917 */ 'r', 'e', 'p', 'l', 'v', '.', 'q', 'b', 9, 0,
/* 1927 */ 's', 'h', 'r', 'l', 'v', '.', 'q', 'b', 9, 0,
/* 1937 */ 'r', 'a', 'd', 'd', 'u', '.', 'w', '.', 'q', 'b', 9, 0,
/* 1949 */ 's', 'b', 9, 0,
/* 1953 */ 'm', 'o', 'd', 's', 'u', 'b', 9, 0,
/* 1961 */ 'm', 's', 'u', 'b', 9, 0,
/* 1967 */ 'b', 'p', 'o', 's', 'g', 'e', '3', '2', 'c', 9, 0,
/* 1978 */ 'b', 'c', 9, 0,
/* 1982 */ 'b', 'g', 'e', 'c', 9, 0,
/* 1988 */ 'b', 'n', 'e', 'c', 9, 0,
/* 1994 */ 'j', 'i', 'c', 9, 0,
/* 1999 */ 'b', 'a', 'l', 'c', 9, 0,
/* 2005 */ 'j', 'i', 'a', 'l', 'c', 9, 0,
/* 2012 */ 'b', 'g', 'e', 'z', 'a', 'l', 'c', 9, 0,
/* 2021 */ 'b', 'l', 'e', 'z', 'a', 'l', 'c', 9, 0,
/* 2030 */ 'b', 'n', 'e', 'z', 'a', 'l', 'c', 9, 0,
/* 2039 */ 'b', 'e', 'q', 'z', 'a', 'l', 'c', 9, 0,
/* 2048 */ 'b', 'g', 't', 'z', 'a', 'l', 'c', 9, 0,
/* 2057 */ 'b', 'l', 't', 'z', 'a', 'l', 'c', 9, 0,
/* 2066 */ 's', 'y', 'n', 'c', 9, 0,
/* 2072 */ 'l', 'd', 'p', 'c', 9, 0,
/* 2078 */ 'a', 'u', 'i', 'p', 'c', 9, 0,
/* 2085 */ 'a', 'l', 'u', 'i', 'p', 'c', 9, 0,
/* 2093 */ 'a', 'd', 'd', 'i', 'u', 'p', 'c', 9, 0,
/* 2102 */ 'l', 'w', 'u', 'p', 'c', 9, 0,
/* 2109 */ 'l', 'w', 'p', 'c', 9, 0,
/* 2115 */ 'b', 'e', 'q', 'c', 9, 0,
/* 2121 */ 'j', 'r', 'c', 9, 0,
/* 2126 */ 'j', 'a', 'l', 'r', 'c', 9, 0,
/* 2133 */ 'a', 'd', 'd', 's', 'c', 9, 0,
/* 2140 */ 'b', 'l', 't', 'c', 9, 0,
/* 2146 */ 'b', 'g', 'e', 'u', 'c', 9, 0,
/* 2153 */ 'b', 'l', 't', 'u', 'c', 9, 0,
/* 2160 */ 'b', 'n', 'v', 'c', 9, 0,
/* 2166 */ 'b', 'o', 'v', 'c', 9, 0,
/* 2172 */ 'a', 'd', 'd', 'w', 'c', 9, 0,
/* 2179 */ 'b', 'g', 'e', 'z', 'c', 9, 0,
/* 2186 */ 'b', 'l', 'e', 'z', 'c', 9, 0,
/* 2193 */ 'b', 'c', '1', 'n', 'e', 'z', 'c', 9, 0,
/* 2202 */ 'b', 'c', '2', 'n', 'e', 'z', 'c', 9, 0,
/* 2211 */ 'b', 'n', 'e', 'z', 'c', 9, 0,
/* 2218 */ 'b', 'c', '1', 'e', 'q', 'z', 'c', 9, 0,
/* 2227 */ 'b', 'c', '2', 'e', 'q', 'z', 'c', 9, 0,
/* 2236 */ 'b', 'e', 'q', 'z', 'c', 9, 0,
/* 2243 */ 'b', 'g', 't', 'z', 'c', 9, 0,
/* 2250 */ 'b', 'l', 't', 'z', 'c', 9, 0,
/* 2257 */ 'f', 'l', 'o', 'g', '2', '.', 'd', 9, 0,
/* 2266 */ 'f', 'e', 'x', 'p', '2', '.', 'd', 9, 0,
/* 2275 */ 'a', 'd', 'd', '_', 'a', '.', 'd', 9, 0,
/* 2284 */ 'f', 'm', 'i', 'n', '_', 'a', '.', 'd', 9, 0,
/* 2294 */ 'a', 'd', 'd', 's', '_', 'a', '.', 'd', 9, 0,
/* 2304 */ 'f', 'm', 'a', 'x', '_', 'a', '.', 'd', 9, 0,
/* 2314 */ 'm', 'i', 'n', 'a', '.', 'd', 9, 0,
/* 2322 */ 's', 'r', 'a', '.', 'd', 9, 0,
/* 2329 */ 'm', 'a', 'x', 'a', '.', 'd', 9, 0,
/* 2337 */ 'f', 's', 'u', 'b', '.', 'd', 9, 0,
/* 2345 */ 'f', 'm', 's', 'u', 'b', '.', 'd', 9, 0,
/* 2354 */ 'n', 'm', 's', 'u', 'b', '.', 'd', 9, 0,
/* 2363 */ 'n', 'l', 'o', 'c', '.', 'd', 9, 0,
/* 2371 */ 'n', 'l', 'z', 'c', '.', 'd', 9, 0,
/* 2379 */ 'f', 'a', 'd', 'd', '.', 'd', 9, 0,
/* 2387 */ 'f', 'm', 'a', 'd', 'd', '.', 'd', 9, 0,
/* 2396 */ 'n', 'm', 'a', 'd', 'd', '.', 'd', 9, 0,
/* 2405 */ 's', 'l', 'd', '.', 'd', 9, 0,
/* 2412 */ 'p', 'c', 'k', 'o', 'd', '.', 'd', 9, 0,
/* 2421 */ 'i', 'l', 'v', 'o', 'd', '.', 'd', 9, 0,
/* 2430 */ 'c', '.', 'n', 'g', 'e', '.', 'd', 9, 0,
/* 2439 */ 'c', '.', 'l', 'e', '.', 'd', 9, 0,
/* 2447 */ 'c', 'm', 'p', '.', 'l', 'e', '.', 'd', 9, 0,
/* 2457 */ 'f', 'c', 'l', 'e', '.', 'd', 9, 0,
/* 2465 */ 'c', '.', 'n', 'g', 'l', 'e', '.', 'd', 9, 0,
/* 2475 */ 'c', '.', 'o', 'l', 'e', '.', 'd', 9, 0,
/* 2484 */ 'c', 'm', 'p', '.', 's', 'l', 'e', '.', 'd', 9, 0,
/* 2495 */ 'f', 's', 'l', 'e', '.', 'd', 9, 0,
/* 2503 */ 'c', '.', 'u', 'l', 'e', '.', 'd', 9, 0,
/* 2512 */ 'c', 'm', 'p', '.', 'u', 'l', 'e', '.', 'd', 9, 0,
/* 2523 */ 'f', 'c', 'u', 'l', 'e', '.', 'd', 9, 0,
/* 2532 */ 'c', 'm', 'p', '.', 's', 'u', 'l', 'e', '.', 'd', 9, 0,
/* 2544 */ 'f', 's', 'u', 'l', 'e', '.', 'd', 9, 0,
/* 2553 */ 'f', 'c', 'n', 'e', '.', 'd', 9, 0,
/* 2561 */ 'f', 's', 'n', 'e', '.', 'd', 9, 0,
/* 2569 */ 'f', 'c', 'u', 'n', 'e', '.', 'd', 9, 0,
/* 2578 */ 'f', 's', 'u', 'n', 'e', '.', 'd', 9, 0,
/* 2587 */ 'i', 'n', 's', 'v', 'e', '.', 'd', 9, 0,
/* 2596 */ 'c', '.', 'f', '.', 'd', 9, 0,
/* 2603 */ 'c', 'm', 'p', '.', 'a', 'f', '.', 'd', 9, 0,
/* 2613 */ 'f', 'c', 'a', 'f', '.', 'd', 9, 0,
/* 2621 */ 'c', 'm', 'p', '.', 's', 'a', 'f', '.', 'd', 9, 0,
/* 2632 */ 'f', 's', 'a', 'f', '.', 'd', 9, 0,
/* 2640 */ 'm', 's', 'u', 'b', 'f', '.', 'd', 9, 0,
/* 2649 */ 'm', 'a', 'd', 'd', 'f', '.', 'd', 9, 0,
/* 2658 */ 'v', 's', 'h', 'f', '.', 'd', 9, 0,
/* 2666 */ 'c', '.', 's', 'f', '.', 'd', 9, 0,
/* 2674 */ 'm', 'o', 'v', 'f', '.', 'd', 9, 0,
/* 2682 */ 'b', 'n', 'e', 'g', '.', 'd', 9, 0,
/* 2690 */ 's', 'r', 'a', 'i', '.', 'd', 9, 0,
/* 2698 */ 's', 'l', 'd', 'i', '.', 'd', 9, 0,
/* 2706 */ 'b', 'n', 'e', 'g', 'i', '.', 'd', 9, 0,
/* 2715 */ 's', 'l', 'l', 'i', '.', 'd', 9, 0,
/* 2723 */ 's', 'r', 'l', 'i', '.', 'd', 9, 0,
/* 2731 */ 'b', 'i', 'n', 's', 'l', 'i', '.', 'd', 9, 0,
/* 2741 */ 'c', 'e', 'q', 'i', '.', 'd', 9, 0,
/* 2749 */ 's', 'r', 'a', 'r', 'i', '.', 'd', 9, 0,
/* 2758 */ 'b', 'c', 'l', 'r', 'i', '.', 'd', 9, 0,
/* 2767 */ 's', 'r', 'l', 'r', 'i', '.', 'd', 9, 0,
/* 2776 */ 'b', 'i', 'n', 's', 'r', 'i', '.', 'd', 9, 0,
/* 2786 */ 's', 'p', 'l', 'a', 't', 'i', '.', 'd', 9, 0,
/* 2796 */ 'b', 's', 'e', 't', 'i', '.', 'd', 9, 0,
/* 2805 */ 's', 'u', 'b', 'v', 'i', '.', 'd', 9, 0,
/* 2814 */ 'a', 'd', 'd', 'v', 'i', '.', 'd', 9, 0,
/* 2823 */ 't', 'r', 'u', 'n', 'c', '.', 'l', '.', 'd', 9, 0,
/* 2834 */ 'r', 'o', 'u', 'n', 'd', '.', 'l', '.', 'd', 9, 0,
/* 2845 */ 'c', 'e', 'i', 'l', '.', 'l', '.', 'd', 9, 0,
/* 2855 */ 'f', 'l', 'o', 'o', 'r', '.', 'l', '.', 'd', 9, 0,
/* 2866 */ 'c', 'v', 't', '.', 'l', '.', 'd', 9, 0,
/* 2875 */ 's', 'e', 'l', '.', 'd', 9, 0,
/* 2882 */ 'c', '.', 'n', 'g', 'l', '.', 'd', 9, 0,
/* 2891 */ 'f', 'i', 'l', 'l', '.', 'd', 9, 0,
/* 2899 */ 's', 'l', 'l', '.', 'd', 9, 0,
/* 2906 */ 'f', 'e', 'x', 'u', 'p', 'l', '.', 'd', 9, 0,
/* 2916 */ 'f', 'f', 'q', 'l', '.', 'd', 9, 0,
/* 2924 */ 's', 'r', 'l', '.', 'd', 9, 0,
/* 2931 */ 'b', 'i', 'n', 's', 'l', '.', 'd', 9, 0,
/* 2940 */ 'f', 'm', 'u', 'l', '.', 'd', 9, 0,
/* 2948 */ 'i', 'l', 'v', 'l', '.', 'd', 9, 0,
/* 2956 */ 'f', 'm', 'i', 'n', '.', 'd', 9, 0,
/* 2964 */ 'c', '.', 'u', 'n', '.', 'd', 9, 0,
/* 2972 */ 'c', 'm', 'p', '.', 'u', 'n', '.', 'd', 9, 0,
/* 2982 */ 'f', 'c', 'u', 'n', '.', 'd', 9, 0,
/* 2990 */ 'c', 'm', 'p', '.', 's', 'u', 'n', '.', 'd', 9, 0,
/* 3001 */ 'f', 's', 'u', 'n', '.', 'd', 9, 0,
/* 3009 */ 'm', 'o', 'v', 'n', '.', 'd', 9, 0,
/* 3017 */ 'f', 'r', 'c', 'p', '.', 'd', 9, 0,
/* 3025 */ 'r', 'e', 'c', 'i', 'p', '.', 'd', 9, 0,
/* 3034 */ 'c', '.', 'e', 'q', '.', 'd', 9, 0,
/* 3042 */ 'c', 'm', 'p', '.', 'e', 'q', '.', 'd', 9, 0,
/* 3052 */ 'f', 'c', 'e', 'q', '.', 'd', 9, 0,
/* 3060 */ 'c', '.', 's', 'e', 'q', '.', 'd', 9, 0,
/* 3069 */ 'c', 'm', 'p', '.', 's', 'e', 'q', '.', 'd', 9, 0,
/* 3080 */ 'f', 's', 'e', 'q', '.', 'd', 9, 0,
/* 3088 */ 'c', '.', 'u', 'e', 'q', '.', 'd', 9, 0,
/* 3097 */ 'c', 'm', 'p', '.', 'u', 'e', 'q', '.', 'd', 9, 0,
/* 3108 */ 'f', 'c', 'u', 'e', 'q', '.', 'd', 9, 0,
/* 3117 */ 'c', 'm', 'p', '.', 's', 'u', 'e', 'q', '.', 'd', 9, 0,
/* 3129 */ 'f', 's', 'u', 'e', 'q', '.', 'd', 9, 0,
/* 3138 */ 's', 'r', 'a', 'r', '.', 'd', 9, 0,
/* 3146 */ 'b', 'c', 'l', 'r', '.', 'd', 9, 0,
/* 3154 */ 's', 'r', 'l', 'r', '.', 'd', 9, 0,
/* 3162 */ 'f', 'c', 'o', 'r', '.', 'd', 9, 0,
/* 3170 */ 'f', 's', 'o', 'r', '.', 'd', 9, 0,
/* 3178 */ 'f', 'e', 'x', 'u', 'p', 'r', '.', 'd', 9, 0,
/* 3188 */ 'f', 'f', 'q', 'r', '.', 'd', 9, 0,
/* 3196 */ 'b', 'i', 'n', 's', 'r', '.', 'd', 9, 0,
/* 3205 */ 'i', 'l', 'v', 'r', '.', 'd', 9, 0,
/* 3213 */ 'c', 'v', 't', '.', 's', '.', 'd', 9, 0,
/* 3222 */ 'a', 's', 'u', 'b', '_', 's', '.', 'd', 9, 0,
/* 3232 */ 'h', 's', 'u', 'b', '_', 's', '.', 'd', 9, 0,
/* 3242 */ 'd', 'p', 's', 'u', 'b', '_', 's', '.', 'd', 9, 0,
/* 3253 */ 'f', 't', 'r', 'u', 'n', 'c', '_', 's', '.', 'd', 9, 0,
/* 3265 */ 'h', 'a', 'd', 'd', '_', 's', '.', 'd', 9, 0,
/* 3275 */ 'd', 'p', 'a', 'd', 'd', '_', 's', '.', 'd', 9, 0,
/* 3286 */ 'm', 'o', 'd', '_', 's', '.', 'd', 9, 0,
/* 3295 */ 'c', 'l', 'e', '_', 's', '.', 'd', 9, 0,
/* 3304 */ 'a', 'v', 'e', '_', 's', '.', 'd', 9, 0,
/* 3313 */ 'c', 'l', 'e', 'i', '_', 's', '.', 'd', 9, 0,
/* 3323 */ 'm', 'i', 'n', 'i', '_', 's', '.', 'd', 9, 0,
/* 3333 */ 'c', 'l', 't', 'i', '_', 's', '.', 'd', 9, 0,
/* 3343 */ 'm', 'a', 'x', 'i', '_', 's', '.', 'd', 9, 0,
/* 3353 */ 'm', 'i', 'n', '_', 's', '.', 'd', 9, 0,
/* 3362 */ 'd', 'o', 't', 'p', '_', 's', '.', 'd', 9, 0,
/* 3372 */ 'a', 'v', 'e', 'r', '_', 's', '.', 'd', 9, 0,
/* 3382 */ 's', 'u', 'b', 's', '_', 's', '.', 'd', 9, 0,
/* 3392 */ 'a', 'd', 'd', 's', '_', 's', '.', 'd', 9, 0,
/* 3402 */ 's', 'a', 't', '_', 's', '.', 'd', 9, 0,
/* 3411 */ 'c', 'l', 't', '_', 's', '.', 'd', 9, 0,
/* 3420 */ 'f', 'f', 'i', 'n', 't', '_', 's', '.', 'd', 9, 0,
/* 3431 */ 'f', 't', 'i', 'n', 't', '_', 's', '.', 'd', 9, 0,
/* 3442 */ 's', 'u', 'b', 's', 'u', 'u', '_', 's', '.', 'd', 9, 0,
/* 3454 */ 'd', 'i', 'v', '_', 's', '.', 'd', 9, 0,
/* 3463 */ 'm', 'a', 'x', '_', 's', '.', 'd', 9, 0,
/* 3472 */ 'c', 'o', 'p', 'y', '_', 's', '.', 'd', 9, 0,
/* 3482 */ 'a', 'b', 's', '.', 'd', 9, 0,
/* 3489 */ 'f', 'c', 'l', 'a', 's', 's', '.', 'd', 9, 0,
/* 3499 */ 's', 'p', 'l', 'a', 't', '.', 'd', 9, 0,
/* 3508 */ 'b', 's', 'e', 't', '.', 'd', 9, 0,
/* 3516 */ 'c', '.', 'n', 'g', 't', '.', 'd', 9, 0,
/* 3525 */ 'c', '.', 'l', 't', '.', 'd', 9, 0,
/* 3533 */ 'c', 'm', 'p', '.', 'l', 't', '.', 'd', 9, 0,
/* 3543 */ 'f', 'c', 'l', 't', '.', 'd', 9, 0,
/* 3551 */ 'c', '.', 'o', 'l', 't', '.', 'd', 9, 0,
/* 3560 */ 'c', 'm', 'p', '.', 's', 'l', 't', '.', 'd', 9, 0,
/* 3571 */ 'f', 's', 'l', 't', '.', 'd', 9, 0,
/* 3579 */ 'c', '.', 'u', 'l', 't', '.', 'd', 9, 0,
/* 3588 */ 'c', 'm', 'p', '.', 'u', 'l', 't', '.', 'd', 9, 0,
/* 3599 */ 'f', 'c', 'u', 'l', 't', '.', 'd', 9, 0,
/* 3608 */ 'c', 'm', 'p', '.', 's', 'u', 'l', 't', '.', 'd', 9, 0,
/* 3620 */ 'f', 's', 'u', 'l', 't', '.', 'd', 9, 0,
/* 3629 */ 'p', 'c', 'n', 't', '.', 'd', 9, 0,
/* 3637 */ 'f', 'r', 'i', 'n', 't', '.', 'd', 9, 0,
/* 3646 */ 'i', 'n', 's', 'e', 'r', 't', '.', 'd', 9, 0,
/* 3656 */ 'f', 's', 'q', 'r', 't', '.', 'd', 9, 0,
/* 3665 */ 'f', 'r', 's', 'q', 'r', 't', '.', 'd', 9, 0,
/* 3675 */ 's', 't', '.', 'd', 9, 0,
/* 3681 */ 'm', 'o', 'v', 't', '.', 'd', 9, 0,
/* 3689 */ 'a', 's', 'u', 'b', '_', 'u', '.', 'd', 9, 0,
/* 3699 */ 'h', 's', 'u', 'b', '_', 'u', '.', 'd', 9, 0,
/* 3709 */ 'd', 'p', 's', 'u', 'b', '_', 'u', '.', 'd', 9, 0,
/* 3720 */ 'f', 't', 'r', 'u', 'n', 'c', '_', 'u', '.', 'd', 9, 0,
/* 3732 */ 'h', 'a', 'd', 'd', '_', 'u', '.', 'd', 9, 0,
/* 3742 */ 'd', 'p', 'a', 'd', 'd', '_', 'u', '.', 'd', 9, 0,
/* 3753 */ 'm', 'o', 'd', '_', 'u', '.', 'd', 9, 0,
/* 3762 */ 'c', 'l', 'e', '_', 'u', '.', 'd', 9, 0,
/* 3771 */ 'a', 'v', 'e', '_', 'u', '.', 'd', 9, 0,
/* 3780 */ 'c', 'l', 'e', 'i', '_', 'u', '.', 'd', 9, 0,
/* 3790 */ 'm', 'i', 'n', 'i', '_', 'u', '.', 'd', 9, 0,
/* 3800 */ 'c', 'l', 't', 'i', '_', 'u', '.', 'd', 9, 0,
/* 3810 */ 'm', 'a', 'x', 'i', '_', 'u', '.', 'd', 9, 0,
/* 3820 */ 'm', 'i', 'n', '_', 'u', '.', 'd', 9, 0,
/* 3829 */ 'd', 'o', 't', 'p', '_', 'u', '.', 'd', 9, 0,
/* 3839 */ 'a', 'v', 'e', 'r', '_', 'u', '.', 'd', 9, 0,
/* 3849 */ 's', 'u', 'b', 's', '_', 'u', '.', 'd', 9, 0,
/* 3859 */ 'a', 'd', 'd', 's', '_', 'u', '.', 'd', 9, 0,
/* 3869 */ 's', 'u', 'b', 's', 'u', 's', '_', 'u', '.', 'd', 9, 0,
/* 3881 */ 's', 'a', 't', '_', 'u', '.', 'd', 9, 0,
/* 3890 */ 'c', 'l', 't', '_', 'u', '.', 'd', 9, 0,
/* 3899 */ 'f', 'f', 'i', 'n', 't', '_', 'u', '.', 'd', 9, 0,
/* 3910 */ 'f', 't', 'i', 'n', 't', '_', 'u', '.', 'd', 9, 0,
/* 3921 */ 'd', 'i', 'v', '_', 'u', '.', 'd', 9, 0,
/* 3930 */ 'm', 'a', 'x', '_', 'u', '.', 'd', 9, 0,
/* 3939 */ 'm', 's', 'u', 'b', 'v', '.', 'd', 9, 0,
/* 3948 */ 'm', 'a', 'd', 'd', 'v', '.', 'd', 9, 0,
/* 3957 */ 'p', 'c', 'k', 'e', 'v', '.', 'd', 9, 0,
/* 3966 */ 'i', 'l', 'v', 'e', 'v', '.', 'd', 9, 0,
/* 3975 */ 'f', 'd', 'i', 'v', '.', 'd', 9, 0,
/* 3983 */ 'm', 'u', 'l', 'v', '.', 'd', 9, 0,
/* 3991 */ 'm', 'o', 'v', '.', 'd', 9, 0,
/* 3998 */ 't', 'r', 'u', 'n', 'c', '.', 'w', '.', 'd', 9, 0,
/* 4009 */ 'r', 'o', 'u', 'n', 'd', '.', 'w', '.', 'd', 9, 0,
/* 4020 */ 'c', 'e', 'i', 'l', '.', 'w', '.', 'd', 9, 0,
/* 4030 */ 'f', 'l', 'o', 'o', 'r', '.', 'w', '.', 'd', 9, 0,
/* 4041 */ 'c', 'v', 't', '.', 'w', '.', 'd', 9, 0,
/* 4050 */ 'f', 'm', 'a', 'x', '.', 'd', 9, 0,
/* 4058 */ 'b', 'z', '.', 'd', 9, 0,
/* 4064 */ 's', 'e', 'l', 'n', 'e', 'z', '.', 'd', 9, 0,
/* 4074 */ 'b', 'n', 'z', '.', 'd', 9, 0,
/* 4081 */ 's', 'e', 'l', 'e', 'q', 'z', '.', 'd', 9, 0,
/* 4091 */ 'm', 'o', 'v', 'z', '.', 'd', 9, 0,
/* 4099 */ 'c', 'r', 'c', '3', '2', 'd', 9, 0,
/* 4107 */ 'c', 'r', 'c', '3', '2', 'c', 'd', 9, 0,
/* 4116 */ 's', 'c', 'd', 9, 0,
/* 4121 */ 'd', 'a', 'd', 'd', 9, 0,
/* 4127 */ 'm', 'a', 'd', 'd', 9, 0,
/* 4133 */ 'd', 's', 'h', 'd', 9, 0,
/* 4139 */ 'y', 'i', 'e', 'l', 'd', 9, 0,
/* 4146 */ 'l', 'l', 'd', 9, 0,
/* 4151 */ 'a', 'n', 'd', 9, 0,
/* 4156 */ 'p', 'r', 'e', 'p', 'e', 'n', 'd', 9, 0,
/* 4165 */ 'a', 'p', 'p', 'e', 'n', 'd', 9, 0,
/* 4173 */ 'd', 'm', 'o', 'd', 9, 0,
/* 4179 */ 's', 'd', 9, 0,
/* 4183 */ 'l', 'b', 'e', 9, 0,
/* 4188 */ 's', 'b', 'e', 9, 0,
/* 4193 */ 's', 'c', 'e', 9, 0,
/* 4198 */ 'c', 'a', 'c', 'h', 'e', 'e', 9, 0,
/* 4206 */ 'p', 'r', 'e', 'f', 'e', 9, 0,
/* 4213 */ 'b', 'g', 'e', 9, 0,
/* 4218 */ 's', 'g', 'e', 9, 0,
/* 4223 */ 't', 'g', 'e', 9, 0,
/* 4228 */ 'c', 'a', 'c', 'h', 'e', 9, 0,
/* 4235 */ 'l', 'h', 'e', 9, 0,
/* 4240 */ 's', 'h', 'e', 9, 0,
/* 4245 */ 's', 'i', 'g', 'r', 'i', 'e', 9, 0,
/* 4253 */ 'b', 'l', 'e', 9, 0,
/* 4258 */ 'l', 'l', 'e', 9, 0,
/* 4263 */ 'l', 'w', 'l', 'e', 9, 0,
/* 4269 */ 's', 'w', 'l', 'e', 9, 0,
/* 4275 */ 'b', 'n', 'e', 9, 0,
/* 4280 */ 's', 'n', 'e', 9, 0,
/* 4285 */ 't', 'n', 'e', 9, 0,
/* 4290 */ 'd', 'v', 'p', 'e', 9, 0,
/* 4296 */ 'e', 'v', 'p', 'e', 9, 0,
/* 4302 */ 'l', 'w', 'r', 'e', 9, 0,
/* 4308 */ 's', 'w', 'r', 'e', 9, 0,
/* 4314 */ 'l', 'b', 'u', 'e', 9, 0,
/* 4320 */ 'l', 'h', 'u', 'e', 9, 0,
/* 4326 */ 'm', 'o', 'v', 'e', 9, 0,
/* 4332 */ 'l', 'w', 'e', 9, 0,
/* 4337 */ 's', 'w', 'e', 9, 0,
/* 4342 */ 'b', 'c', '1', 'f', 9, 0,
/* 4348 */ 'p', 'r', 'e', 'f', 9, 0,
/* 4354 */ 'm', 'o', 'v', 'f', 9, 0,
/* 4360 */ 'n', 'e', 'g', 9, 0,
/* 4365 */ 'a', 'd', 'd', '_', 'a', '.', 'h', 9, 0,
/* 4374 */ 'm', 'i', 'n', '_', 'a', '.', 'h', 9, 0,
/* 4383 */ 'a', 'd', 'd', 's', '_', 'a', '.', 'h', 9, 0,
/* 4393 */ 'm', 'a', 'x', '_', 'a', '.', 'h', 9, 0,
/* 4402 */ 's', 'r', 'a', '.', 'h', 9, 0,
/* 4409 */ 'n', 'l', 'o', 'c', '.', 'h', 9, 0,
/* 4417 */ 'n', 'l', 'z', 'c', '.', 'h', 9, 0,
/* 4425 */ 's', 'l', 'd', '.', 'h', 9, 0,
/* 4432 */ 'p', 'c', 'k', 'o', 'd', '.', 'h', 9, 0,
/* 4441 */ 'i', 'l', 'v', 'o', 'd', '.', 'h', 9, 0,
/* 4450 */ 'i', 'n', 's', 'v', 'e', '.', 'h', 9, 0,
/* 4459 */ 'v', 's', 'h', 'f', '.', 'h', 9, 0,
/* 4467 */ 'b', 'n', 'e', 'g', '.', 'h', 9, 0,
/* 4475 */ 's', 'r', 'a', 'i', '.', 'h', 9, 0,
/* 4483 */ 's', 'l', 'd', 'i', '.', 'h', 9, 0,
/* 4491 */ 'b', 'n', 'e', 'g', 'i', '.', 'h', 9, 0,
/* 4500 */ 's', 'l', 'l', 'i', '.', 'h', 9, 0,
/* 4508 */ 's', 'r', 'l', 'i', '.', 'h', 9, 0,
/* 4516 */ 'b', 'i', 'n', 's', 'l', 'i', '.', 'h', 9, 0,
/* 4526 */ 'c', 'e', 'q', 'i', '.', 'h', 9, 0,
/* 4534 */ 's', 'r', 'a', 'r', 'i', '.', 'h', 9, 0,
/* 4543 */ 'b', 'c', 'l', 'r', 'i', '.', 'h', 9, 0,
/* 4552 */ 's', 'r', 'l', 'r', 'i', '.', 'h', 9, 0,
/* 4561 */ 'b', 'i', 'n', 's', 'r', 'i', '.', 'h', 9, 0,
/* 4571 */ 's', 'p', 'l', 'a', 't', 'i', '.', 'h', 9, 0,
/* 4581 */ 'b', 's', 'e', 't', 'i', '.', 'h', 9, 0,
/* 4590 */ 's', 'u', 'b', 'v', 'i', '.', 'h', 9, 0,
/* 4599 */ 'a', 'd', 'd', 'v', 'i', '.', 'h', 9, 0,
/* 4608 */ 'f', 'i', 'l', 'l', '.', 'h', 9, 0,
/* 4616 */ 's', 'l', 'l', '.', 'h', 9, 0,
/* 4623 */ 's', 'r', 'l', '.', 'h', 9, 0,
/* 4630 */ 'b', 'i', 'n', 's', 'l', '.', 'h', 9, 0,
/* 4639 */ 'i', 'l', 'v', 'l', '.', 'h', 9, 0,
/* 4647 */ 'f', 'e', 'x', 'd', 'o', '.', 'h', 9, 0,
/* 4656 */ 'm', 's', 'u', 'b', '_', 'q', '.', 'h', 9, 0,
/* 4666 */ 'm', 'a', 'd', 'd', '_', 'q', '.', 'h', 9, 0,
/* 4676 */ 'm', 'u', 'l', '_', 'q', '.', 'h', 9, 0,
/* 4685 */ 'm', 's', 'u', 'b', 'r', '_', 'q', '.', 'h', 9, 0,
/* 4696 */ 'm', 'a', 'd', 'd', 'r', '_', 'q', '.', 'h', 9, 0,
/* 4707 */ 'm', 'u', 'l', 'r', '_', 'q', '.', 'h', 9, 0,
/* 4717 */ 'c', 'e', 'q', '.', 'h', 9, 0,
/* 4724 */ 'f', 't', 'q', '.', 'h', 9, 0,
/* 4731 */ 's', 'r', 'a', 'r', '.', 'h', 9, 0,
/* 4739 */ 'b', 'c', 'l', 'r', '.', 'h', 9, 0,
/* 4747 */ 's', 'r', 'l', 'r', '.', 'h', 9, 0,
/* 4755 */ 'b', 'i', 'n', 's', 'r', '.', 'h', 9, 0,
/* 4764 */ 'i', 'l', 'v', 'r', '.', 'h', 9, 0,
/* 4772 */ 'a', 's', 'u', 'b', '_', 's', '.', 'h', 9, 0,
/* 4782 */ 'h', 's', 'u', 'b', '_', 's', '.', 'h', 9, 0,
/* 4792 */ 'd', 'p', 's', 'u', 'b', '_', 's', '.', 'h', 9, 0,
/* 4803 */ 'h', 'a', 'd', 'd', '_', 's', '.', 'h', 9, 0,
/* 4813 */ 'd', 'p', 'a', 'd', 'd', '_', 's', '.', 'h', 9, 0,
/* 4824 */ 'm', 'o', 'd', '_', 's', '.', 'h', 9, 0,
/* 4833 */ 'c', 'l', 'e', '_', 's', '.', 'h', 9, 0,
/* 4842 */ 'a', 'v', 'e', '_', 's', '.', 'h', 9, 0,
/* 4851 */ 'c', 'l', 'e', 'i', '_', 's', '.', 'h', 9, 0,
/* 4861 */ 'm', 'i', 'n', 'i', '_', 's', '.', 'h', 9, 0,
/* 4871 */ 'c', 'l', 't', 'i', '_', 's', '.', 'h', 9, 0,
/* 4881 */ 'm', 'a', 'x', 'i', '_', 's', '.', 'h', 9, 0,
/* 4891 */ 'm', 'i', 'n', '_', 's', '.', 'h', 9, 0,
/* 4900 */ 'd', 'o', 't', 'p', '_', 's', '.', 'h', 9, 0,
/* 4910 */ 'a', 'v', 'e', 'r', '_', 's', '.', 'h', 9, 0,
/* 4920 */ 'e', 'x', 't', 'r', '_', 's', '.', 'h', 9, 0,
/* 4930 */ 's', 'u', 'b', 's', '_', 's', '.', 'h', 9, 0,
/* 4940 */ 'a', 'd', 'd', 's', '_', 's', '.', 'h', 9, 0,
/* 4950 */ 's', 'a', 't', '_', 's', '.', 'h', 9, 0,
/* 4959 */ 'c', 'l', 't', '_', 's', '.', 'h', 9, 0,
/* 4968 */ 's', 'u', 'b', 's', 'u', 'u', '_', 's', '.', 'h', 9, 0,
/* 4980 */ 'd', 'i', 'v', '_', 's', '.', 'h', 9, 0,
/* 4989 */ 'e', 'x', 't', 'r', 'v', '_', 's', '.', 'h', 9, 0,
/* 5000 */ 'm', 'a', 'x', '_', 's', '.', 'h', 9, 0,
/* 5009 */ 'c', 'o', 'p', 'y', '_', 's', '.', 'h', 9, 0,
/* 5019 */ 's', 'p', 'l', 'a', 't', '.', 'h', 9, 0,
/* 5028 */ 'b', 's', 'e', 't', '.', 'h', 9, 0,
/* 5036 */ 'p', 'c', 'n', 't', '.', 'h', 9, 0,
/* 5044 */ 'i', 'n', 's', 'e', 'r', 't', '.', 'h', 9, 0,
/* 5054 */ 's', 't', '.', 'h', 9, 0,
/* 5060 */ 'a', 's', 'u', 'b', '_', 'u', '.', 'h', 9, 0,
/* 5070 */ 'h', 's', 'u', 'b', '_', 'u', '.', 'h', 9, 0,
/* 5080 */ 'd', 'p', 's', 'u', 'b', '_', 'u', '.', 'h', 9, 0,
/* 5091 */ 'h', 'a', 'd', 'd', '_', 'u', '.', 'h', 9, 0,
/* 5101 */ 'd', 'p', 'a', 'd', 'd', '_', 'u', '.', 'h', 9, 0,
/* 5112 */ 'm', 'o', 'd', '_', 'u', '.', 'h', 9, 0,
/* 5121 */ 'c', 'l', 'e', '_', 'u', '.', 'h', 9, 0,
/* 5130 */ 'a', 'v', 'e', '_', 'u', '.', 'h', 9, 0,
/* 5139 */ 'c', 'l', 'e', 'i', '_', 'u', '.', 'h', 9, 0,
/* 5149 */ 'm', 'i', 'n', 'i', '_', 'u', '.', 'h', 9, 0,
/* 5159 */ 'c', 'l', 't', 'i', '_', 'u', '.', 'h', 9, 0,
/* 5169 */ 'm', 'a', 'x', 'i', '_', 'u', '.', 'h', 9, 0,
/* 5179 */ 'm', 'i', 'n', '_', 'u', '.', 'h', 9, 0,
/* 5188 */ 'd', 'o', 't', 'p', '_', 'u', '.', 'h', 9, 0,
/* 5198 */ 'a', 'v', 'e', 'r', '_', 'u', '.', 'h', 9, 0,
/* 5208 */ 's', 'u', 'b', 's', '_', 'u', '.', 'h', 9, 0,
/* 5218 */ 'a', 'd', 'd', 's', '_', 'u', '.', 'h', 9, 0,
/* 5228 */ 's', 'u', 'b', 's', 'u', 's', '_', 'u', '.', 'h', 9, 0,
/* 5240 */ 's', 'a', 't', '_', 'u', '.', 'h', 9, 0,
/* 5249 */ 'c', 'l', 't', '_', 'u', '.', 'h', 9, 0,
/* 5258 */ 'd', 'i', 'v', '_', 'u', '.', 'h', 9, 0,
/* 5267 */ 'm', 'a', 'x', '_', 'u', '.', 'h', 9, 0,
/* 5276 */ 'c', 'o', 'p', 'y', '_', 'u', '.', 'h', 9, 0,
/* 5286 */ 'm', 's', 'u', 'b', 'v', '.', 'h', 9, 0,
/* 5295 */ 'm', 'a', 'd', 'd', 'v', '.', 'h', 9, 0,
/* 5304 */ 'p', 'c', 'k', 'e', 'v', '.', 'h', 9, 0,
/* 5313 */ 'i', 'l', 'v', 'e', 'v', '.', 'h', 9, 0,
/* 5322 */ 'm', 'u', 'l', 'v', '.', 'h', 9, 0,
/* 5330 */ 'b', 'z', '.', 'h', 9, 0,
/* 5336 */ 'b', 'n', 'z', '.', 'h', 9, 0,
/* 5343 */ 'c', 'r', 'c', '3', '2', 'h', 9, 0,
/* 5351 */ 'd', 's', 'b', 'h', 9, 0,
/* 5357 */ 'w', 's', 'b', 'h', 9, 0,
/* 5363 */ 'c', 'r', 'c', '3', '2', 'c', 'h', 9, 0,
/* 5372 */ 's', 'e', 'h', 9, 0,
/* 5377 */ 'u', 'l', 'h', 9, 0,
/* 5382 */ 's', 'h', 'r', 'a', '.', 'p', 'h', 9, 0,
/* 5391 */ 'p', 'r', 'e', 'c', 'r', 'q', '.', 'q', 'b', '.', 'p', 'h', 9, 0,
/* 5405 */ 'p', 'r', 'e', 'c', 'r', '.', 'q', 'b', '.', 'p', 'h', 9, 0,
/* 5418 */ 'p', 'r', 'e', 'c', 'r', 'q', 'u', '_', 's', '.', 'q', 'b', '.', 'p', 'h', 9, 0,
/* 5435 */ 'c', 'm', 'p', '.', 'l', 'e', '.', 'p', 'h', 9, 0,
/* 5446 */ 's', 'u', 'b', 'q', 'h', '.', 'p', 'h', 9, 0,
/* 5456 */ 'a', 'd', 'd', 'q', 'h', '.', 'p', 'h', 9, 0,
/* 5466 */ 'p', 'i', 'c', 'k', '.', 'p', 'h', 9, 0,
/* 5475 */ 's', 'h', 'l', 'l', '.', 'p', 'h', 9, 0,
/* 5484 */ 'r', 'e', 'p', 'l', '.', 'p', 'h', 9, 0,
/* 5493 */ 's', 'h', 'r', 'l', '.', 'p', 'h', 9, 0,
/* 5502 */ 'p', 'a', 'c', 'k', 'r', 'l', '.', 'p', 'h', 9, 0,
/* 5513 */ 'm', 'u', 'l', '.', 'p', 'h', 9, 0,
/* 5521 */ 's', 'u', 'b', 'q', '.', 'p', 'h', 9, 0,
/* 5530 */ 'a', 'd', 'd', 'q', '.', 'p', 'h', 9, 0,
/* 5539 */ 'c', 'm', 'p', '.', 'e', 'q', '.', 'p', 'h', 9, 0,
/* 5550 */ 's', 'h', 'r', 'a', '_', 'r', '.', 'p', 'h', 9, 0,
/* 5561 */ 's', 'u', 'b', 'q', 'h', '_', 'r', '.', 'p', 'h', 9, 0,
/* 5573 */ 'a', 'd', 'd', 'q', 'h', '_', 'r', '.', 'p', 'h', 9, 0,
/* 5585 */ 's', 'h', 'r', 'a', 'v', '_', 'r', '.', 'p', 'h', 9, 0,
/* 5597 */ 's', 'h', 'l', 'l', '_', 's', '.', 'p', 'h', 9, 0,
/* 5608 */ 'm', 'u', 'l', '_', 's', '.', 'p', 'h', 9, 0,
/* 5618 */ 's', 'u', 'b', 'q', '_', 's', '.', 'p', 'h', 9, 0,
/* 5629 */ 'a', 'd', 'd', 'q', '_', 's', '.', 'p', 'h', 9, 0,
/* 5640 */ 'm', 'u', 'l', 'q', '_', 's', '.', 'p', 'h', 9, 0,
/* 5651 */ 'a', 'b', 's', 'q', '_', 's', '.', 'p', 'h', 9, 0,
/* 5662 */ 's', 'u', 'b', 'u', '_', 's', '.', 'p', 'h', 9, 0,
/* 5673 */ 'a', 'd', 'd', 'u', '_', 's', '.', 'p', 'h', 9, 0,
/* 5684 */ 's', 'h', 'l', 'l', 'v', '_', 's', '.', 'p', 'h', 9, 0,
/* 5696 */ 'm', 'u', 'l', 'q', '_', 'r', 's', '.', 'p', 'h', 9, 0,
/* 5708 */ 'c', 'm', 'p', '.', 'l', 't', '.', 'p', 'h', 9, 0,
/* 5719 */ 's', 'u', 'b', 'u', '.', 'p', 'h', 9, 0,
/* 5728 */ 'a', 'd', 'd', 'u', '.', 'p', 'h', 9, 0,
/* 5737 */ 's', 'h', 'r', 'a', 'v', '.', 'p', 'h', 9, 0,
/* 5747 */ 's', 'h', 'l', 'l', 'v', '.', 'p', 'h', 9, 0,
/* 5757 */ 'r', 'e', 'p', 'l', 'v', '.', 'p', 'h', 9, 0,
/* 5767 */ 's', 'h', 'r', 'l', 'v', '.', 'p', 'h', 9, 0,
/* 5777 */ 'd', 'p', 'a', '.', 'w', '.', 'p', 'h', 9, 0,
/* 5787 */ 'd', 'p', 'a', 'q', 'x', '_', 's', 'a', '.', 'w', '.', 'p', 'h', 9, 0,
/* 5802 */ 'd', 'p', 's', 'q', 'x', '_', 's', 'a', '.', 'w', '.', 'p', 'h', 9, 0,
/* 5817 */ 'm', 'u', 'l', 's', 'a', '.', 'w', '.', 'p', 'h', 9, 0,
/* 5829 */ 'd', 'p', 'a', 'q', '_', 's', '.', 'w', '.', 'p', 'h', 9, 0,
/* 5842 */ 'm', 'u', 'l', 's', 'a', 'q', '_', 's', '.', 'w', '.', 'p', 'h', 9, 0,
/* 5857 */ 'd', 'p', 's', 'q', '_', 's', '.', 'w', '.', 'p', 'h', 9, 0,
/* 5870 */ 'd', 'p', 'a', 'q', 'x', '_', 's', '.', 'w', '.', 'p', 'h', 9, 0,
/* 5884 */ 'd', 'p', 's', 'q', 'x', '_', 's', '.', 'w', '.', 'p', 'h', 9, 0,
/* 5898 */ 'd', 'p', 's', '.', 'w', '.', 'p', 'h', 9, 0,
/* 5908 */ 'd', 'p', 'a', 'x', '.', 'w', '.', 'p', 'h', 9, 0,
/* 5919 */ 'd', 'p', 's', 'x', '.', 'w', '.', 'p', 'h', 9, 0,
/* 5930 */ 'u', 's', 'h', 9, 0,
/* 5935 */ 'd', 'm', 'u', 'h', 9, 0,
/* 5941 */ 's', 'y', 'n', 'c', 'i', 9, 0,
/* 5948 */ 'd', 'a', 'd', 'd', 'i', 9, 0,
/* 5955 */ 'a', 'n', 'd', 'i', 9, 0,
/* 5961 */ 't', 'g', 'e', 'i', 9, 0,
/* 5967 */ 's', 'n', 'e', 'i', 9, 0,
/* 5973 */ 't', 'n', 'e', 'i', 9, 0,
/* 5979 */ 'd', 'a', 'h', 'i', 9, 0,
/* 5985 */ 'm', 'f', 'h', 'i', 9, 0,
/* 5991 */ 'm', 't', 'h', 'i', 9, 0,
/* 5997 */ '.', 'a', 'l', 'i', 'g', 'n', 32, '2', 10, 9, 'l', 'i', 9, 0,
/* 6011 */ 'd', 'l', 'i', 9, 0,
/* 6016 */ 'c', 'm', 'p', 'i', 9, 0,
/* 6022 */ 's', 'e', 'q', 'i', 9, 0,
/* 6028 */ 't', 'e', 'q', 'i', 9, 0,
/* 6034 */ 'x', 'o', 'r', 'i', 9, 0,
/* 6040 */ 'd', 'a', 't', 'i', 9, 0,
/* 6046 */ 's', 'l', 't', 'i', 9, 0,
/* 6052 */ 't', 'l', 't', 'i', 9, 0,
/* 6058 */ 'd', 'a', 'u', 'i', 9, 0,
/* 6064 */ 'l', 'u', 'i', 9, 0,
/* 6069 */ 'g', 'i', 'n', 'v', 'i', 9, 0,
/* 6076 */ 'j', 9, 0,
/* 6079 */ 'b', 'r', 'e', 'a', 'k', 9, 0,
/* 6086 */ 'f', 'o', 'r', 'k', 9, 0,
/* 6092 */ 'c', 'v', 't', '.', 'd', '.', 'l', 9, 0,
/* 6101 */ 'c', 'v', 't', '.', 's', '.', 'l', 9, 0,
/* 6110 */ 'b', 'a', 'l', 9, 0,
/* 6115 */ 'j', 'a', 'l', 9, 0,
/* 6120 */ 'b', 'g', 'e', 'z', 'a', 'l', 9, 0,
/* 6128 */ 'b', 'l', 't', 'z', 'a', 'l', 9, 0,
/* 6136 */ 'd', 'p', 'a', 'u', '.', 'h', '.', 'q', 'b', 'l', 9, 0,
/* 6148 */ 'd', 'p', 's', 'u', '.', 'h', '.', 'q', 'b', 'l', 9, 0,
/* 6160 */ 'm', 'u', 'l', 'e', 'u', '_', 's', '.', 'p', 'h', '.', 'q', 'b', 'l', 9, 0,
/* 6176 */ 'p', 'r', 'e', 'c', 'e', 'u', '.', 'p', 'h', '.', 'q', 'b', 'l', 9, 0,
/* 6191 */ 'p', 'r', 'e', 'c', 'e', 'q', 'u', '.', 'p', 'h', '.', 'q', 'b', 'l', 9, 0,
/* 6207 */ 'l', 'd', 'l', 9, 0,
/* 6212 */ 's', 'd', 'l', 9, 0,
/* 6217 */ 'b', 'g', 'e', 'l', 9, 0,
/* 6223 */ 'b', 'l', 'e', 'l', 9, 0,
/* 6229 */ 'b', 'n', 'e', 'l', 9, 0,
/* 6235 */ 'b', 'c', '1', 'f', 'l', 9, 0,
/* 6242 */ 'm', 'a', 'q', '_', 's', 'a', '.', 'w', '.', 'p', 'h', 'l', 9, 0,
/* 6256 */ 'p', 'r', 'e', 'c', 'e', 'q', '.', 'w', '.', 'p', 'h', 'l', 9, 0,
/* 6270 */ 'm', 'a', 'q', '_', 's', '.', 'w', '.', 'p', 'h', 'l', 9, 0,
/* 6283 */ 'm', 'u', 'l', 'e', 'q', '_', 's', '.', 'w', '.', 'p', 'h', 'l', 9, 0,
/* 6298 */ 'h', 'y', 'p', 'c', 'a', 'l', 'l', 9, 0,
/* 6307 */ 's', 'y', 's', 'c', 'a', 'l', 'l', 9, 0,
/* 6316 */ 'b', 'g', 'e', 'z', 'a', 'l', 'l', 9, 0,
/* 6325 */ 'b', 'l', 't', 'z', 'a', 'l', 'l', 9, 0,
/* 6334 */ 'd', 's', 'l', 'l', 9, 0,
/* 6340 */ 'd', 'r', 'o', 'l', 9, 0,
/* 6346 */ 'c', 'v', 't', '.', 's', '.', 'p', 'l', 9, 0,
/* 6356 */ 'b', 'e', 'q', 'l', 9, 0,
/* 6362 */ 'd', 's', 'r', 'l', 9, 0,
/* 6368 */ 'b', 'c', '1', 't', 'l', 9, 0,
/* 6375 */ 'b', 'g', 't', 'l', 9, 0,
/* 6381 */ 'b', 'l', 't', 'l', 9, 0,
/* 6387 */ 'b', 'g', 'e', 'u', 'l', 9, 0,
/* 6394 */ 'b', 'l', 'e', 'u', 'l', 9, 0,
/* 6401 */ 'd', 'm', 'u', 'l', 9, 0,
/* 6407 */ 'b', 'g', 't', 'u', 'l', 9, 0,
/* 6414 */ 'b', 'l', 't', 'u', 'l', 9, 0,
/* 6421 */ 'l', 'w', 'l', 9, 0,
/* 6426 */ 's', 'w', 'l', 9, 0,
/* 6431 */ 'b', 'g', 'e', 'z', 'l', 9, 0,
/* 6438 */ 'b', 'l', 'e', 'z', 'l', 9, 0,
/* 6445 */ 'b', 'g', 't', 'z', 'l', 9, 0,
/* 6452 */ 'b', 'l', 't', 'z', 'l', 9, 0,
/* 6459 */ 'd', 'r', 'e', 'm', 9, 0,
/* 6465 */ 'd', 'i', 'n', 's', 'm', 9, 0,
/* 6472 */ 'd', 'e', 'x', 't', 'm', 9, 0,
/* 6479 */ 'l', 'w', 'm', 9, 0,
/* 6484 */ 's', 'w', 'm', 9, 0,
/* 6489 */ 'b', 'a', 'l', 'i', 'g', 'n', 9, 0,
/* 6497 */ 'd', 'a', 'l', 'i', 'g', 'n', 9, 0,
/* 6505 */ 'm', 'o', 'v', 'n', 9, 0,
/* 6511 */ 'd', 'c', 'l', 'o', 9, 0,
/* 6517 */ 'm', 'f', 'l', 'o', 9, 0,
/* 6523 */ 's', 'h', 'i', 'l', 'o', 9, 0,
/* 6530 */ 'm', 't', 'l', 'o', 9, 0,
/* 6536 */ 'd', 'm', 'u', 'l', 'o', 9, 0,
/* 6543 */ 'd', 'b', 'i', 't', 's', 'w', 'a', 'p', 9, 0,
/* 6553 */ 's', 'd', 'b', 'b', 'p', 9, 0,
/* 6560 */ 'e', 'x', 't', 'p', 'd', 'p', 9, 0,
/* 6568 */ 'm', 'o', 'v', 'e', 'p', 9, 0,
/* 6575 */ 'm', 't', 'h', 'l', 'i', 'p', 9, 0,
/* 6583 */ 'c', 'm', 'p', 9, 0,
/* 6588 */ 'd', 'p', 'o', 'p', 9, 0,
/* 6594 */ 'a', 'd', 'd', 'i', 'u', 'r', '1', 's', 'p', 9, 0,
/* 6605 */ 'l', 'o', 'a', 'd', '_', 'c', 'c', 'o', 'n', 'd', '_', 'd', 's', 'p', 9, 0,
/* 6621 */ 's', 't', 'o', 'r', 'e', '_', 'c', 'c', 'o', 'n', 'd', '_', 'd', 's', 'p', 9, 0,
/* 6638 */ 'r', 'd', 'd', 's', 'p', 9, 0,
/* 6645 */ 'w', 'r', 'd', 's', 'p', 9, 0,
/* 6652 */ 'j', 'r', 'c', 'a', 'd', 'd', 'i', 'u', 's', 'p', 9, 0,
/* 6664 */ 'j', 'r', 'a', 'd', 'd', 'i', 'u', 's', 'p', 9, 0,
/* 6675 */ 's', 'w', 's', 'p', 9, 0,
/* 6681 */ 'e', 'x', 't', 'p', 9, 0,
/* 6687 */ 'd', 'v', 'p', 9, 0,
/* 6692 */ 'e', 'v', 'p', 9, 0,
/* 6697 */ 'l', 'w', 'p', 9, 0,
/* 6702 */ 's', 'w', 'p', 9, 0,
/* 6707 */ 'b', 'e', 'q', 9, 0,
/* 6712 */ 's', 'e', 'q', 9, 0,
/* 6717 */ 't', 'e', 'q', 9, 0,
/* 6722 */ 'd', 'p', 'a', 'u', '.', 'h', '.', 'q', 'b', 'r', 9, 0,
/* 6734 */ 'd', 'p', 's', 'u', '.', 'h', '.', 'q', 'b', 'r', 9, 0,
/* 6746 */ 'm', 'u', 'l', 'e', 'u', '_', 's', '.', 'p', 'h', '.', 'q', 'b', 'r', 9, 0,
/* 6762 */ 'p', 'r', 'e', 'c', 'e', 'u', '.', 'p', 'h', '.', 'q', 'b', 'r', 9, 0,
/* 6777 */ 'p', 'r', 'e', 'c', 'e', 'q', 'u', '.', 'p', 'h', '.', 'q', 'b', 'r', 9, 0,
/* 6793 */ 'l', 'd', 'r', 9, 0,
/* 6798 */ 's', 'd', 'r', 9, 0,
/* 6803 */ 'm', 'a', 'q', '_', 's', 'a', '.', 'w', '.', 'p', 'h', 'r', 9, 0,
/* 6817 */ 'p', 'r', 'e', 'c', 'e', 'q', '.', 'w', '.', 'p', 'h', 'r', 9, 0,
/* 6831 */ 'm', 'a', 'q', '_', 's', '.', 'w', '.', 'p', 'h', 'r', 9, 0,
/* 6844 */ 'm', 'u', 'l', 'e', 'q', '_', 's', '.', 'w', '.', 'p', 'h', 'r', 9, 0,
/* 6859 */ 'j', 'r', 9, 0,
/* 6863 */ 'j', 'a', 'l', 'r', 9, 0,
/* 6869 */ 'n', 'o', 'r', 9, 0,
/* 6874 */ 'd', 'r', 'o', 'r', 9, 0,
/* 6880 */ 'x', 'o', 'r', 9, 0,
/* 6885 */ 'r', 'd', 'p', 'g', 'p', 'r', 9, 0,
/* 6893 */ 'w', 'r', 'p', 'g', 'p', 'r', 9, 0,
/* 6901 */ 'm', 'f', 't', 'r', 9, 0,
/* 6907 */ 'd', 'r', 'o', 't', 'r', 9, 0,
/* 6914 */ 'm', 't', 't', 'r', 9, 0,
/* 6920 */ 'r', 'd', 'h', 'w', 'r', 9, 0,
/* 6927 */ 'l', 'w', 'r', 9, 0,
/* 6932 */ 's', 'w', 'r', 9, 0,
/* 6937 */ 'm', 'i', 'n', 'a', '.', 's', 9, 0,
/* 6945 */ 'm', 'a', 'x', 'a', '.', 's', 9, 0,
/* 6953 */ 'n', 'm', 's', 'u', 'b', '.', 's', 9, 0,
/* 6962 */ 'c', 'v', 't', '.', 'd', '.', 's', 9, 0,
/* 6971 */ 'n', 'm', 'a', 'd', 'd', '.', 's', 9, 0,
/* 6980 */ 'c', '.', 'n', 'g', 'e', '.', 's', 9, 0,
/* 6989 */ 'c', '.', 'l', 'e', '.', 's', 9, 0,
/* 6997 */ 'c', 'm', 'p', '.', 'l', 'e', '.', 's', 9, 0,
/* 7007 */ 'c', '.', 'n', 'g', 'l', 'e', '.', 's', 9, 0,
/* 7017 */ 'c', '.', 'o', 'l', 'e', '.', 's', 9, 0,
/* 7026 */ 'c', 'm', 'p', '.', 's', 'l', 'e', '.', 's', 9, 0,
/* 7037 */ 'c', '.', 'u', 'l', 'e', '.', 's', 9, 0,
/* 7046 */ 'c', 'm', 'p', '.', 'u', 'l', 'e', '.', 's', 9, 0,
/* 7057 */ 'c', 'm', 'p', '.', 's', 'u', 'l', 'e', '.', 's', 9, 0,
/* 7069 */ 'c', '.', 'f', '.', 's', 9, 0,
/* 7076 */ 'c', 'm', 'p', '.', 'a', 'f', '.', 's', 9, 0,
/* 7086 */ 'c', 'm', 'p', '.', 's', 'a', 'f', '.', 's', 9, 0,
/* 7097 */ 'm', 's', 'u', 'b', 'f', '.', 's', 9, 0,
/* 7106 */ 'm', 'a', 'd', 'd', 'f', '.', 's', 9, 0,
/* 7115 */ 'c', '.', 's', 'f', '.', 's', 9, 0,
/* 7123 */ 'm', 'o', 'v', 'f', '.', 's', 9, 0,
/* 7131 */ 'n', 'e', 'g', '.', 's', 9, 0,
/* 7138 */ 'l', 'i', '.', 's', 9, 0,
/* 7144 */ 't', 'r', 'u', 'n', 'c', '.', 'l', '.', 's', 9, 0,
/* 7155 */ 'r', 'o', 'u', 'n', 'd', '.', 'l', '.', 's', 9, 0,
/* 7166 */ 'c', 'e', 'i', 'l', '.', 'l', '.', 's', 9, 0,
/* 7176 */ 'f', 'l', 'o', 'o', 'r', '.', 'l', '.', 's', 9, 0,
/* 7187 */ 'c', 'v', 't', '.', 'l', '.', 's', 9, 0,
/* 7196 */ 's', 'e', 'l', '.', 's', 9, 0,
/* 7203 */ 'c', '.', 'n', 'g', 'l', '.', 's', 9, 0,
/* 7212 */ 'm', 'u', 'l', '.', 's', 9, 0,
/* 7219 */ 'm', 'i', 'n', '.', 's', 9, 0,
/* 7226 */ 'c', '.', 'u', 'n', '.', 's', 9, 0,
/* 7234 */ 'c', 'm', 'p', '.', 'u', 'n', '.', 's', 9, 0,
/* 7244 */ 'c', 'm', 'p', '.', 's', 'u', 'n', '.', 's', 9, 0,
/* 7255 */ 'm', 'o', 'v', 'n', '.', 's', 9, 0,
/* 7263 */ 'r', 'e', 'c', 'i', 'p', '.', 's', 9, 0,
/* 7272 */ 'c', '.', 'e', 'q', '.', 's', 9, 0,
/* 7280 */ 'c', 'm', 'p', '.', 'e', 'q', '.', 's', 9, 0,
/* 7290 */ 'c', '.', 's', 'e', 'q', '.', 's', 9, 0,
/* 7299 */ 'c', 'm', 'p', '.', 's', 'e', 'q', '.', 's', 9, 0,
/* 7310 */ 'c', '.', 'u', 'e', 'q', '.', 's', 9, 0,
/* 7319 */ 'c', 'm', 'p', '.', 'u', 'e', 'q', '.', 's', 9, 0,
/* 7330 */ 'c', 'm', 'p', '.', 's', 'u', 'e', 'q', '.', 's', 9, 0,
/* 7342 */ 'a', 'b', 's', '.', 's', 9, 0,
/* 7349 */ 'c', 'v', 't', '.', 'p', 's', '.', 's', 9, 0,
/* 7359 */ 'c', 'l', 'a', 's', 's', '.', 's', 9, 0,
/* 7368 */ 'c', '.', 'n', 'g', 't', '.', 's', 9, 0,
/* 7377 */ 'c', '.', 'l', 't', '.', 's', 9, 0,
/* 7385 */ 'c', 'm', 'p', '.', 'l', 't', '.', 's', 9, 0,
/* 7395 */ 'c', '.', 'o', 'l', 't', '.', 's', 9, 0,
/* 7404 */ 'c', 'm', 'p', '.', 's', 'l', 't', '.', 's', 9, 0,
/* 7415 */ 'c', '.', 'u', 'l', 't', '.', 's', 9, 0,
/* 7424 */ 'c', 'm', 'p', '.', 'u', 'l', 't', '.', 's', 9, 0,
/* 7435 */ 'c', 'm', 'p', '.', 's', 'u', 'l', 't', '.', 's', 9, 0,
/* 7447 */ 'r', 'i', 'n', 't', '.', 's', 9, 0,
/* 7455 */ 'r', 's', 'q', 'r', 't', '.', 's', 9, 0,
/* 7464 */ 'm', 'o', 'v', 't', '.', 's', 9, 0,
/* 7472 */ 'd', 'i', 'v', '.', 's', 9, 0,
/* 7479 */ 'm', 'o', 'v', '.', 's', 9, 0,
/* 7486 */ 't', 'r', 'u', 'n', 'c', '.', 'w', '.', 's', 9, 0,
/* 7497 */ 'r', 'o', 'u', 'n', 'd', '.', 'w', '.', 's', 9, 0,
/* 7508 */ 'c', 'e', 'i', 'l', '.', 'w', '.', 's', 9, 0,
/* 7518 */ 'f', 'l', 'o', 'o', 'r', '.', 'w', '.', 's', 9, 0,
/* 7529 */ 'c', 'v', 't', '.', 'w', '.', 's', 9, 0,
/* 7538 */ 'm', 'a', 'x', '.', 's', 9, 0,
/* 7545 */ 's', 'e', 'l', 'n', 'e', 'z', '.', 's', 9, 0,
/* 7555 */ 's', 'e', 'l', 'e', 'q', 'z', '.', 's', 9, 0,
/* 7565 */ 'm', 'o', 'v', 'z', '.', 's', 9, 0,
/* 7573 */ 'a', 'b', 's', 9, 0,
/* 7578 */ 'j', 'a', 'l', 's', 9, 0,
/* 7584 */ 'b', 'g', 'e', 'z', 'a', 'l', 's', 9, 0,
/* 7593 */ 'b', 'l', 't', 'z', 'a', 'l', 's', 9, 0,
/* 7602 */ 'c', 'i', 'n', 's', 9, 0,
/* 7608 */ 'd', 'i', 'n', 's', 9, 0,
/* 7614 */ 'p', 'l', 'l', '.', 'p', 's', 9, 0,
/* 7622 */ 'p', 'l', 'u', '.', 'p', 's', 9, 0,
/* 7630 */ 'j', 'a', 'l', 'r', 's', 9, 0,
/* 7637 */ 'e', 'x', 't', 's', 9, 0,
/* 7643 */ 'l', 'w', 'x', 's', 9, 0,
/* 7649 */ 'b', 'c', '1', 't', 9, 0,
/* 7655 */ 'b', 'g', 't', 9, 0,
/* 7660 */ 's', 'g', 't', 9, 0,
/* 7665 */ 'w', 'a', 'i', 't', 9, 0,
/* 7671 */ 'b', 'l', 't', 9, 0,
/* 7676 */ 's', 'l', 't', 9, 0,
/* 7681 */ 't', 'l', 't', 9, 0,
/* 7686 */ 'd', 'm', 'u', 'l', 't', 9, 0,
/* 7693 */ 'd', 'm', 't', 9, 0,
/* 7698 */ 'e', 'm', 't', 9, 0,
/* 7703 */ 'n', 'o', 't', 9, 0,
/* 7708 */ 'g', 'i', 'n', 'v', 't', 9, 0,
/* 7715 */ 'm', 'o', 'v', 't', 9, 0,
/* 7721 */ 'd', 'e', 'x', 't', 9, 0,
/* 7727 */ 'l', 'b', 'u', 9, 0,
/* 7732 */ 'd', 's', 'u', 'b', 'u', 9, 0,
/* 7739 */ 'm', 's', 'u', 'b', 'u', 9, 0,
/* 7746 */ 'b', 'a', 'd', 'd', 'u', 9, 0,
/* 7753 */ 'd', 'a', 'd', 'd', 'u', 9, 0,
/* 7760 */ 'm', 'a', 'd', 'd', 'u', 9, 0,
/* 7767 */ 'd', 'm', 'o', 'd', 'u', 9, 0,
/* 7774 */ 'b', 'g', 'e', 'u', 9, 0,
/* 7780 */ 's', 'g', 'e', 'u', 9, 0,
/* 7786 */ 't', 'g', 'e', 'u', 9, 0,
/* 7792 */ 'b', 'l', 'e', 'u', 9, 0,
/* 7798 */ 'u', 'l', 'h', 'u', 9, 0,
/* 7804 */ 'd', 'm', 'u', 'h', 'u', 9, 0,
/* 7811 */ 'd', 'a', 'd', 'd', 'i', 'u', 9, 0,
/* 7819 */ 't', 'g', 'e', 'i', 'u', 9, 0,
/* 7826 */ 's', 'l', 't', 'i', 'u', 9, 0,
/* 7833 */ 't', 'l', 't', 'i', 'u', 9, 0,
/* 7840 */ 'v', '3', 'm', 'u', 'l', 'u', 9, 0,
/* 7848 */ 'd', 'm', 'u', 'l', 'u', 9, 0,
/* 7855 */ 'v', 'm', 'u', 'l', 'u', 9, 0,
/* 7862 */ 'd', 'r', 'e', 'm', 'u', 9, 0,
/* 7869 */ 'd', 'm', 'u', 'l', 'o', 'u', 9, 0,
/* 7877 */ 'c', 'v', 't', '.', 's', '.', 'p', 'u', 9, 0,
/* 7887 */ 'd', 'i', 'n', 's', 'u', 9, 0,
/* 7894 */ 'b', 'g', 't', 'u', 9, 0,
/* 7900 */ 's', 'g', 't', 'u', 9, 0,
/* 7906 */ 'b', 'l', 't', 'u', 9, 0,
/* 7912 */ 's', 'l', 't', 'u', 9, 0,
/* 7918 */ 't', 'l', 't', 'u', 9, 0,
/* 7924 */ 'd', 'm', 'u', 'l', 't', 'u', 9, 0,
/* 7932 */ 'd', 'e', 'x', 't', 'u', 9, 0,
/* 7939 */ 'd', 'd', 'i', 'v', 'u', 9, 0,
/* 7946 */ 'l', 'w', 'u', 9, 0,
/* 7951 */ 'a', 'n', 'd', '.', 'v', 9, 0,
/* 7958 */ 'm', 'o', 'v', 'e', '.', 'v', 9, 0,
/* 7966 */ 'b', 's', 'e', 'l', '.', 'v', 9, 0,
/* 7974 */ 'n', 'o', 'r', '.', 'v', 9, 0,
/* 7981 */ 'x', 'o', 'r', '.', 'v', 9, 0,
/* 7988 */ 'b', 'z', '.', 'v', 9, 0,
/* 7994 */ 'b', 'm', 'z', '.', 'v', 9, 0,
/* 8001 */ 'b', 'n', 'z', '.', 'v', 9, 0,
/* 8008 */ 'b', 'm', 'n', 'z', '.', 'v', 9, 0,
/* 8016 */ 'd', 's', 'r', 'a', 'v', 9, 0,
/* 8023 */ 'b', 'i', 't', 'r', 'e', 'v', 9, 0,
/* 8031 */ 'd', 'd', 'i', 'v', 9, 0,
/* 8037 */ 'd', 's', 'l', 'l', 'v', 9, 0,
/* 8044 */ 'd', 's', 'r', 'l', 'v', 9, 0,
/* 8051 */ 's', 'h', 'i', 'l', 'o', 'v', 9, 0,
/* 8059 */ 'e', 'x', 't', 'p', 'd', 'p', 'v', 9, 0,
/* 8068 */ 'e', 'x', 't', 'p', 'v', 9, 0,
/* 8075 */ 'd', 'r', 'o', 't', 'r', 'v', 9, 0,
/* 8083 */ 'i', 'n', 's', 'v', 9, 0,
/* 8089 */ 'f', 'l', 'o', 'g', '2', '.', 'w', 9, 0,
/* 8098 */ 'f', 'e', 'x', 'p', '2', '.', 'w', 9, 0,
/* 8107 */ 'a', 'd', 'd', '_', 'a', '.', 'w', 9, 0,
/* 8116 */ 'f', 'm', 'i', 'n', '_', 'a', '.', 'w', 9, 0,
/* 8126 */ 'a', 'd', 'd', 's', '_', 'a', '.', 'w', 9, 0,
/* 8136 */ 'f', 'm', 'a', 'x', '_', 'a', '.', 'w', 9, 0,
/* 8146 */ 's', 'r', 'a', '.', 'w', 9, 0,
/* 8153 */ 'f', 's', 'u', 'b', '.', 'w', 9, 0,
/* 8161 */ 'f', 'm', 's', 'u', 'b', '.', 'w', 9, 0,
/* 8170 */ 'n', 'l', 'o', 'c', '.', 'w', 9, 0,
/* 8178 */ 'n', 'l', 'z', 'c', '.', 'w', 9, 0,
/* 8186 */ 'c', 'v', 't', '.', 'd', '.', 'w', 9, 0,
/* 8195 */ 'f', 'a', 'd', 'd', '.', 'w', 9, 0,
/* 8203 */ 'f', 'm', 'a', 'd', 'd', '.', 'w', 9, 0,
/* 8212 */ 's', 'l', 'd', '.', 'w', 9, 0,
/* 8219 */ 'p', 'c', 'k', 'o', 'd', '.', 'w', 9, 0,
/* 8228 */ 'i', 'l', 'v', 'o', 'd', '.', 'w', 9, 0,
/* 8237 */ 'f', 'c', 'l', 'e', '.', 'w', 9, 0,
/* 8245 */ 'f', 's', 'l', 'e', '.', 'w', 9, 0,
/* 8253 */ 'f', 'c', 'u', 'l', 'e', '.', 'w', 9, 0,
/* 8262 */ 'f', 's', 'u', 'l', 'e', '.', 'w', 9, 0,
/* 8271 */ 'f', 'c', 'n', 'e', '.', 'w', 9, 0,
/* 8279 */ 'f', 's', 'n', 'e', '.', 'w', 9, 0,
/* 8287 */ 'f', 'c', 'u', 'n', 'e', '.', 'w', 9, 0,
/* 8296 */ 'f', 's', 'u', 'n', 'e', '.', 'w', 9, 0,
/* 8305 */ 'i', 'n', 's', 'v', 'e', '.', 'w', 9, 0,
/* 8314 */ 'f', 'c', 'a', 'f', '.', 'w', 9, 0,
/* 8322 */ 'f', 's', 'a', 'f', '.', 'w', 9, 0,
/* 8330 */ 'v', 's', 'h', 'f', '.', 'w', 9, 0,
/* 8338 */ 'b', 'n', 'e', 'g', '.', 'w', 9, 0,
/* 8346 */ 'p', 'r', 'e', 'c', 'r', '_', 's', 'r', 'a', '.', 'p', 'h', '.', 'w', 9, 0,
/* 8362 */ 'p', 'r', 'e', 'c', 'r', 'q', '.', 'p', 'h', '.', 'w', 9, 0,
/* 8375 */ 'p', 'r', 'e', 'c', 'r', '_', 's', 'r', 'a', '_', 'r', '.', 'p', 'h', '.', 'w', 9, 0,
/* 8393 */ 'p', 'r', 'e', 'c', 'r', 'q', '_', 'r', 's', '.', 'p', 'h', '.', 'w', 9, 0,
/* 8409 */ 's', 'u', 'b', 'q', 'h', '.', 'w', 9, 0,
/* 8418 */ 'a', 'd', 'd', 'q', 'h', '.', 'w', 9, 0,
/* 8427 */ 's', 'r', 'a', 'i', '.', 'w', 9, 0,
/* 8435 */ 's', 'l', 'd', 'i', '.', 'w', 9, 0,
/* 8443 */ 'b', 'n', 'e', 'g', 'i', '.', 'w', 9, 0,
/* 8452 */ 's', 'l', 'l', 'i', '.', 'w', 9, 0,
/* 8460 */ 's', 'r', 'l', 'i', '.', 'w', 9, 0,
/* 8468 */ 'b', 'i', 'n', 's', 'l', 'i', '.', 'w', 9, 0,
/* 8478 */ 'c', 'e', 'q', 'i', '.', 'w', 9, 0,
/* 8486 */ 's', 'r', 'a', 'r', 'i', '.', 'w', 9, 0,
/* 8495 */ 'b', 'c', 'l', 'r', 'i', '.', 'w', 9, 0,
/* 8504 */ 's', 'r', 'l', 'r', 'i', '.', 'w', 9, 0,
/* 8513 */ 'b', 'i', 'n', 's', 'r', 'i', '.', 'w', 9, 0,
/* 8523 */ 's', 'p', 'l', 'a', 't', 'i', '.', 'w', 9, 0,
/* 8533 */ 'b', 's', 'e', 't', 'i', '.', 'w', 9, 0,
/* 8542 */ 's', 'u', 'b', 'v', 'i', '.', 'w', 9, 0,
/* 8551 */ 'a', 'd', 'd', 'v', 'i', '.', 'w', 9, 0,
/* 8560 */ 'd', 'p', 'a', 'q', '_', 's', 'a', '.', 'l', '.', 'w', 9, 0,
/* 8573 */ 'd', 'p', 's', 'q', '_', 's', 'a', '.', 'l', '.', 'w', 9, 0,
/* 8586 */ 'f', 'i', 'l', 'l', '.', 'w', 9, 0,
/* 8594 */ 's', 'l', 'l', '.', 'w', 9, 0,
/* 8601 */ 'f', 'e', 'x', 'u', 'p', 'l', '.', 'w', 9, 0,
/* 8611 */ 'f', 'f', 'q', 'l', '.', 'w', 9, 0,
/* 8619 */ 's', 'r', 'l', '.', 'w', 9, 0,
/* 8626 */ 'b', 'i', 'n', 's', 'l', '.', 'w', 9, 0,
/* 8635 */ 'f', 'm', 'u', 'l', '.', 'w', 9, 0,
/* 8643 */ 'i', 'l', 'v', 'l', '.', 'w', 9, 0,
/* 8651 */ 'f', 'm', 'i', 'n', '.', 'w', 9, 0,
/* 8659 */ 'f', 'c', 'u', 'n', '.', 'w', 9, 0,
/* 8667 */ 'f', 's', 'u', 'n', '.', 'w', 9, 0,
/* 8675 */ 'f', 'e', 'x', 'd', 'o', '.', 'w', 9, 0,
/* 8684 */ 'f', 'r', 'c', 'p', '.', 'w', 9, 0,
/* 8692 */ 'm', 's', 'u', 'b', '_', 'q', '.', 'w', 9, 0,
/* 8702 */ 'm', 'a', 'd', 'd', '_', 'q', '.', 'w', 9, 0,
/* 8712 */ 'm', 'u', 'l', '_', 'q', '.', 'w', 9, 0,
/* 8721 */ 'm', 's', 'u', 'b', 'r', '_', 'q', '.', 'w', 9, 0,
/* 8732 */ 'm', 'a', 'd', 'd', 'r', '_', 'q', '.', 'w', 9, 0,
/* 8743 */ 'm', 'u', 'l', 'r', '_', 'q', '.', 'w', 9, 0,
/* 8753 */ 'f', 'c', 'e', 'q', '.', 'w', 9, 0,
/* 8761 */ 'f', 's', 'e', 'q', '.', 'w', 9, 0,
/* 8769 */ 'f', 'c', 'u', 'e', 'q', '.', 'w', 9, 0,
/* 8778 */ 'f', 's', 'u', 'e', 'q', '.', 'w', 9, 0,
/* 8787 */ 'f', 't', 'q', '.', 'w', 9, 0,
/* 8794 */ 's', 'h', 'r', 'a', '_', 'r', '.', 'w', 9, 0,
/* 8804 */ 's', 'u', 'b', 'q', 'h', '_', 'r', '.', 'w', 9, 0,
/* 8815 */ 'a', 'd', 'd', 'q', 'h', '_', 'r', '.', 'w', 9, 0,
/* 8826 */ 'e', 'x', 't', 'r', '_', 'r', '.', 'w', 9, 0,
/* 8836 */ 's', 'h', 'r', 'a', 'v', '_', 'r', '.', 'w', 9, 0,
/* 8847 */ 'e', 'x', 't', 'r', 'v', '_', 'r', '.', 'w', 9, 0,
/* 8858 */ 's', 'r', 'a', 'r', '.', 'w', 9, 0,
/* 8866 */ 'b', 'c', 'l', 'r', '.', 'w', 9, 0,
/* 8874 */ 's', 'r', 'l', 'r', '.', 'w', 9, 0,
/* 8882 */ 'f', 'c', 'o', 'r', '.', 'w', 9, 0,
/* 8890 */ 'f', 's', 'o', 'r', '.', 'w', 9, 0,
/* 8898 */ 'f', 'e', 'x', 'u', 'p', 'r', '.', 'w', 9, 0,
/* 8908 */ 'f', 'f', 'q', 'r', '.', 'w', 9, 0,
/* 8916 */ 'b', 'i', 'n', 's', 'r', '.', 'w', 9, 0,
/* 8925 */ 'e', 'x', 't', 'r', '.', 'w', 9, 0,
/* 8933 */ 'i', 'l', 'v', 'r', '.', 'w', 9, 0,
/* 8941 */ 'c', 'v', 't', '.', 's', '.', 'w', 9, 0,
/* 8950 */ 'a', 's', 'u', 'b', '_', 's', '.', 'w', 9, 0,
/* 8960 */ 'h', 's', 'u', 'b', '_', 's', '.', 'w', 9, 0,
/* 8970 */ 'd', 'p', 's', 'u', 'b', '_', 's', '.', 'w', 9, 0,
/* 8981 */ 'f', 't', 'r', 'u', 'n', 'c', '_', 's', '.', 'w', 9, 0,
/* 8993 */ 'h', 'a', 'd', 'd', '_', 's', '.', 'w', 9, 0,
/* 9003 */ 'd', 'p', 'a', 'd', 'd', '_', 's', '.', 'w', 9, 0,
/* 9014 */ 'm', 'o', 'd', '_', 's', '.', 'w', 9, 0,
/* 9023 */ 'c', 'l', 'e', '_', 's', '.', 'w', 9, 0,
/* 9032 */ 'a', 'v', 'e', '_', 's', '.', 'w', 9, 0,
/* 9041 */ 'c', 'l', 'e', 'i', '_', 's', '.', 'w', 9, 0,
/* 9051 */ 'm', 'i', 'n', 'i', '_', 's', '.', 'w', 9, 0,
/* 9061 */ 'c', 'l', 't', 'i', '_', 's', '.', 'w', 9, 0,
/* 9071 */ 'm', 'a', 'x', 'i', '_', 's', '.', 'w', 9, 0,
/* 9081 */ 's', 'h', 'l', 'l', '_', 's', '.', 'w', 9, 0,
/* 9091 */ 'm', 'i', 'n', '_', 's', '.', 'w', 9, 0,
/* 9100 */ 'd', 'o', 't', 'p', '_', 's', '.', 'w', 9, 0,
/* 9110 */ 's', 'u', 'b', 'q', '_', 's', '.', 'w', 9, 0,
/* 9120 */ 'a', 'd', 'd', 'q', '_', 's', '.', 'w', 9, 0,
/* 9130 */ 'm', 'u', 'l', 'q', '_', 's', '.', 'w', 9, 0,
/* 9140 */ 'a', 'b', 's', 'q', '_', 's', '.', 'w', 9, 0,
/* 9150 */ 'a', 'v', 'e', 'r', '_', 's', '.', 'w', 9, 0,
/* 9160 */ 's', 'u', 'b', 's', '_', 's', '.', 'w', 9, 0,
/* 9170 */ 'a', 'd', 'd', 's', '_', 's', '.', 'w', 9, 0,
/* 9180 */ 's', 'a', 't', '_', 's', '.', 'w', 9, 0,
/* 9189 */ 'c', 'l', 't', '_', 's', '.', 'w', 9, 0,
/* 9198 */ 'f', 'f', 'i', 'n', 't', '_', 's', '.', 'w', 9, 0,
/* 9209 */ 'f', 't', 'i', 'n', 't', '_', 's', '.', 'w', 9, 0,
/* 9220 */ 's', 'u', 'b', 's', 'u', 'u', '_', 's', '.', 'w', 9, 0,
/* 9232 */ 'd', 'i', 'v', '_', 's', '.', 'w', 9, 0,
/* 9241 */ 's', 'h', 'l', 'l', 'v', '_', 's', '.', 'w', 9, 0,
/* 9252 */ 'm', 'a', 'x', '_', 's', '.', 'w', 9, 0,
/* 9261 */ 'c', 'o', 'p', 'y', '_', 's', '.', 'w', 9, 0,
/* 9271 */ 'm', 'u', 'l', 'q', '_', 'r', 's', '.', 'w', 9, 0,
/* 9282 */ 'e', 'x', 't', 'r', '_', 'r', 's', '.', 'w', 9, 0,
/* 9293 */ 'e', 'x', 't', 'r', 'v', '_', 'r', 's', '.', 'w', 9, 0,
/* 9305 */ 'f', 'c', 'l', 'a', 's', 's', '.', 'w', 9, 0,
/* 9315 */ 's', 'p', 'l', 'a', 't', '.', 'w', 9, 0,
/* 9324 */ 'b', 's', 'e', 't', '.', 'w', 9, 0,
/* 9332 */ 'f', 'c', 'l', 't', '.', 'w', 9, 0,
/* 9340 */ 'f', 's', 'l', 't', '.', 'w', 9, 0,
/* 9348 */ 'f', 'c', 'u', 'l', 't', '.', 'w', 9, 0,
/* 9357 */ 'f', 's', 'u', 'l', 't', '.', 'w', 9, 0,
/* 9366 */ 'p', 'c', 'n', 't', '.', 'w', 9, 0,
/* 9374 */ 'f', 'r', 'i', 'n', 't', '.', 'w', 9, 0,
/* 9383 */ 'i', 'n', 's', 'e', 'r', 't', '.', 'w', 9, 0,
/* 9393 */ 'f', 's', 'q', 'r', 't', '.', 'w', 9, 0,
/* 9402 */ 'f', 'r', 's', 'q', 'r', 't', '.', 'w', 9, 0,
/* 9412 */ 's', 't', '.', 'w', 9, 0,
/* 9418 */ 'a', 's', 'u', 'b', '_', 'u', '.', 'w', 9, 0,
/* 9428 */ 'h', 's', 'u', 'b', '_', 'u', '.', 'w', 9, 0,
/* 9438 */ 'd', 'p', 's', 'u', 'b', '_', 'u', '.', 'w', 9, 0,
/* 9449 */ 'f', 't', 'r', 'u', 'n', 'c', '_', 'u', '.', 'w', 9, 0,
/* 9461 */ 'h', 'a', 'd', 'd', '_', 'u', '.', 'w', 9, 0,
/* 9471 */ 'd', 'p', 'a', 'd', 'd', '_', 'u', '.', 'w', 9, 0,
/* 9482 */ 'm', 'o', 'd', '_', 'u', '.', 'w', 9, 0,
/* 9491 */ 'c', 'l', 'e', '_', 'u', '.', 'w', 9, 0,
/* 9500 */ 'a', 'v', 'e', '_', 'u', '.', 'w', 9, 0,
/* 9509 */ 'c', 'l', 'e', 'i', '_', 'u', '.', 'w', 9, 0,
/* 9519 */ 'm', 'i', 'n', 'i', '_', 'u', '.', 'w', 9, 0,
/* 9529 */ 'c', 'l', 't', 'i', '_', 'u', '.', 'w', 9, 0,
/* 9539 */ 'm', 'a', 'x', 'i', '_', 'u', '.', 'w', 9, 0,
/* 9549 */ 'm', 'i', 'n', '_', 'u', '.', 'w', 9, 0,
/* 9558 */ 'd', 'o', 't', 'p', '_', 'u', '.', 'w', 9, 0,
/* 9568 */ 'a', 'v', 'e', 'r', '_', 'u', '.', 'w', 9, 0,
/* 9578 */ 's', 'u', 'b', 's', '_', 'u', '.', 'w', 9, 0,
/* 9588 */ 'a', 'd', 'd', 's', '_', 'u', '.', 'w', 9, 0,
/* 9598 */ 's', 'u', 'b', 's', 'u', 's', '_', 'u', '.', 'w', 9, 0,
/* 9610 */ 's', 'a', 't', '_', 'u', '.', 'w', 9, 0,
/* 9619 */ 'c', 'l', 't', '_', 'u', '.', 'w', 9, 0,
/* 9628 */ 'f', 'f', 'i', 'n', 't', '_', 'u', '.', 'w', 9, 0,
/* 9639 */ 'f', 't', 'i', 'n', 't', '_', 'u', '.', 'w', 9, 0,
/* 9650 */ 'd', 'i', 'v', '_', 'u', '.', 'w', 9, 0,
/* 9659 */ 'm', 'a', 'x', '_', 'u', '.', 'w', 9, 0,
/* 9668 */ 'c', 'o', 'p', 'y', '_', 'u', '.', 'w', 9, 0,
/* 9678 */ 'm', 's', 'u', 'b', 'v', '.', 'w', 9, 0,
/* 9687 */ 'm', 'a', 'd', 'd', 'v', '.', 'w', 9, 0,
/* 9696 */ 'p', 'c', 'k', 'e', 'v', '.', 'w', 9, 0,
/* 9705 */ 'i', 'l', 'v', 'e', 'v', '.', 'w', 9, 0,
/* 9714 */ 'f', 'd', 'i', 'v', '.', 'w', 9, 0,
/* 9722 */ 'm', 'u', 'l', 'v', '.', 'w', 9, 0,
/* 9730 */ 'e', 'x', 't', 'r', 'v', '.', 'w', 9, 0,
/* 9739 */ 'f', 'm', 'a', 'x', '.', 'w', 9, 0,
/* 9747 */ 'b', 'z', '.', 'w', 9, 0,
/* 9753 */ 'b', 'n', 'z', '.', 'w', 9, 0,
/* 9760 */ 'c', 'r', 'c', '3', '2', 'w', 9, 0,
/* 9768 */ 'c', 'r', 'c', '3', '2', 'c', 'w', 9, 0,
/* 9777 */ 'u', 'l', 'w', 9, 0,
/* 9782 */ 'u', 's', 'w', 9, 0,
/* 9787 */ 'p', 'r', 'e', 'f', 'x', 9, 0,
/* 9794 */ 'l', 'h', 'x', 9, 0,
/* 9799 */ 'j', 'a', 'l', 'x', 9, 0,
/* 9805 */ 'l', 'b', 'u', 'x', 9, 0,
/* 9811 */ 'l', 'w', 'x', 9, 0,
/* 9816 */ 'b', 'g', 'e', 'z', 9, 0,
/* 9822 */ 'b', 'l', 'e', 'z', 9, 0,
/* 9828 */ 'b', 'n', 'e', 'z', 9, 0,
/* 9834 */ 's', 'e', 'l', 'n', 'e', 'z', 9, 0,
/* 9842 */ 'b', 't', 'n', 'e', 'z', 9, 0,
/* 9849 */ 'd', 'c', 'l', 'z', 9, 0,
/* 9855 */ 'b', 'e', 'q', 'z', 9, 0,
/* 9861 */ 's', 'e', 'l', 'e', 'q', 'z', 9, 0,
/* 9869 */ 'b', 't', 'e', 'q', 'z', 9, 0,
/* 9876 */ 'b', 'g', 't', 'z', 9, 0,
/* 9882 */ 'b', 'l', 't', 'z', 9, 0,
/* 9888 */ 'm', 'o', 'v', 'z', 9, 0,
/* 9894 */ 's', 'e', 'b', 9, 32, 0,
/* 9900 */ 's', 'e', 'h', 9, 32, 0,
/* 9906 */ 'd', 'd', 'i', 'v', 'u', 9, '$', 'z', 'e', 'r', 'o', ',', 32, 0,
/* 9920 */ 'd', 'd', 'i', 'v', 9, '$', 'z', 'e', 'r', 'o', ',', 32, 0,
/* 9933 */ 'a', 'd', 'd', 'i', 'u', 9, '$', 's', 'p', ',', 32, 0,
/* 9945 */ 'm', 'f', 't', 'c', '0', 32, 0,
/* 9952 */ 'm', 't', 't', 'c', '0', 32, 0,
/* 9959 */ 'm', 'f', 't', 'h', 'c', '1', 32, 0,
/* 9967 */ 'm', 't', 't', 'h', 'c', '1', 32, 0,
/* 9975 */ 'c', 'f', 't', 'c', '1', 32, 0,
/* 9982 */ 'm', 'f', 't', 'c', '1', 32, 0,
/* 9989 */ 'c', 't', 't', 'c', '1', 32, 0,
/* 9996 */ 'm', 't', 't', 'c', '1', 32, 0,
/* 10003 */ 's', 'y', 'n', 'c', 32, 0,
/* 10009 */ 'l', 'd', 32, 0,
/* 10013 */ 9, '.', 'w', 'o', 'r', 'd', 32, 0,
/* 10021 */ 's', 'd', 32, 0,
/* 10025 */ 'm', 'f', 't', 'h', 'i', 32, 0,
/* 10032 */ 'm', 't', 't', 'h', 'i', 32, 0,
/* 10039 */ 'm', 'f', 't', 'l', 'o', 32, 0,
/* 10046 */ 'm', 't', 't', 'l', 'o', 32, 0,
/* 10053 */ 'm', 'f', 't', 'd', 's', 'p', 32, 0,
/* 10061 */ 'm', 't', 't', 'd', 's', 'p', 32, 0,
/* 10069 */ 's', 'e', 'q', 32, 0,
/* 10074 */ 'm', 'f', 't', 'g', 'p', 'r', 32, 0,
/* 10082 */ 'm', 't', 't', 'g', 'p', 'r', 32, 0,
/* 10090 */ 'd', 'e', 'x', 't', 32, 0,
/* 10096 */ 'm', 'f', 't', 'a', 'c', 'x', 32, 0,
/* 10104 */ 'm', 't', 't', 'a', 'c', 'x', 32, 0,
/* 10112 */ 'b', 'c', '1', 'n', 'e', 'z', 32, 0,
/* 10120 */ 'b', 'c', '2', 'n', 'e', 'z', 32, 0,
/* 10128 */ 'b', 'c', '1', 'e', 'q', 'z', 32, 0,
/* 10136 */ 'b', 'c', '2', 'e', 'q', 'z', 32, 0,
/* 10144 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'F', 'u', 'n', 'c', 't', 'i', 'o', 'n', 32, 'P', 'a', 't', 'c', 'h', 'a', 'b', 'l', 'e', 32, 'R', 'E', 'T', '.', 0,
/* 10175 */ 'c', '.', 0,
/* 10178 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'T', 'y', 'p', 'e', 'd', 32, 'E', 'v', 'e', 'n', 't', 32, 'L', 'o', 'g', '.', 0,
/* 10202 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'C', 'u', 's', 't', 'o', 'm', 32, 'E', 'v', 'e', 'n', 't', 32, 'L', 'o', 'g', '.', 0,
/* 10227 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'F', 'u', 'n', 'c', 't', 'i', 'o', 'n', 32, 'E', 'n', 't', 'e', 'r', '.', 0,
/* 10250 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'T', 'a', 'i', 'l', 32, 'C', 'a', 'l', 'l', 32, 'E', 'x', 'i', 't', '.', 0,
/* 10273 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'F', 'u', 'n', 'c', 't', 'i', 'o', 'n', 32, 'E', 'x', 'i', 't', '.', 0,
/* 10295 */ 'b', 'r', 'e', 'a', 'k', 32, '0', 0,
/* 10303 */ 'L', 'I', 'F', 'E', 'T', 'I', 'M', 'E', '_', 'E', 'N', 'D', 0,
/* 10316 */ 'B', 'U', 'N', 'D', 'L', 'E', 0,
/* 10323 */ 'D', 'B', 'G', '_', 'V', 'A', 'L', 'U', 'E', 0,
/* 10333 */ 'D', 'B', 'G', '_', 'L', 'A', 'B', 'E', 'L', 0,
/* 10343 */ 'L', 'I', 'F', 'E', 'T', 'I', 'M', 'E', '_', 'S', 'T', 'A', 'R', 'T', 0,
/* 10358 */ 'j', 'r', 'c', 9, '$', 'r', 'a', 0,
/* 10366 */ 'j', 'r', 9, '$', 'r', 'a', 0,
/* 10373 */ 'e', 'h', 'b', 0,
/* 10377 */ 'e', 'r', 'e', 't', 'n', 'c', 0,
/* 10384 */ 'p', 'a', 'u', 's', 'e', 0,
/* 10390 */ 't', 'l', 'b', 'i', 'n', 'v', 'f', 0,
/* 10398 */ 't', 'l', 'b', 'g', 'i', 'n', 'v', 'f', 0,
/* 10407 */ 't', 'l', 'b', 'w', 'i', 0,
/* 10413 */ 't', 'l', 'b', 'g', 'w', 'i', 0,
/* 10420 */ '#', 32, 'F', 'E', 'n', 't', 'r', 'y', 32, 'c', 'a', 'l', 'l', 0,
/* 10434 */ 'f', 'o', 'o', 0,
/* 10438 */ 't', 'l', 'b', 'p', 0,
/* 10443 */ 't', 'l', 'b', 'g', 'p', 0,
/* 10449 */ 's', 's', 'n', 'o', 'p', 0,
/* 10455 */ 't', 'l', 'b', 'r', 0,
/* 10460 */ 't', 'l', 'b', 'g', 'r', 0,
/* 10466 */ 't', 'l', 'b', 'w', 'r', 0,
/* 10472 */ 't', 'l', 'b', 'g', 'w', 'r', 0,
/* 10479 */ 'd', 'e', 'r', 'e', 't', 0,
/* 10485 */ 'w', 'a', 'i', 't', 0,
/* 10490 */ 't', 'l', 'b', 'i', 'n', 'v', 0,
/* 10497 */ 't', 'l', 'b', 'g', 'i', 'n', 'v', 0,
};
static const uint32_t OpInfo0[] = {
0U, // PHI
0U, // INLINEASM
0U, // INLINEASM_BR
0U, // CFI_INSTRUCTION
0U, // EH_LABEL
0U, // GC_LABEL
0U, // ANNOTATION_LABEL
0U, // KILL
0U, // EXTRACT_SUBREG
0U, // INSERT_SUBREG
0U, // IMPLICIT_DEF
0U, // SUBREG_TO_REG
0U, // COPY_TO_REGCLASS
10324U, // DBG_VALUE
10334U, // DBG_LABEL
0U, // REG_SEQUENCE
0U, // COPY
10317U, // BUNDLE
10344U, // LIFETIME_START
10304U, // LIFETIME_END
0U, // STACKMAP
10421U, // FENTRY_CALL
0U, // PATCHPOINT
0U, // LOAD_STACK_GUARD
0U, // STATEPOINT
0U, // LOCAL_ESCAPE
0U, // FAULTING_OP
0U, // PATCHABLE_OP
10228U, // PATCHABLE_FUNCTION_ENTER
10145U, // PATCHABLE_RET
10274U, // PATCHABLE_FUNCTION_EXIT
10251U, // PATCHABLE_TAIL_CALL
10203U, // PATCHABLE_EVENT_CALL
10179U, // PATCHABLE_TYPED_EVENT_CALL
0U, // ICALL_BRANCH_FUNNEL
0U, // G_ADD
0U, // G_SUB
0U, // G_MUL
0U, // G_SDIV
0U, // G_UDIV
0U, // G_SREM
0U, // G_UREM
0U, // G_AND
0U, // G_OR
0U, // G_XOR
0U, // G_IMPLICIT_DEF
0U, // G_PHI
0U, // G_FRAME_INDEX
0U, // G_GLOBAL_VALUE
0U, // G_EXTRACT
0U, // G_UNMERGE_VALUES
0U, // G_INSERT
0U, // G_MERGE_VALUES
0U, // G_BUILD_VECTOR
0U, // G_BUILD_VECTOR_TRUNC
0U, // G_CONCAT_VECTORS
0U, // G_PTRTOINT
0U, // G_INTTOPTR
0U, // G_BITCAST
0U, // G_INTRINSIC_TRUNC
0U, // G_INTRINSIC_ROUND
0U, // G_LOAD
0U, // G_SEXTLOAD
0U, // G_ZEXTLOAD
0U, // G_INDEXED_LOAD
0U, // G_INDEXED_SEXTLOAD
0U, // G_INDEXED_ZEXTLOAD
0U, // G_STORE
0U, // G_INDEXED_STORE
0U, // G_ATOMIC_CMPXCHG_WITH_SUCCESS
0U, // G_ATOMIC_CMPXCHG
0U, // G_ATOMICRMW_XCHG
0U, // G_ATOMICRMW_ADD
0U, // G_ATOMICRMW_SUB
0U, // G_ATOMICRMW_AND
0U, // G_ATOMICRMW_NAND
0U, // G_ATOMICRMW_OR
0U, // G_ATOMICRMW_XOR
0U, // G_ATOMICRMW_MAX
0U, // G_ATOMICRMW_MIN
0U, // G_ATOMICRMW_UMAX
0U, // G_ATOMICRMW_UMIN
0U, // G_ATOMICRMW_FADD
0U, // G_ATOMICRMW_FSUB
0U, // G_FENCE
0U, // G_BRCOND
0U, // G_BRINDIRECT
0U, // G_INTRINSIC
0U, // G_INTRINSIC_W_SIDE_EFFECTS
0U, // G_ANYEXT
0U, // G_TRUNC
0U, // G_CONSTANT
0U, // G_FCONSTANT
0U, // G_VASTART
0U, // G_VAARG
0U, // G_SEXT
0U, // G_SEXT_INREG
0U, // G_ZEXT
0U, // G_SHL
0U, // G_LSHR
0U, // G_ASHR
0U, // G_ICMP
0U, // G_FCMP
0U, // G_SELECT
0U, // G_UADDO
0U, // G_UADDE
0U, // G_USUBO
0U, // G_USUBE
0U, // G_SADDO
0U, // G_SADDE
0U, // G_SSUBO
0U, // G_SSUBE
0U, // G_UMULO
0U, // G_SMULO
0U, // G_UMULH
0U, // G_SMULH
0U, // G_FADD
0U, // G_FSUB
0U, // G_FMUL
0U, // G_FMA
0U, // G_FMAD
0U, // G_FDIV
0U, // G_FREM
0U, // G_FPOW
0U, // G_FEXP
0U, // G_FEXP2
0U, // G_FLOG
0U, // G_FLOG2
0U, // G_FLOG10
0U, // G_FNEG
0U, // G_FPEXT
0U, // G_FPTRUNC
0U, // G_FPTOSI
0U, // G_FPTOUI
0U, // G_SITOFP
0U, // G_UITOFP
0U, // G_FABS
0U, // G_FCOPYSIGN
0U, // G_FCANONICALIZE
0U, // G_FMINNUM
0U, // G_FMAXNUM
0U, // G_FMINNUM_IEEE
0U, // G_FMAXNUM_IEEE
0U, // G_FMINIMUM
0U, // G_FMAXIMUM
0U, // G_GEP
0U, // G_PTR_MASK
0U, // G_SMIN
0U, // G_SMAX
0U, // G_UMIN
0U, // G_UMAX
0U, // G_BR
0U, // G_BRJT
0U, // G_INSERT_VECTOR_ELT
0U, // G_EXTRACT_VECTOR_ELT
0U, // G_SHUFFLE_VECTOR
0U, // G_CTTZ
0U, // G_CTTZ_ZERO_UNDEF
0U, // G_CTLZ
0U, // G_CTLZ_ZERO_UNDEF
0U, // G_CTPOP
0U, // G_BSWAP
0U, // G_BITREVERSE
0U, // G_FCEIL
0U, // G_FCOS
0U, // G_FSIN
0U, // G_FSQRT
0U, // G_FFLOOR
0U, // G_FRINT
0U, // G_FNEARBYINT
0U, // G_ADDRSPACE_CAST
0U, // G_BLOCK_ADDR
0U, // G_JUMP_TABLE
0U, // G_DYN_STACKALLOC
23958U, // ABSMacro
0U, // ADJCALLSTACKDOWN
0U, // ADJCALLSTACKUP
0U, // AND_V_D_PSEUDO
0U, // AND_V_H_PSEUDO
0U, // AND_V_W_PSEUDO
0U, // ATOMIC_CMP_SWAP_I16
0U, // ATOMIC_CMP_SWAP_I16_POSTRA
0U, // ATOMIC_CMP_SWAP_I32
0U, // ATOMIC_CMP_SWAP_I32_POSTRA
0U, // ATOMIC_CMP_SWAP_I64
0U, // ATOMIC_CMP_SWAP_I64_POSTRA
0U, // ATOMIC_CMP_SWAP_I8
0U, // ATOMIC_CMP_SWAP_I8_POSTRA
0U, // ATOMIC_LOAD_ADD_I16
0U, // ATOMIC_LOAD_ADD_I16_POSTRA
0U, // ATOMIC_LOAD_ADD_I32
0U, // ATOMIC_LOAD_ADD_I32_POSTRA
0U, // ATOMIC_LOAD_ADD_I64
0U, // ATOMIC_LOAD_ADD_I64_POSTRA
0U, // ATOMIC_LOAD_ADD_I8
0U, // ATOMIC_LOAD_ADD_I8_POSTRA
0U, // ATOMIC_LOAD_AND_I16
0U, // ATOMIC_LOAD_AND_I16_POSTRA
0U, // ATOMIC_LOAD_AND_I32
0U, // ATOMIC_LOAD_AND_I32_POSTRA
0U, // ATOMIC_LOAD_AND_I64
0U, // ATOMIC_LOAD_AND_I64_POSTRA
0U, // ATOMIC_LOAD_AND_I8
0U, // ATOMIC_LOAD_AND_I8_POSTRA
0U, // ATOMIC_LOAD_NAND_I16
0U, // ATOMIC_LOAD_NAND_I16_POSTRA
0U, // ATOMIC_LOAD_NAND_I32
0U, // ATOMIC_LOAD_NAND_I32_POSTRA
0U, // ATOMIC_LOAD_NAND_I64
0U, // ATOMIC_LOAD_NAND_I64_POSTRA
0U, // ATOMIC_LOAD_NAND_I8
0U, // ATOMIC_LOAD_NAND_I8_POSTRA
0U, // ATOMIC_LOAD_OR_I16
0U, // ATOMIC_LOAD_OR_I16_POSTRA
0U, // ATOMIC_LOAD_OR_I32
0U, // ATOMIC_LOAD_OR_I32_POSTRA
0U, // ATOMIC_LOAD_OR_I64
0U, // ATOMIC_LOAD_OR_I64_POSTRA
0U, // ATOMIC_LOAD_OR_I8
0U, // ATOMIC_LOAD_OR_I8_POSTRA
0U, // ATOMIC_LOAD_SUB_I16
0U, // ATOMIC_LOAD_SUB_I16_POSTRA
0U, // ATOMIC_LOAD_SUB_I32
0U, // ATOMIC_LOAD_SUB_I32_POSTRA
0U, // ATOMIC_LOAD_SUB_I64
0U, // ATOMIC_LOAD_SUB_I64_POSTRA
0U, // ATOMIC_LOAD_SUB_I8
0U, // ATOMIC_LOAD_SUB_I8_POSTRA
0U, // ATOMIC_LOAD_XOR_I16
0U, // ATOMIC_LOAD_XOR_I16_POSTRA
0U, // ATOMIC_LOAD_XOR_I32
0U, // ATOMIC_LOAD_XOR_I32_POSTRA
0U, // ATOMIC_LOAD_XOR_I64
0U, // ATOMIC_LOAD_XOR_I64_POSTRA
0U, // ATOMIC_LOAD_XOR_I8
0U, // ATOMIC_LOAD_XOR_I8_POSTRA
0U, // ATOMIC_SWAP_I16
0U, // ATOMIC_SWAP_I16_POSTRA
0U, // ATOMIC_SWAP_I32
0U, // ATOMIC_SWAP_I32_POSTRA
0U, // ATOMIC_SWAP_I64
0U, // ATOMIC_SWAP_I64_POSTRA
0U, // ATOMIC_SWAP_I8
0U, // ATOMIC_SWAP_I8_POSTRA
0U, // B
0U, // BAL_BR
0U, // BAL_BR_MM
268458197U, // BEQLImmMacro
268456054U, // BGE
268456054U, // BGEImmMacro
268458058U, // BGEL
268458058U, // BGELImmMacro
268459615U, // BGEU
268459615U, // BGEUImmMacro
268458228U, // BGEUL
268458228U, // BGEULImmMacro
268459496U, // BGT
268459496U, // BGTImmMacro
268458216U, // BGTL
268458216U, // BGTLImmMacro
268459735U, // BGTU
268459735U, // BGTUImmMacro
268458248U, // BGTUL
268458248U, // BGTULImmMacro
268456094U, // BLE
268456094U, // BLEImmMacro
268458064U, // BLEL
268458064U, // BLELImmMacro
268459633U, // BLEU
268459633U, // BLEUImmMacro
268458235U, // BLEUL
268458235U, // BLEULImmMacro
268459512U, // BLT
268459512U, // BLTImmMacro
268458222U, // BLTL
268458222U, // BLTLImmMacro
268459747U, // BLTU
268459747U, // BLTUImmMacro
268458255U, // BLTUL
268458255U, // BLTULImmMacro
268458070U, // BNELImmMacro
0U, // BPOSGE32_PSEUDO
0U, // BSEL_D_PSEUDO
0U, // BSEL_FD_PSEUDO
0U, // BSEL_FW_PSEUDO
0U, // BSEL_H_PSEUDO
0U, // BSEL_W_PSEUDO
0U, // B_MM
279274U, // B_MMR6_Pseudo
279274U, // B_MM_Pseudo
268458548U, // BeqImm
268456116U, // BneImm
536893880U, // BteqzT8CmpX16
536893313U, // BteqzT8CmpiX16
536894973U, // BteqzT8SltX16
536893343U, // BteqzT8SltiX16
536895123U, // BteqzT8SltiuX16
536895209U, // BteqzT8SltuX16
805329336U, // BtnezT8CmpX16
805328769U, // BtnezT8CmpiX16
805330429U, // BtnezT8SltX16
805328799U, // BtnezT8SltiX16
805330579U, // BtnezT8SltiuX16
805330665U, // BtnezT8SltuX16
0U, // BuildPairF64
0U, // BuildPairF64_64
26360U, // CFTC1
10435U, // CONSTPOOL_ENTRY
0U, // COPY_FD_PSEUDO
0U, // COPY_FW_PSEUDO
8955654U, // CTTC1
288542U, // Constant32
268458242U, // DMULImmMacro
268458242U, // DMULMacro
268458377U, // DMULOMacro
268459710U, // DMULOUMacro
268458181U, // DROL
268458181U, // DROLImm
268458715U, // DROR
268458715U, // DRORImm
268459872U, // DSDivIMacro
268459872U, // DSDivMacro
268458300U, // DSRemIMacro
268458300U, // DSRemMacro
268459780U, // DUDivIMacro
268459780U, // DUDivMacro
268459703U, // DURemIMacro
268459703U, // DURemMacro
0U, // ERet
0U, // ExtractElementF64
0U, // ExtractElementF64_64
0U, // FABS_D
0U, // FABS_W
0U, // FEXP2_D_1_PSEUDO
0U, // FEXP2_W_1_PSEUDO
0U, // FILL_FD_PSEUDO
0U, // FILL_FW_PSEUDO
1090541432U, // GotPrologue16
0U, // INSERT_B_VIDX64_PSEUDO
0U, // INSERT_B_VIDX_PSEUDO
0U, // INSERT_D_VIDX64_PSEUDO
0U, // INSERT_D_VIDX_PSEUDO
0U, // INSERT_FD_PSEUDO
0U, // INSERT_FD_VIDX64_PSEUDO
0U, // INSERT_FD_VIDX_PSEUDO
0U, // INSERT_FW_PSEUDO
0U, // INSERT_FW_VIDX64_PSEUDO
0U, // INSERT_FW_VIDX_PSEUDO
0U, // INSERT_H_VIDX64_PSEUDO
0U, // INSERT_H_VIDX_PSEUDO
0U, // INSERT_W_VIDX64_PSEUDO
0U, // INSERT_W_VIDX_PSEUDO
0U, // JALR64Pseudo
0U, // JALRHB64Pseudo
0U, // JALRHBPseudo
0U, // JALRPseudo
0U, // JAL_MMR6
284644U, // JalOneReg
22500U, // JalTwoReg
25192218U, // LDMacro
0U, // LD_F16
25182214U, // LOAD_ACC128
25182214U, // LOAD_ACC64
25182214U, // LOAD_ACC64DSP
25188814U, // LOAD_CCOND_DSP
0U, // LONG_BRANCH_ADDiu
0U, // LONG_BRANCH_ADDiu2Op
0U, // LONG_BRANCH_DADDiu
0U, // LONG_BRANCH_DADDiu2Op
0U, // LONG_BRANCH_LUi
0U, // LONG_BRANCH_LUi2Op
0U, // LONG_BRANCH_LUi2Op_64
55632U, // LWM_MM
17037U, // LoadAddrImm32
17058U, // LoadAddrImm64
25182861U, // LoadAddrReg32
25182882U, // LoadAddrReg64
22392U, // LoadImm32
22396U, // LoadImm64
19102U, // LoadImmDoubleFGR
19102U, // LoadImmDoubleFGR_32
19102U, // LoadImmDoubleGPR
23523U, // LoadImmSingleFGR
23523U, // LoadImmSingleGPR
812595U, // LwConstant32
26481U, // MFTACX
268461786U, // MFTC0
26367U, // MFTC1
288582U, // MFTDSP
26459U, // MFTGPR
26344U, // MFTHC1
26410U, // MFTHI
26424U, // MFTLO
0U, // MIPSeh_return32
0U, // MIPSeh_return64
0U, // MSA_FP_EXTEND_D_PSEUDO
0U, // MSA_FP_EXTEND_W_PSEUDO
0U, // MSA_FP_ROUND_D_PSEUDO
0U, // MSA_FP_ROUND_W_PSEUDO
8955769U, // MTTACX
1376298721U, // MTTC0
8955661U, // MTTC1
288590U, // MTTDSP
8955747U, // MTTGPR
8955632U, // MTTHC1
8955697U, // MTTHI
8955711U, // MTTLO
268458243U, // MULImmMacro
268458378U, // MULOMacro
268459711U, // MULOUMacro
24072U, // MultRxRy16
43032072U, // MultRxRyRz16
24310U, // MultuRxRy16
43032310U, // MultuRxRyRz16
0U, // NOP
268458710U, // NORImm
268458710U, // NORImm64
0U, // NOR_V_D_PSEUDO
0U, // NOR_V_H_PSEUDO
0U, // NOR_V_W_PSEUDO
0U, // OR_V_D_PSEUDO
0U, // OR_V_H_PSEUDO
0U, // OR_V_W_PSEUDO
0U, // PseudoCMPU_EQ_QB
0U, // PseudoCMPU_LE_QB
0U, // PseudoCMPU_LT_QB
0U, // PseudoCMP_EQ_PH
0U, // PseudoCMP_LE_PH
0U, // PseudoCMP_LT_PH
16390U, // PseudoCVT_D32_W
16390U, // PseudoCVT_D64_L
16390U, // PseudoCVT_D64_W
16390U, // PseudoCVT_S_L
16390U, // PseudoCVT_S_W
0U, // PseudoDMULT
0U, // PseudoDMULTu
0U, // PseudoDSDIV
0U, // PseudoDUDIV
0U, // PseudoD_SELECT_I
0U, // PseudoD_SELECT_I64
0U, // PseudoIndirectBranch
0U, // PseudoIndirectBranch64
0U, // PseudoIndirectBranch64R6
0U, // PseudoIndirectBranchR6
0U, // PseudoIndirectBranch_MM
0U, // PseudoIndirectBranch_MMR6
0U, // PseudoIndirectHazardBranch
0U, // PseudoIndirectHazardBranch64
0U, // PseudoIndrectHazardBranch64R6
0U, // PseudoIndrectHazardBranchR6
0U, // PseudoMADD
0U, // PseudoMADDU
0U, // PseudoMADDU_MM
0U, // PseudoMADD_MM
0U, // PseudoMFHI
0U, // PseudoMFHI64
0U, // PseudoMFHI_MM
0U, // PseudoMFLO
0U, // PseudoMFLO64
0U, // PseudoMFLO_MM
0U, // PseudoMSUB
0U, // PseudoMSUBU
0U, // PseudoMSUBU_MM
0U, // PseudoMSUB_MM
0U, // PseudoMTLOHI
0U, // PseudoMTLOHI64
0U, // PseudoMTLOHI_DSP
0U, // PseudoMTLOHI_MM
0U, // PseudoMULT
0U, // PseudoMULT_MM
0U, // PseudoMULTu
0U, // PseudoMULTu_MM
0U, // PseudoPICK_PH
0U, // PseudoPICK_QB
0U, // PseudoReturn
0U, // PseudoReturn64
0U, // PseudoSDIV
0U, // PseudoSELECTFP_F_D32
0U, // PseudoSELECTFP_F_D64
0U, // PseudoSELECTFP_F_I
0U, // PseudoSELECTFP_F_I64
0U, // PseudoSELECTFP_F_S
0U, // PseudoSELECTFP_T_D32
0U, // PseudoSELECTFP_T_D64
0U, // PseudoSELECTFP_T_I
0U, // PseudoSELECTFP_T_I64
0U, // PseudoSELECTFP_T_S
0U, // PseudoSELECT_D32
0U, // PseudoSELECT_D64
0U, // PseudoSELECT_I
0U, // PseudoSELECT_I64
0U, // PseudoSELECT_S
268455839U, // PseudoTRUNC_W_D
268455839U, // PseudoTRUNC_W_D32
268459327U, // PseudoTRUNC_W_S
0U, // PseudoUDIV
268458182U, // ROL
268458182U, // ROLImm
268458716U, // ROR
268458716U, // RORImm
0U, // RetRA
0U, // RetRA16
25185426U, // SDC1_M1
0U, // SDIV_MM_Pseudo
25192230U, // SDMacro
268459873U, // SDivIMacro
268459873U, // SDivMacro
268461910U, // SEQIMacro
268461910U, // SEQMacro
268456059U, // SGE
268456059U, // SGEImm
268456059U, // SGEImm64
268459621U, // SGEU
268459621U, // SGEUImm
268459621U, // SGEUImm64
268459501U, // SGTImm
268459501U, // SGTImm64
268459741U, // SGTUImm
268459741U, // SGTUImm64
268459517U, // SLTImm64
268459753U, // SLTUImm64
0U, // SNZ_B_PSEUDO
0U, // SNZ_D_PSEUDO
0U, // SNZ_H_PSEUDO
0U, // SNZ_V_PSEUDO
0U, // SNZ_W_PSEUDO
268458301U, // SRemIMacro
268458301U, // SRemMacro
25182214U, // STORE_ACC128
25182214U, // STORE_ACC64
25182214U, // STORE_ACC64DSP
25188830U, // STORE_CCOND_DSP
0U, // ST_F16
55637U, // SWM_MM
0U, // SZ_B_PSEUDO
0U, // SZ_D_PSEUDO
0U, // SZ_H_PSEUDO
0U, // SZ_V_PSEUDO
0U, // SZ_W_PSEUDO
1386112U, // SelBeqZ
1386085U, // SelBneZ
1661016504U, // SelTBteqZCmp
1661015937U, // SelTBteqZCmpi
1661017597U, // SelTBteqZSlt
1661015967U, // SelTBteqZSlti
1661017747U, // SelTBteqZSltiu
1661017833U, // SelTBteqZSltu
1929451960U, // SelTBtneZCmp
1929451393U, // SelTBtneZCmpi
1929453053U, // SelTBtneZSlt
1929451423U, // SelTBtneZSlti
1929453203U, // SelTBtneZSltiu
1929453289U, // SelTBtneZSltu
59809277U, // SltCCRxRy16
59807647U, // SltiCCRxImmX16
59809427U, // SltiuCCRxImmX16
59809513U, // SltuCCRxRy16
59809513U, // SltuRxRyRz16
0U, // TAILCALL
0U, // TAILCALL64R6REG
0U, // TAILCALLHB64R6REG
0U, // TAILCALLHBR6REG
0U, // TAILCALLR6REG
0U, // TAILCALLREG
0U, // TAILCALLREG64
0U, // TAILCALLREGHB
0U, // TAILCALLREGHB64
0U, // TAILCALLREG_MM
0U, // TAILCALLREG_MMR6
0U, // TAILCALL_MM
0U, // TAILCALL_MMR6
0U, // TRAP
0U, // TRAP_MM
0U, // UDIV_MM_Pseudo
268459781U, // UDivIMacro
268459781U, // UDivMacro
268459704U, // URemIMacro
268459704U, // URemMacro
25187586U, // Ulh
25190007U, // Ulhu
25191986U, // Ulw
25188139U, // Ush
25191991U, // Usw
0U, // XOR_V_D_PSEUDO
0U, // XOR_V_H_PSEUDO
0U, // XOR_V_W_PSEUDO
22036U, // ABSQ_S_PH
22036U, // ABSQ_S_PH_MM
18192U, // ABSQ_S_QB
18192U, // ABSQ_S_QB_MMR2
25525U, // ABSQ_S_W
25525U, // ABSQ_S_W_MM
268455963U, // ADD
18478U, // ADDIUPC
18478U, // ADDIUPC_MM
18478U, // ADDIUPC_MMR6
22979U, // ADDIUR1SP_MM
268452218U, // ADDIUR2_MM
9470363U, // ADDIUS5_MM
285184U, // ADDIUSP_MM
268459653U, // ADDIU_MMR6
268457297U, // ADDQH_PH
268457297U, // ADDQH_PH_MMR2
268457414U, // ADDQH_R_PH
268457414U, // ADDQH_R_PH_MMR2
268460656U, // ADDQH_R_W
268460656U, // ADDQH_R_W_MMR2
268460259U, // ADDQH_W
268460259U, // ADDQH_W_MMR2
268457371U, // ADDQ_PH
268457371U, // ADDQ_PH_MM
268457470U, // ADDQ_S_PH
268457470U, // ADDQ_S_PH_MM
268460961U, // ADDQ_S_W
268460961U, // ADDQ_S_W_MM
268453974U, // ADDSC
268453974U, // ADDSC_MM
268452598U, // ADDS_A_B
268454135U, // ADDS_A_D
268456224U, // ADDS_A_H
268459967U, // ADDS_A_W
268453066U, // ADDS_S_B
268455233U, // ADDS_S_D
268456781U, // ADDS_S_H
268461011U, // ADDS_S_W
268453281U, // ADDS_U_B
268455700U, // ADDS_U_D
268457059U, // ADDS_U_H
268461429U, // ADDS_U_W
268452438U, // ADDU16_MM
268452438U, // ADDU16_MMR6
268453516U, // ADDUH_QB
268453516U, // ADDUH_QB_MMR2
268453624U, // ADDUH_R_QB
268453624U, // ADDUH_R_QB_MMR2
268459588U, // ADDU_MMR6
268457569U, // ADDU_PH
268457569U, // ADDU_PH_MMR2
268453729U, // ADDU_QB
268453729U, // ADDU_QB_MM
268457514U, // ADDU_S_PH
268457514U, // ADDU_S_PH_MMR2
268453670U, // ADDU_S_QB
268453670U, // ADDU_S_QB_MM
268452847U, // ADDVI_B
268454655U, // ADDVI_D
268456440U, // ADDVI_H
268460392U, // ADDVI_W
268453359U, // ADDV_B
268455790U, // ADDV_D
268457137U, // ADDV_H
268461529U, // ADDV_W
268454013U, // ADDWC
268454013U, // ADDWC_MM
268452580U, // ADD_A_B
268454116U, // ADD_A_D
268456206U, // ADD_A_H
268459948U, // ADD_A_W
268455963U, // ADD_MM
268455963U, // ADD_MMR6
268457790U, // ADDi
268457790U, // ADDi_MM
268459653U, // ADDiu
268459653U, // ADDiu_MM
268459588U, // ADDu
268459588U, // ADDu_MM
268458331U, // ALIGN
268458331U, // ALIGN_MMR6
18470U, // ALUIPC
18470U, // ALUIPC_MMR6
268455992U, // AND
10043849U, // AND16_MM
10043849U, // AND16_MMR6
268455992U, // AND64
268452318U, // ANDI16_MM
268452318U, // ANDI16_MMR6
268452706U, // ANDI_B
268457796U, // ANDI_MMR6
268455992U, // AND_MM
268455992U, // AND_MMR6
268459792U, // AND_V
268457796U, // ANDi
268457796U, // ANDi64
268457796U, // ANDi_MM
268456006U, // APPEND
268456006U, // APPEND_MMR2
268452960U, // ASUB_S_B
268455063U, // ASUB_S_D
268456613U, // ASUB_S_H
268460791U, // ASUB_S_W
268453175U, // ASUB_U_B
268455530U, // ASUB_U_D
268456901U, // ASUB_U_H
268461259U, // ASUB_U_W
268457900U, // AUI
18463U, // AUIPC
18463U, // AUIPC_MMR6
268457900U, // AUI_MMR6
268453046U, // AVER_S_B
268455213U, // AVER_S_D
268456751U, // AVER_S_H
268460991U, // AVER_S_W
268453261U, // AVER_U_B
268455680U, // AVER_U_D
268457039U, // AVER_U_H
268461409U, // AVER_U_W
268452988U, // AVE_S_B
268455145U, // AVE_S_D
268456683U, // AVE_S_H
268460873U, // AVE_S_W
268453203U, // AVE_U_B
268455612U, // AVE_U_D
268456971U, // AVE_U_H
268461341U, // AVE_U_W
24197U, // AddiuRxImmX16
1859205U, // AddiuRxPcImmX16
2164285061U, // AddiuRxRxImm16
16801413U, // AddiuRxRxImmX16
67133061U, // AddiuRxRyOffMemX16
2123470U, // AddiuSpImm16
288462U, // AddiuSpImmX16
268459588U, // AdduRxRyRz16
16797752U, // AndRxRxRy16
278949U, // B16_MM
268459587U, // BADDu
284639U, // BAL
280528U, // BALC
280528U, // BALC_MMR6
268458330U, // BALIGN
268458330U, // BALIGN_MMR2
75513935U, // BBIT0
75514067U, // BBIT032
75514060U, // BBIT1
75514076U, // BBIT132
280507U, // BC
278954U, // BC16_MMR6
26513U, // BC1EQZ
18603U, // BC1EQZC_MMR6
20727U, // BC1F
22620U, // BC1FL
20727U, // BC1F_MM
26497U, // BC1NEZ
18578U, // BC1NEZC_MMR6
24034U, // BC1T
22753U, // BC1TL
24034U, // BC1T_MM
26521U, // BC2EQZ
18612U, // BC2EQZC_MMR6
26505U, // BC2NEZ
18587U, // BC2NEZC_MMR6
268452775U, // BCLRI_B
268454599U, // BCLRI_D
268456384U, // BCLRI_H
268460336U, // BCLRI_W
268452927U, // BCLR_B
268454987U, // BCLR_D
268456580U, // BCLR_H
268460707U, // BCLR_W
280507U, // BC_MMR6
268458548U, // BEQ
268458548U, // BEQ64
268453956U, // BEQC
268453956U, // BEQC64
268453956U, // BEQC_MMR6
268458197U, // BEQL
17017U, // BEQZ16_MM
18424U, // BEQZALC
18424U, // BEQZALC_MMR6
18621U, // BEQZC
16832U, // BEQZC16_MMR6
18621U, // BEQZC64
18621U, // BEQZC_MM
18621U, // BEQZC_MMR6
268458548U, // BEQ_MM
268453823U, // BGEC
268453823U, // BGEC64
268453823U, // BGEC_MMR6
268453987U, // BGEUC
268453987U, // BGEUC64
268453987U, // BGEUC_MMR6
26201U, // BGEZ
26201U, // BGEZ64
22505U, // BGEZAL
18397U, // BGEZALC
18397U, // BGEZALC_MMR6
22701U, // BGEZALL
23969U, // BGEZALS_MM
22505U, // BGEZAL_MM
18564U, // BGEZC
18564U, // BGEZC64
18564U, // BGEZC_MMR6
22816U, // BGEZL
26201U, // BGEZ_MM
26261U, // BGTZ
26261U, // BGTZ64
18433U, // BGTZALC
18433U, // BGTZALC_MMR6
18628U, // BGTZC
18628U, // BGTZC64
18628U, // BGTZC_MMR6
22830U, // BGTZL
26261U, // BGTZ_MM
285229964U, // BINSLI_B
285231788U, // BINSLI_D
285233573U, // BINSLI_H
285237525U, // BINSLI_W
285230111U, // BINSL_B
285231988U, // BINSL_D
285233687U, // BINSL_H
285237683U, // BINSL_W
285230025U, // BINSRI_B
285231833U, // BINSRI_D
285233618U, // BINSRI_H
285237570U, // BINSRI_W
285230159U, // BINSR_B
285232253U, // BINSR_D
285233812U, // BINSR_H
285237973U, // BINSR_W
24408U, // BITREV
24408U, // BITREV_MM
22929U, // BITSWAP
22929U, // BITSWAP_MMR6
26207U, // BLEZ
26207U, // BLEZ64
18406U, // BLEZALC
18406U, // BLEZALC_MMR6
18571U, // BLEZC
18571U, // BLEZC64
18571U, // BLEZC_MMR6
22823U, // BLEZL
26207U, // BLEZ_MM
268453981U, // BLTC
268453981U, // BLTC64
268453981U, // BLTC_MMR6
268453994U, // BLTUC
268453994U, // BLTUC64
268453994U, // BLTUC_MMR6
26267U, // BLTZ
26267U, // BLTZ64
22513U, // BLTZAL
18442U, // BLTZALC
18442U, // BLTZALC_MMR6
22710U, // BLTZALL
23978U, // BLTZALS_MM
22513U, // BLTZAL_MM
18635U, // BLTZC
18635U, // BLTZC64
18635U, // BLTZC_MMR6
22837U, // BLTZL
26267U, // BLTZ_MM
285230080U, // BMNZI_B
285237065U, // BMNZ_V
285230072U, // BMZI_B
285237051U, // BMZ_V
268456116U, // BNE
268456116U, // BNE64
268453829U, // BNEC
268453829U, // BNEC64
268453829U, // BNEC_MMR6
268452714U, // BNEGI_B
268454547U, // BNEGI_D
268456332U, // BNEGI_H
268460284U, // BNEGI_W
268452682U, // BNEG_B
268454523U, // BNEG_D
268456308U, // BNEG_H
268460179U, // BNEG_W
268458070U, // BNEL
17009U, // BNEZ16_MM
18415U, // BNEZALC
18415U, // BNEZALC_MMR6
18596U, // BNEZC
16823U, // BNEZC16_MMR6
18596U, // BNEZC64
18596U, // BNEZC_MM
18596U, // BNEZC_MMR6
268456116U, // BNE_MM
268454001U, // BNVC
268454001U, // BNVC_MMR6
17943U, // BNZ_B
20459U, // BNZ_D
21721U, // BNZ_H
24386U, // BNZ_V
26138U, // BNZ_W
268454007U, // BOVC
268454007U, // BOVC_MMR6
278765U, // BPOSGE32
280496U, // BPOSGE32C_MMR3
278765U, // BPOSGE32_MM
83990464U, // BREAK
115188U, // BREAK16_MM
115188U, // BREAK16_MMR6
83990464U, // BREAK_MM
83990464U, // BREAK_MMR6
285229939U, // BSELI_B
285237023U, // BSEL_V
268452829U, // BSETI_B
268454637U, // BSETI_D
268456422U, // BSETI_H
268460374U, // BSETI_W
268453143U, // BSET_B
268455349U, // BSET_D
268456869U, // BSET_H
268461165U, // BSET_W
17937U, // BZ_B
20443U, // BZ_D
21715U, // BZ_H
24373U, // BZ_V
26132U, // BZ_W
2415945344U, // BeqzRxImm16
26240U, // BeqzRxImmX16
2114282U, // Bimm16
279274U, // BimmX16
2415945317U, // BnezRxImm16
26213U, // BnezRxImmX16
10296U, // Break16
2385550U, // Bteqz16
288398U, // BteqzX16
2385523U, // Btnez16
288371U, // BtnezX16
2756741U, // CACHE
2756711U, // CACHEE
2756711U, // CACHEE_MM
2756741U, // CACHE_MM
2756741U, // CACHE_MMR6
2756741U, // CACHE_R6
19230U, // CEIL_L_D64
19230U, // CEIL_L_D_MMR6
23551U, // CEIL_L_S
23551U, // CEIL_L_S_MMR6
20405U, // CEIL_W_D32
20405U, // CEIL_W_D64
20405U, // CEIL_W_D_MMR6
20405U, // CEIL_W_MM
23893U, // CEIL_W_S
23893U, // CEIL_W_S_MM
23893U, // CEIL_W_S_MMR6
268452758U, // CEQI_B
268454582U, // CEQI_D
268456367U, // CEQI_H
268460319U, // CEQI_W
268452912U, // CEQ_B
268454894U, // CEQ_D
268456558U, // CEQ_H
268460595U, // CEQ_W
16482U, // CFC1
16482U, // CFC1_MM
16698U, // CFC2_MM
17108U, // CFCMSA
268459443U, // CINS
268452126U, // CINS32
268459443U, // CINS64_32
268459443U, // CINS_i32
19875U, // CLASS_D
19875U, // CLASS_D_MMR6
23744U, // CLASS_S
23744U, // CLASS_S_MMR6
268452997U, // CLEI_S_B
268455154U, // CLEI_S_D
268456692U, // CLEI_S_H
268460882U, // CLEI_S_W
268453212U, // CLEI_U_B
268455621U, // CLEI_U_D
268456980U, // CLEI_U_H
268461350U, // CLEI_U_W
268452979U, // CLE_S_B
268455136U, // CLE_S_D
268456674U, // CLE_S_H
268460864U, // CLE_S_W
268453194U, // CLE_U_B
268455603U, // CLE_U_D
268456962U, // CLE_U_H
268461332U, // CLE_U_W
22897U, // CLO
22897U, // CLO_MM
22897U, // CLO_MMR6
22897U, // CLO_R6
268453017U, // CLTI_S_B
268455174U, // CLTI_S_D
268456712U, // CLTI_S_H
268460902U, // CLTI_S_W
268453232U, // CLTI_U_B
268455641U, // CLTI_U_D
268457000U, // CLTI_U_H
268461370U, // CLTI_U_W
268453085U, // CLT_S_B
268455252U, // CLT_S_D
268456800U, // CLT_S_H
268461030U, // CLT_S_W
268453312U, // CLT_U_B
268455731U, // CLT_U_D
268457090U, // CLT_U_H
268461460U, // CLT_U_W
26235U, // CLZ
26235U, // CLZ_MM
26235U, // CLZ_MMR6
26235U, // CLZ_R6
268453562U, // CMPGDU_EQ_QB
268453562U, // CMPGDU_EQ_QB_MMR2
268453467U, // CMPGDU_LE_QB
268453467U, // CMPGDU_LE_QB_MMR2
268453681U, // CMPGDU_LT_QB
268453681U, // CMPGDU_LT_QB_MMR2
268453576U, // CMPGU_EQ_QB
268453576U, // CMPGU_EQ_QB_MM
268453481U, // CMPGU_LE_QB
268453481U, // CMPGU_LE_QB_MM
268453695U, // CMPGU_LT_QB
268453695U, // CMPGU_LT_QB_MM
18133U, // CMPU_EQ_QB
18133U, // CMPU_EQ_QB_MM
18038U, // CMPU_LE_QB
18038U, // CMPU_LE_QB_MM
18252U, // CMPU_LT_QB
18252U, // CMPU_LT_QB_MM
268454444U, // CMP_AF_D_MMR6
268458917U, // CMP_AF_S_MMR6
268454883U, // CMP_EQ_D
268454883U, // CMP_EQ_D_MMR6
21924U, // CMP_EQ_PH
21924U, // CMP_EQ_PH_MM
268459121U, // CMP_EQ_S
268459121U, // CMP_EQ_S_MMR6
268454444U, // CMP_F_D
268458917U, // CMP_F_S
268454288U, // CMP_LE_D
268454288U, // CMP_LE_D_MMR6
21820U, // CMP_LE_PH
21820U, // CMP_LE_PH_MM
268458838U, // CMP_LE_S
268458838U, // CMP_LE_S_MMR6
268455374U, // CMP_LT_D
268455374U, // CMP_LT_D_MMR6
22093U, // CMP_LT_PH
22093U, // CMP_LT_PH_MM
268459226U, // CMP_LT_S
268459226U, // CMP_LT_S_MMR6
268454462U, // CMP_SAF_D
268454462U, // CMP_SAF_D_MMR6
268458927U, // CMP_SAF_S
268458927U, // CMP_SAF_S_MMR6
268454910U, // CMP_SEQ_D
268454910U, // CMP_SEQ_D_MMR6
268459140U, // CMP_SEQ_S
268459140U, // CMP_SEQ_S_MMR6
268454325U, // CMP_SLE_D
268454325U, // CMP_SLE_D_MMR6
268458867U, // CMP_SLE_S
268458867U, // CMP_SLE_S_MMR6
268455401U, // CMP_SLT_D
268455401U, // CMP_SLT_D_MMR6
268459245U, // CMP_SLT_S
268459245U, // CMP_SLT_S_MMR6
268454958U, // CMP_SUEQ_D
268454958U, // CMP_SUEQ_D_MMR6
268459171U, // CMP_SUEQ_S
268459171U, // CMP_SUEQ_S_MMR6
268454373U, // CMP_SULE_D
268454373U, // CMP_SULE_D_MMR6
268458898U, // CMP_SULE_S
268458898U, // CMP_SULE_S_MMR6
268455449U, // CMP_SULT_D
268455449U, // CMP_SULT_D_MMR6
268459276U, // CMP_SULT_S
268459276U, // CMP_SULT_S_MMR6
268454831U, // CMP_SUN_D
268454831U, // CMP_SUN_D_MMR6
268459085U, // CMP_SUN_S
268459085U, // CMP_SUN_S_MMR6
268454938U, // CMP_UEQ_D
268454938U, // CMP_UEQ_D_MMR6
268459160U, // CMP_UEQ_S
268459160U, // CMP_UEQ_S_MMR6
268454353U, // CMP_ULE_D
268454353U, // CMP_ULE_D_MMR6
268458887U, // CMP_ULE_S
268458887U, // CMP_ULE_S_MMR6
268455429U, // CMP_ULT_D
268455429U, // CMP_ULT_D_MMR6
268459265U, // CMP_ULT_S
268459265U, // CMP_ULT_S_MMR6
268454813U, // CMP_UN_D
268454813U, // CMP_UN_D_MMR6
268459075U, // CMP_UN_S
268459075U, // CMP_UN_S_MMR6
2684372228U, // COPY_S_B
2684374417U, // COPY_S_D
2684375954U, // COPY_S_H
2684380206U, // COPY_S_W
2684372443U, // COPY_U_B
2684376221U, // COPY_U_H
2684380613U, // COPY_U_W
268453406U, // CRC32B
268453414U, // CRC32CB
268455948U, // CRC32CD
268457204U, // CRC32CH
268461609U, // CRC32CW
268455940U, // CRC32D
268457184U, // CRC32H
268461601U, // CRC32W
8945789U, // CTC1
8945789U, // CTC1_MM
8946005U, // CTC2_MM
17116U, // CTCMSA
23347U, // CVT_D32_S
23347U, // CVT_D32_S_MM
24571U, // CVT_D32_W
24571U, // CVT_D32_W_MM
22477U, // CVT_D64_L
23347U, // CVT_D64_S
23347U, // CVT_D64_S_MM
24571U, // CVT_D64_W
24571U, // CVT_D64_W_MM
22477U, // CVT_D_L_MMR6
19251U, // CVT_L_D64
19251U, // CVT_L_D64_MM
19251U, // CVT_L_D_MMR6
23572U, // CVT_L_S
23572U, // CVT_L_S_MM
23572U, // CVT_L_S_MMR6
268459190U, // CVT_PS_S64
19598U, // CVT_S_D32
19598U, // CVT_S_D32_MM
19598U, // CVT_S_D64
19598U, // CVT_S_D64_MM
22486U, // CVT_S_L
22486U, // CVT_S_L_MMR6
22731U, // CVT_S_PL64
24262U, // CVT_S_PU64
25326U, // CVT_S_W
25326U, // CVT_S_W_MM
25326U, // CVT_S_W_MMR6
20426U, // CVT_W_D32
20426U, // CVT_W_D32_MM
20426U, // CVT_W_D64
20426U, // CVT_W_D64_MM
23914U, // CVT_W_S
23914U, // CVT_W_S_MM
23914U, // CVT_W_S_MMR6
268454875U, // C_EQ_D32
268454875U, // C_EQ_D32_MM
268454875U, // C_EQ_D64
268454875U, // C_EQ_D64_MM
268459113U, // C_EQ_S
268459113U, // C_EQ_S_MM
268454437U, // C_F_D32
268454437U, // C_F_D32_MM
268454437U, // C_F_D64
268454437U, // C_F_D64_MM
268458910U, // C_F_S
268458910U, // C_F_S_MM
268454280U, // C_LE_D32
268454280U, // C_LE_D32_MM
268454280U, // C_LE_D64
268454280U, // C_LE_D64_MM
268458830U, // C_LE_S
268458830U, // C_LE_S_MM
268455366U, // C_LT_D32
268455366U, // C_LT_D32_MM
268455366U, // C_LT_D64
268455366U, // C_LT_D64_MM
268459218U, // C_LT_S
268459218U, // C_LT_S_MM
268454271U, // C_NGE_D32
268454271U, // C_NGE_D32_MM
268454271U, // C_NGE_D64
268454271U, // C_NGE_D64_MM
268458821U, // C_NGE_S
268458821U, // C_NGE_S_MM
268454306U, // C_NGLE_D32
268454306U, // C_NGLE_D32_MM
268454306U, // C_NGLE_D64
268454306U, // C_NGLE_D64_MM
268458848U, // C_NGLE_S
268458848U, // C_NGLE_S_MM
268454723U, // C_NGL_D32
268454723U, // C_NGL_D32_MM
268454723U, // C_NGL_D64
268454723U, // C_NGL_D64_MM
268459044U, // C_NGL_S
268459044U, // C_NGL_S_MM
268455357U, // C_NGT_D32
268455357U, // C_NGT_D32_MM
268455357U, // C_NGT_D64
268455357U, // C_NGT_D64_MM
268459209U, // C_NGT_S
268459209U, // C_NGT_S_MM
268454316U, // C_OLE_D32
268454316U, // C_OLE_D32_MM
268454316U, // C_OLE_D64
268454316U, // C_OLE_D64_MM
268458858U, // C_OLE_S
268458858U, // C_OLE_S_MM
268455392U, // C_OLT_D32
268455392U, // C_OLT_D32_MM
268455392U, // C_OLT_D64
268455392U, // C_OLT_D64_MM
268459236U, // C_OLT_S
268459236U, // C_OLT_S_MM
268454901U, // C_SEQ_D32
268454901U, // C_SEQ_D32_MM
268454901U, // C_SEQ_D64
268454901U, // C_SEQ_D64_MM
268459131U, // C_SEQ_S
268459131U, // C_SEQ_S_MM
268454507U, // C_SF_D32
268454507U, // C_SF_D32_MM
268454507U, // C_SF_D64
268454507U, // C_SF_D64_MM
268458956U, // C_SF_S
268458956U, // C_SF_S_MM
268454929U, // C_UEQ_D32
268454929U, // C_UEQ_D32_MM
268454929U, // C_UEQ_D64
268454929U, // C_UEQ_D64_MM
268459151U, // C_UEQ_S
268459151U, // C_UEQ_S_MM
268454344U, // C_ULE_D32
268454344U, // C_ULE_D32_MM
268454344U, // C_ULE_D64
268454344U, // C_ULE_D64_MM
268458878U, // C_ULE_S
268458878U, // C_ULE_S_MM
268455420U, // C_ULT_D32
268455420U, // C_ULT_D32_MM
268455420U, // C_ULT_D64
268455420U, // C_ULT_D64_MM
268459256U, // C_ULT_S
268459256U, // C_ULT_S_MM
268454805U, // C_UN_D32
268454805U, // C_UN_D32_MM
268454805U, // C_UN_D64
268454805U, // C_UN_D64_MM
268459067U, // C_UN_S
268459067U, // C_UN_S_MM
22968U, // CmpRxRy16
2952812417U, // CmpiRxImm16
22401U, // CmpiRxImmX16
268455962U, // DADD
268457789U, // DADDi
268459652U, // DADDiu
268459594U, // DADDu
268457820U, // DAHI
268458338U, // DALIGN
268457881U, // DATI
268457899U, // DAUI
22928U, // DBITSWAP
22896U, // DCLO
22896U, // DCLO_R6
26234U, // DCLZ
26234U, // DCLZ_R6
268459872U, // DDIV
268459780U, // DDIVU
10480U, // DERET
10480U, // DERET_MM
10480U, // DERET_MMR6
268459562U, // DEXT
268461931U, // DEXT64_32
268458313U, // DEXTM
268459773U, // DEXTU
284480U, // DI
268459449U, // DINS
268458306U, // DINSM
268459728U, // DINSU
268459873U, // DIV
268459781U, // DIVU
268459781U, // DIVU_MMR6
268459873U, // DIV_MMR6
268453106U, // DIV_S_B
268455295U, // DIV_S_D
268456821U, // DIV_S_H
268461073U, // DIV_S_W
268453321U, // DIV_U_B
268455762U, // DIV_U_D
268457099U, // DIV_U_H
268461491U, // DIV_U_W
284480U, // DI_MM
284480U, // DI_MMR6
268452558U, // DLSA
268452558U, // DLSA_R6
268451841U, // DMFC0
16488U, // DMFC1
268452160U, // DMFC2
92291392U, // DMFC2_OCTEON
268451848U, // DMFGC0
268456014U, // DMOD
268459608U, // DMODU
286222U, // DMT
1376288822U, // DMTC0
8945795U, // DMTC1
1376289115U, // DMTC2
92291419U, // DMTC2_OCTEON
1376288800U, // DMTGC0
268457776U, // DMUH
268459645U, // DMUHU
268458242U, // DMUL
24071U, // DMULT
24309U, // DMULTu
268459689U, // DMULU
268458242U, // DMUL_R6
268455203U, // DOTP_S_D
268456741U, // DOTP_S_H
268460941U, // DOTP_S_W
268455670U, // DOTP_U_D
268457029U, // DOTP_U_H
268461399U, // DOTP_U_W
285232332U, // DPADD_S_D
285233870U, // DPADD_S_H
285238060U, // DPADD_S_W
285232799U, // DPADD_U_D
285234158U, // DPADD_U_H
285238528U, // DPADD_U_W
268457628U, // DPAQX_SA_W_PH
268457628U, // DPAQX_SA_W_PH_MMR2
268457711U, // DPAQX_S_W_PH
268457711U, // DPAQX_S_W_PH_MMR2
268460401U, // DPAQ_SA_L_W
268460401U, // DPAQ_SA_L_W_MM
268457670U, // DPAQ_S_W_PH
268457670U, // DPAQ_S_W_PH_MM
268457977U, // DPAU_H_QBL
268457977U, // DPAU_H_QBL_MM
268458563U, // DPAU_H_QBR
268458563U, // DPAU_H_QBR_MM
268457749U, // DPAX_W_PH
268457749U, // DPAX_W_PH_MMR2
268457618U, // DPA_W_PH
268457618U, // DPA_W_PH_MMR2
22973U, // DPOP
268457643U, // DPSQX_SA_W_PH
268457643U, // DPSQX_SA_W_PH_MMR2
268457725U, // DPSQX_S_W_PH
268457725U, // DPSQX_S_W_PH_MMR2
268460414U, // DPSQ_SA_L_W
268460414U, // DPSQ_SA_L_W_MM
268457698U, // DPSQ_S_W_PH
268457698U, // DPSQ_S_W_PH_MM
285232299U, // DPSUB_S_D
285233849U, // DPSUB_S_H
285238027U, // DPSUB_S_W
285232766U, // DPSUB_U_D
285234137U, // DPSUB_U_H
285238495U, // DPSUB_U_W
268457989U, // DPSU_H_QBL
268457989U, // DPSU_H_QBL_MM
268458575U, // DPSU_H_QBR
268458575U, // DPSU_H_QBR_MM
268457760U, // DPSX_W_PH
268457760U, // DPSX_W_PH_MMR2
268457739U, // DPS_W_PH
268457739U, // DPS_W_PH_MMR2
268458748U, // DROTR
268452117U, // DROTR32
268459916U, // DROTRV
21736U, // DSBH
26305U, // DSDIV
20518U, // DSHD
268458175U, // DSLL
268452087U, // DSLL32
3221248191U, // DSLL64_32
268459878U, // DSLLV
268452552U, // DSRA
268452069U, // DSRA32
268459857U, // DSRAV
268458203U, // DSRL
268452095U, // DSRL32
268459885U, // DSRLV
268453796U, // DSUB
268459573U, // DSUBu
26291U, // DUDIV
285216U, // DVP
282819U, // DVPE
285216U, // DVP_MMR6
26306U, // DivRxRy16
26292U, // DivuRxRy16
10374U, // EHB
10374U, // EHB_MM
10374U, // EHB_MMR6
284492U, // EI
284492U, // EI_MM
284492U, // EI_MMR6
286227U, // EMT
10481U, // ERET
10378U, // ERETNC
10378U, // ERETNC_MMR6
10481U, // ERET_MM
10481U, // ERET_MMR6
285221U, // EVP
282825U, // EVPE
285221U, // EVP_MMR6
268459563U, // EXT
268458522U, // EXTP
268458401U, // EXTPDP
268459900U, // EXTPDPV
268459900U, // EXTPDPV_MM
268458401U, // EXTPDP_MM
268459909U, // EXTPV
268459909U, // EXTPV_MM
268458522U, // EXTP_MM
268461134U, // EXTRV_RS_W
268461134U, // EXTRV_RS_W_MM
268460688U, // EXTRV_R_W
268460688U, // EXTRV_R_W_MM
268456830U, // EXTRV_S_H
268456830U, // EXTRV_S_H_MM
268461571U, // EXTRV_W
268461571U, // EXTRV_W_MM
268461123U, // EXTR_RS_W
268461123U, // EXTR_RS_W_MM
268460667U, // EXTR_R_W
268460667U, // EXTR_R_W_MM
268456761U, // EXTR_S_H
268456761U, // EXTR_S_H_MM
268460766U, // EXTR_W
268460766U, // EXTR_W_MM
268459478U, // EXTS
268452134U, // EXTS32
268459563U, // EXT_MM
268459563U, // EXT_MMR6
19867U, // FABS_D32
19867U, // FABS_D32_MM
19867U, // FABS_D64
19867U, // FABS_D64_MM
23727U, // FABS_S
23727U, // FABS_S_MM
268454220U, // FADD_D
268454221U, // FADD_D32
268454221U, // FADD_D32_MM
268454221U, // FADD_D64
268454221U, // FADD_D64_MM
268458814U, // FADD_S
268458814U, // FADD_S_MM
285236030U, // FADD_S_MMR6
268460036U, // FADD_W
268454454U, // FCAF_D
268460155U, // FCAF_W
268454893U, // FCEQ_D
268460594U, // FCEQ_W
19874U, // FCLASS_D
25690U, // FCLASS_W
268454298U, // FCLE_D
268460078U, // FCLE_W
268455384U, // FCLT_D
268461173U, // FCLT_W
3041216U, // FCMP_D32
3041216U, // FCMP_D32_MM
3041216U, // FCMP_D64
3303360U, // FCMP_S32
3303360U, // FCMP_S32_MM
268454394U, // FCNE_D
268460112U, // FCNE_W
268455003U, // FCOR_D
268460723U, // FCOR_W
268454949U, // FCUEQ_D
268460610U, // FCUEQ_W
268454364U, // FCULE_D
268460094U, // FCULE_W
268455440U, // FCULT_D
268461189U, // FCULT_W
268454410U, // FCUNE_D
268460128U, // FCUNE_W
268454823U, // FCUN_D
268460500U, // FCUN_W
268455816U, // FDIV_D
268455817U, // FDIV_D32
268455817U, // FDIV_D32_MM
268455817U, // FDIV_D64
268455817U, // FDIV_D64_MM
268459313U, // FDIV_S
268459313U, // FDIV_S_MM
285236529U, // FDIV_S_MMR6
268461555U, // FDIV_W
268456488U, // FEXDO_H
268460516U, // FEXDO_W
268454107U, // FEXP2_D
268459939U, // FEXP2_W
19291U, // FEXUPL_D
24986U, // FEXUPL_W
19563U, // FEXUPR_D
25283U, // FEXUPR_W
19805U, // FFINT_S_D
25583U, // FFINT_S_W
20284U, // FFINT_U_D
26013U, // FFINT_U_W
19301U, // FFQL_D
24996U, // FFQL_W
19573U, // FFQR_D
25293U, // FFQR_W
17417U, // FILL_B
19276U, // FILL_D
20993U, // FILL_H
24971U, // FILL_W
18642U, // FLOG2_D
24474U, // FLOG2_W
19240U, // FLOOR_L_D64
19240U, // FLOOR_L_D_MMR6
23561U, // FLOOR_L_S
23561U, // FLOOR_L_S_MMR6
20415U, // FLOOR_W_D32
20415U, // FLOOR_W_D64
20415U, // FLOOR_W_D_MMR6
20415U, // FLOOR_W_MM
23903U, // FLOOR_W_S
23903U, // FLOOR_W_S_MM
23903U, // FLOOR_W_S_MMR6
285231444U, // FMADD_D
285237260U, // FMADD_W
268454145U, // FMAX_A_D
268459977U, // FMAX_A_W
268455891U, // FMAX_D
268461580U, // FMAX_W
268454125U, // FMIN_A_D
268459957U, // FMIN_A_W
268454797U, // FMIN_D
268460492U, // FMIN_W
20376U, // FMOV_D32
20376U, // FMOV_D32_MM
20376U, // FMOV_D64
20376U, // FMOV_D64_MM
20376U, // FMOV_D_MMR6
23864U, // FMOV_S
23864U, // FMOV_S_MM
23864U, // FMOV_S_MMR6
285231402U, // FMSUB_D
285237218U, // FMSUB_W
268454781U, // FMUL_D
268454782U, // FMUL_D32
268454782U, // FMUL_D32_MM
268454782U, // FMUL_D64
268454782U, // FMUL_D64_MM
268459053U, // FMUL_S
268459053U, // FMUL_S_MM
285236269U, // FMUL_S_MMR6
268460476U, // FMUL_W
19068U, // FNEG_D32
19068U, // FNEG_D32_MM
19068U, // FNEG_D64
19068U, // FNEG_D64_MM
23516U, // FNEG_S
23516U, // FNEG_S_MM
23516U, // FNEG_S_MMR6
3523778503U, // FORK
19402U, // FRCP_D
25069U, // FRCP_W
20022U, // FRINT_D
25759U, // FRINT_W
20050U, // FRSQRT_D
25787U, // FRSQRT_W
268454473U, // FSAF_D
268460163U, // FSAF_W
268454921U, // FSEQ_D
268460602U, // FSEQ_W
268454336U, // FSLE_D
268460086U, // FSLE_W
268455412U, // FSLT_D
268461181U, // FSLT_W
268454402U, // FSNE_D
268460120U, // FSNE_W
268455011U, // FSOR_D
268460731U, // FSOR_W
20041U, // FSQRT_D
20042U, // FSQRT_D32
20042U, // FSQRT_D32_MM
20042U, // FSQRT_D64
20042U, // FSQRT_D64_MM
23841U, // FSQRT_S
23841U, // FSQRT_S_MM
25778U, // FSQRT_W
268454178U, // FSUB_D
268454179U, // FSUB_D32
268454179U, // FSUB_D32_MM
268454179U, // FSUB_D64
268454179U, // FSUB_D64_MM
268458796U, // FSUB_S
268458796U, // FSUB_S_MM
285236012U, // FSUB_S_MMR6
268459994U, // FSUB_W
268454970U, // FSUEQ_D
268460619U, // FSUEQ_W
268454385U, // FSULE_D
268460103U, // FSULE_W
268455461U, // FSULT_D
268461198U, // FSULT_W
268454419U, // FSUNE_D
268460137U, // FSUNE_W
268454842U, // FSUN_D
268460508U, // FSUN_W
19816U, // FTINT_S_D
25594U, // FTINT_S_W
20295U, // FTINT_U_D
26024U, // FTINT_U_W
268456565U, // FTQ_H
268460628U, // FTQ_W
19638U, // FTRUNC_S_D
25366U, // FTRUNC_S_W
20105U, // FTRUNC_U_D
25834U, // FTRUNC_U_W
284598U, // GINVI
284598U, // GINVI_MMR6
100687389U, // GINVT
100687389U, // GINVT_MMR6
268455106U, // HADD_S_D
268456644U, // HADD_S_H
268460834U, // HADD_S_W
268455573U, // HADD_U_D
268456932U, // HADD_U_H
268461302U, // HADD_U_W
268455073U, // HSUB_S_D
268456623U, // HSUB_S_H
268460801U, // HSUB_S_W
268455540U, // HSUB_U_D
268456911U, // HSUB_U_H
268461269U, // HSUB_U_W
366747U, // HYPCALL
366747U, // HYPCALL_MM
268453376U, // ILVEV_B
268455807U, // ILVEV_D
268457154U, // ILVEV_H
268461546U, // ILVEV_W
268452904U, // ILVL_B
268454789U, // ILVL_D
268456480U, // ILVL_H
268460484U, // ILVL_W
268452656U, // ILVOD_B
268454262U, // ILVOD_D
268456282U, // ILVOD_H
268460069U, // ILVOD_W
268452952U, // ILVR_B
268455046U, // ILVR_D
268456605U, // ILVR_H
268460774U, // ILVR_W
268459444U, // INS
112477479U, // INSERT_B
120868415U, // INSERT_D
129258421U, // INSERT_H
137651368U, // INSERT_W
16801684U, // INSV
146031417U, // INSVE_B
154421788U, // INSVE_D
162812259U, // INSVE_H
171204722U, // INSVE_W
16801684U, // INSV_MM
268459444U, // INS_MM
268459444U, // INS_MMR6
284605U, // J
284644U, // JAL
23248U, // JALR
285392U, // JALR16_MM
23248U, // JALR64
285392U, // JALRC16_MMR6
17972U, // JALRC_HB_MMR6
18511U, // JALRC_MMR6
279095U, // JALRS16_MM
24015U, // JALRS_MM
17989U, // JALR_HB
17989U, // JALR_HB64
23248U, // JALR_MM
286107U, // JALS_MM
288328U, // JALX
288328U, // JALX_MM
284644U, // JAL_MM
18390U, // JIALC
18390U, // JIALC64
18390U, // JIALC_MMR6
18379U, // JIC
18379U, // JIC64
18379U, // JIC_MMR6
285388U, // JR
279082U, // JR16_MM
285388U, // JR64
285193U, // JRADDIUSP
280650U, // JRC16_MM
278960U, // JRC16_MMR6
285181U, // JRCADDIUSP_MMR6
280126U, // JR_HB
280126U, // JR_HB64
280126U, // JR_HB64_R6
280126U, // JR_HB_R6
285388U, // JR_MM
284605U, // J_MM
3839972U, // Jal16
4102116U, // JalB16
10367U, // JrRa16
10359U, // JrcRa16
280650U, // JrcRx16
280655U, // JumpLinkReg16
25183822U, // LB
25183822U, // LB64
25186392U, // LBE
25186392U, // LBE_MM
25182791U, // LBU16_MM
3774899790U, // LBUX
3774899790U, // LBUX_MM
25189936U, // LBU_MMR6
25183822U, // LB_MM
25183822U, // LB_MMR6
25189936U, // LBu
25189936U, // LBu64
25186523U, // LBuE
25186523U, // LBuE_MM
25189936U, // LBu_MM
25186351U, // LD
25182294U, // LDC1
25182294U, // LDC164
25182294U, // LDC1_D64_MMR6
25182294U, // LDC1_MM
25182510U, // LDC2
25182510U, // LDC2_MMR6
25182510U, // LDC2_R6
25182595U, // LDC3
17243U, // LDI_B
19084U, // LDI_D
20869U, // LDI_H
24821U, // LDI_W
25188416U, // LDL
18457U, // LDPC
25189002U, // LDR
3774890134U, // LDXC1
3774890134U, // LDXC164
25183009U, // LD_B
25184615U, // LD_D
25186635U, // LD_H
25190422U, // LD_W
67133061U, // LEA_ADDiu
67133060U, // LEA_ADDiu64
67133061U, // LEA_ADDiu_MM
25187587U, // LH
25187587U, // LH64
25186444U, // LHE
25186444U, // LHE_MM
25182814U, // LHU16_MM
3774899779U, // LHX
3774899779U, // LHX_MM
25187587U, // LH_MM
25190008U, // LHu
25190008U, // LHu64
25186529U, // LHuE
25186529U, // LHuE_MM
25190008U, // LHu_MM
16878U, // LI16_MM
16878U, // LI16_MMR6
25188512U, // LL
25188512U, // LL64
25188512U, // LL64_R6
25186355U, // LLD
25186355U, // LLD_R6
25186467U, // LLE
25186467U, // LLE_MM
25188512U, // LL_MM
25188512U, // LL_MMR6
25188512U, // LL_R6
268452559U, // LSA
4061741775U, // LSA_MMR6
268452559U, // LSA_R6
92297137U, // LUI_MMR6
3774890148U, // LUXC1
3774890148U, // LUXC164
3774890148U, // LUXC1_MM
92297137U, // LUi
92297137U, // LUi64
92297137U, // LUi_MM
25191987U, // LW
25182821U, // LW16_MM
25191987U, // LW64
25182346U, // LWC1
25182346U, // LWC1_MM
25182562U, // LWC2
25182562U, // LWC2_MMR6
25182562U, // LWC2_R6
25182607U, // LWC3
25191987U, // LWDSP
25191987U, // LWDSP_MM
25186541U, // LWE
25186541U, // LWE_MM
25191987U, // LWGP_MM
25188630U, // LWL
25188630U, // LWL64
25186472U, // LWLE
25186472U, // LWLE_MM
25188630U, // LWL_MM
49675U, // LWM16_MM
49675U, // LWM16_MMR6
49415U, // LWM32_MM
18494U, // LWPC
18494U, // LWPC_MMR6
176183850U, // LWP_MM
25189136U, // LWR
25189136U, // LWR64
25186511U, // LWRE
25186511U, // LWRE_MM
25189136U, // LWR_MM
25191987U, // LWSP_MM
18487U, // LWUPC
25190155U, // LWU_MM
3774899796U, // LWX
3774890162U, // LWXC1
3774890162U, // LWXC1_MM
3774897628U, // LWXS_MM
3774899796U, // LWX_MM
25191987U, // LW_MM
25191987U, // LW_MMR6
25190155U, // LWu
25183822U, // LbRxRyOffMemX16
25189936U, // LbuRxRyOffMemX16
25187587U, // LhRxRyOffMemX16
25190008U, // LhuRxRyOffMemX16
2952812408U, // LiRxImm16
22382U, // LiRxImmAlignX16
22392U, // LiRxImmX16
2147509811U, // LwRxPcTcp16
26163U, // LwRxPcTcpX16
25191987U, // LwRxRyOffMemX16
25191987U, // LwRxSpImmX16
20512U, // MADD
285231706U, // MADDF_D
285231706U, // MADDF_D_MMR6
285236163U, // MADDF_S
285236163U, // MADDF_S_MMR6
285233753U, // MADDR_Q_H
285237789U, // MADDR_Q_W
24145U, // MADDU
268459601U, // MADDU_DSP
268459601U, // MADDU_DSP_MM
24145U, // MADDU_MM
285230574U, // MADDV_B
285233005U, // MADDV_D
285234352U, // MADDV_H
285238744U, // MADDV_W
268454229U, // MADD_D32
268454229U, // MADD_D32_MM
268454229U, // MADD_D64
268455968U, // MADD_DSP
268455968U, // MADD_DSP_MM
20512U, // MADD_MM
285233723U, // MADD_Q_H
285237759U, // MADD_Q_W
268458813U, // MADD_S
268458813U, // MADD_S_MM
268458083U, // MAQ_SA_W_PHL
268458083U, // MAQ_SA_W_PHL_MM
268458644U, // MAQ_SA_W_PHR
268458644U, // MAQ_SA_W_PHR_MM
268458111U, // MAQ_S_W_PHL
268458111U, // MAQ_S_W_PHL_MM
268458672U, // MAQ_S_W_PHR
268458672U, // MAQ_S_W_PHR_MM
268454170U, // MAXA_D
268454170U, // MAXA_D_MMR6
268458786U, // MAXA_S
268458786U, // MAXA_S_MMR6
268453027U, // MAXI_S_B
268455184U, // MAXI_S_D
268456722U, // MAXI_S_H
268460912U, // MAXI_S_W
268453242U, // MAXI_U_B
268455651U, // MAXI_U_D
268457010U, // MAXI_U_H
268461380U, // MAXI_U_W
268452608U, // MAX_A_B
268454146U, // MAX_A_D
268456234U, // MAX_A_H
268459978U, // MAX_A_W
268455892U, // MAX_D
268455892U, // MAX_D_MMR6
268459379U, // MAX_S
268453115U, // MAX_S_B
268455304U, // MAX_S_D
268456841U, // MAX_S_H
268459379U, // MAX_S_MMR6
268461093U, // MAX_S_W
268453330U, // MAX_U_B
268455771U, // MAX_U_D
268457108U, // MAX_U_H
268461500U, // MAX_U_W
268451842U, // MFC0
268451842U, // MFC0_MMR6
16489U, // MFC1
16489U, // MFC1_D64
16489U, // MFC1_MM
16489U, // MFC1_MMR6
268452161U, // MFC2
16705U, // MFC2_MMR6
268451849U, // MFGC0
268451849U, // MFGC0_MM
268451880U, // MFHC0_MMR6
16495U, // MFHC1_D32
16495U, // MFHC1_D32_MM
16495U, // MFHC1_D64
16495U, // MFHC1_D64_MM
16711U, // MFHC2_MMR6
268451856U, // MFHGC0
268451856U, // MFHGC0_MM
284514U, // MFHI
279014U, // MFHI16_MM
284514U, // MFHI64
22370U, // MFHI_DSP
22370U, // MFHI_DSP_MM
284514U, // MFHI_MM
285046U, // MFLO
279065U, // MFLO16_MM
285046U, // MFLO64
22902U, // MFLO_DSP
22902U, // MFLO_DSP_MM
285046U, // MFLO_MM
268458742U, // MFTR
268454155U, // MINA_D
268454155U, // MINA_D_MMR6
268458778U, // MINA_S
268458778U, // MINA_S_MMR6
268453007U, // MINI_S_B
268455164U, // MINI_S_D
268456702U, // MINI_S_H
268460892U, // MINI_S_W
268453222U, // MINI_U_B
268455631U, // MINI_U_D
268456990U, // MINI_U_H
268461360U, // MINI_U_W
268452589U, // MIN_A_B
268454126U, // MIN_A_D
268456215U, // MIN_A_H
268459958U, // MIN_A_W
268454798U, // MIN_D
268454798U, // MIN_D_MMR6
268459060U, // MIN_S
268453037U, // MIN_S_B
268455194U, // MIN_S_D
268456732U, // MIN_S_H
268459060U, // MIN_S_MMR6
268460932U, // MIN_S_W
268453252U, // MIN_U_B
268455661U, // MIN_U_D
268457020U, // MIN_U_H
268461390U, // MIN_U_W
268456015U, // MOD
268453794U, // MODSUB
268453794U, // MODSUB_MM
268459609U, // MODU
268459609U, // MODU_MMR6
268456015U, // MOD_MMR6
268452970U, // MOD_S_B
268455127U, // MOD_S_D
268456665U, // MOD_S_H
268460855U, // MOD_S_W
268453185U, // MOD_U_B
268455594U, // MOD_U_D
268456953U, // MOD_U_H
268461323U, // MOD_U_W
20711U, // MOVE16_MM
16848U, // MOVE16_MMR6
268458409U, // MOVEP_MM
268458409U, // MOVEP_MMR6
24343U, // MOVE_V
268454515U, // MOVF_D32
268454515U, // MOVF_D32_MM
268454515U, // MOVF_D64
268456195U, // MOVF_I
268456195U, // MOVF_I64
268456195U, // MOVF_I_MM
268458964U, // MOVF_S
268458964U, // MOVF_S_MM
268454850U, // MOVN_I64_D64
268458346U, // MOVN_I64_I
268458346U, // MOVN_I64_I64
268459096U, // MOVN_I64_S
268454850U, // MOVN_I_D32
268454850U, // MOVN_I_D32_MM
268454850U, // MOVN_I_D64
268458346U, // MOVN_I_I
268458346U, // MOVN_I_I64
268458346U, // MOVN_I_MM
268459096U, // MOVN_I_S
268459096U, // MOVN_I_S_MM
268455522U, // MOVT_D32
268455522U, // MOVT_D32_MM
268455522U, // MOVT_D64
268459556U, // MOVT_I
268459556U, // MOVT_I64
268459556U, // MOVT_I_MM
268459305U, // MOVT_S
268459305U, // MOVT_S_MM
268455932U, // MOVZ_I64_D64
268461729U, // MOVZ_I64_I
268461729U, // MOVZ_I64_I64
268459406U, // MOVZ_I64_S
268455932U, // MOVZ_I_D32
268455932U, // MOVZ_I_D32_MM
268455932U, // MOVZ_I_D64
268461729U, // MOVZ_I_I
268461729U, // MOVZ_I_I64
268461729U, // MOVZ_I_MM
268459406U, // MOVZ_I_S
268459406U, // MOVZ_I_S_MM
18346U, // MSUB
285231697U, // MSUBF_D
285231697U, // MSUBF_D_MMR6
285236154U, // MSUBF_S
285236154U, // MSUBF_S_MMR6
285233742U, // MSUBR_Q_H
285237778U, // MSUBR_Q_W
24124U, // MSUBU
268459580U, // MSUBU_DSP
268459580U, // MSUBU_DSP_MM
24124U, // MSUBU_MM
285230565U, // MSUBV_B
285232996U, // MSUBV_D
285234343U, // MSUBV_H
285238735U, // MSUBV_W
268454187U, // MSUB_D32
268454187U, // MSUB_D32_MM
268454187U, // MSUB_D64
268453802U, // MSUB_DSP
268453802U, // MSUB_DSP_MM
18346U, // MSUB_MM
285233713U, // MSUB_Q_H
285237749U, // MSUB_Q_W
268458795U, // MSUB_S
268458795U, // MSUB_S_MM
1376288823U, // MTC0
1376288823U, // MTC0_MMR6
8945796U, // MTC1
8945796U, // MTC1_D64
8945796U, // MTC1_D64_MM
8945796U, // MTC1_MM
8945796U, // MTC1_MMR6
1376289116U, // MTC2
8946012U, // MTC2_MMR6
1376288801U, // MTGC0
1376288801U, // MTGC0_MM
1376288815U, // MTHC0_MMR6
8994934U, // MTHC1_D32
8994934U, // MTHC1_D32_MM
8994934U, // MTHC1_D64
8994934U, // MTHC1_D64_MM
8945998U, // MTHC2_MMR6
1376288792U, // MTHGC0
1376288792U, // MTHGC0_MM
284520U, // MTHI
284520U, // MTHI64
8951656U, // MTHI_DSP
8951656U, // MTHI_DSP_MM
284520U, // MTHI_MM
8952240U, // MTHLIP
8952240U, // MTHLIP_MM
285059U, // MTLO
285059U, // MTLO64
8952195U, // MTLO_DSP
8952195U, // MTLO_DSP_MM
285059U, // MTLO_MM
278595U, // MTM0
278720U, // MTM1
278894U, // MTM2
278601U, // MTP0
278726U, // MTP1
278900U, // MTP2
34118403U, // MTTR
268457777U, // MUH
268459646U, // MUHU
268459646U, // MUHU_MMR6
268457777U, // MUH_MMR6
268458243U, // MUL
268458124U, // MULEQ_S_W_PHL
268458124U, // MULEQ_S_W_PHL_MM
268458685U, // MULEQ_S_W_PHR
268458685U, // MULEQ_S_W_PHR_MM
268458001U, // MULEU_S_PH_QBL
268458001U, // MULEU_S_PH_QBL_MM
268458587U, // MULEU_S_PH_QBR
268458587U, // MULEU_S_PH_QBR_MM
268457537U, // MULQ_RS_PH
268457537U, // MULQ_RS_PH_MM
268461112U, // MULQ_RS_W
268461112U, // MULQ_RS_W_MMR2
268457481U, // MULQ_S_PH
268457481U, // MULQ_S_PH_MMR2
268460971U, // MULQ_S_W
268460971U, // MULQ_S_W_MMR2
268456548U, // MULR_Q_H
268460584U, // MULR_Q_W
268457683U, // MULSAQ_S_W_PH
268457683U, // MULSAQ_S_W_PH_MM
268457658U, // MULSA_W_PH
268457658U, // MULSA_W_PH_MMR2
24072U, // MULT
268459766U, // MULTU_DSP
268459766U, // MULTU_DSP_MM
268459528U, // MULT_DSP
268459528U, // MULT_DSP_MM
24072U, // MULT_MM
24310U, // MULTu
24310U, // MULTu_MM
268459683U, // MULU
268459683U, // MULU_MMR6
268453385U, // MULV_B
268455824U, // MULV_D
268457163U, // MULV_H
268461563U, // MULV_W
268458243U, // MUL_MM
268458243U, // MUL_MMR6
268457354U, // MUL_PH
268457354U, // MUL_PH_MMR2
268456517U, // MUL_Q_H
268460553U, // MUL_Q_W
268458243U, // MUL_R6
268457449U, // MUL_S_PH
268457449U, // MUL_S_PH_MMR2
284514U, // Mfhi16
285046U, // Mflo16
20711U, // Move32R16
20711U, // MoveR3216
17168U, // NLOC_B
18748U, // NLOC_D
20794U, // NLOC_H
24555U, // NLOC_W
17176U, // NLZC_B
18756U, // NLZC_D
20802U, // NLZC_H
24563U, // NLZC_W
268454237U, // NMADD_D32
268454237U, // NMADD_D32_MM
268454237U, // NMADD_D64
268458812U, // NMADD_S
268458812U, // NMADD_S_MM
268454195U, // NMSUB_D32
268454195U, // NMSUB_D32_MM
268454195U, // NMSUB_D64
268458794U, // NMSUB_S
268458794U, // NMSUB_S_MM
268458710U, // NOR
268458710U, // NOR64
268452793U, // NORI_B
268458710U, // NOR_MM
268458710U, // NOR_MMR6
268459815U, // NOR_V
16960U, // NOT16_MM
16960U, // NOT16_MMR6
20745U, // NegRxRy16
24088U, // NotRxRy16
268458711U, // OR
10043953U, // OR16_MM
10043953U, // OR16_MMR6
268458711U, // OR64
268452794U, // ORI_B
268457876U, // ORI_MMR6
268458711U, // OR_MM
268458711U, // OR_MMR6
268459816U, // OR_V
268457876U, // ORi
268457876U, // ORi64
268457876U, // ORi_MM
16800471U, // OrRxRxRy16
268457343U, // PACKRL_PH
268457343U, // PACKRL_PH_MM
10385U, // PAUSE
10385U, // PAUSE_MM
10385U, // PAUSE_MMR6
268453367U, // PCKEV_B
268455798U, // PCKEV_D
268457145U, // PCKEV_H
268461537U, // PCKEV_W
268452647U, // PCKOD_B
268454253U, // PCKOD_D
268456273U, // PCKOD_H
268460060U, // PCKOD_W
17695U, // PCNT_B
20014U, // PCNT_D
21421U, // PCNT_H
25751U, // PCNT_W
268457307U, // PICK_PH
268457307U, // PICK_PH_MM
268453526U, // PICK_QB
268453526U, // PICK_QB_MM
268459455U, // PLL_PS64
268459463U, // PLU_PS64
22974U, // POP
22576U, // PRECEQU_PH_QBL
17041U, // PRECEQU_PH_QBLA
17041U, // PRECEQU_PH_QBLA_MM
22576U, // PRECEQU_PH_QBL_MM
23162U, // PRECEQU_PH_QBR
17079U, // PRECEQU_PH_QBRA
17079U, // PRECEQU_PH_QBRA_MM
23162U, // PRECEQU_PH_QBR_MM
22641U, // PRECEQ_W_PHL
22641U, // PRECEQ_W_PHL_MM
23202U, // PRECEQ_W_PHR
23202U, // PRECEQ_W_PHR_MM
22561U, // PRECEU_PH_QBL
17025U, // PRECEU_PH_QBLA
17025U, // PRECEU_PH_QBLA_MM
22561U, // PRECEU_PH_QBL_MM
23147U, // PRECEU_PH_QBR
17063U, // PRECEU_PH_QBRA
17063U, // PRECEU_PH_QBRA_MM
23147U, // PRECEU_PH_QBR_MM
268457259U, // PRECRQU_S_QB_PH
268457259U, // PRECRQU_S_QB_PH_MM
268460203U, // PRECRQ_PH_W
268460203U, // PRECRQ_PH_W_MM
268457232U, // PRECRQ_QB_PH
268457232U, // PRECRQ_QB_PH_MM
268460234U, // PRECRQ_RS_PH_W
268460234U, // PRECRQ_RS_PH_W_MM
268457246U, // PRECR_QB_PH
268457246U, // PRECR_QB_PH_MMR2
268460187U, // PRECR_SRA_PH_W
268460187U, // PRECR_SRA_PH_W_MMR2
268460216U, // PRECR_SRA_R_PH_W
268460216U, // PRECR_SRA_R_PH_W_MMR2
2756861U, // PREF
2756719U, // PREFE
2756719U, // PREFE_MM
186263100U, // PREFX_MM
2756861U, // PREF_MM
2756861U, // PREF_MMR6
2756861U, // PREF_R6
268455997U, // PREPEND
268455997U, // PREPEND_MMR2
18322U, // RADDU_W_QB
18322U, // RADDU_W_QB_MM
83909103U, // RDDSP
192961007U, // RDDSP_MM
268458761U, // RDHWR
268458761U, // RDHWR64
268458761U, // RDHWR_MM
268458761U, // RDHWR_MMR6
23270U, // RDPGPR_MMR6
19410U, // RECIP_D32
19410U, // RECIP_D32_MM
19410U, // RECIP_D64
19410U, // RECIP_D64_MM
23648U, // RECIP_S
23648U, // RECIP_S_MM
22142U, // REPLV_PH
22142U, // REPLV_PH_MM
18302U, // REPLV_QB
18302U, // REPLV_QB_MM
21869U, // REPL_PH
21869U, // REPL_PH_MM
201344680U, // REPL_QB
201344680U, // REPL_QB_MM
20023U, // RINT_D
20023U, // RINT_D_MMR6
23832U, // RINT_S
23832U, // RINT_S_MMR6
268458749U, // ROTR
268459917U, // ROTRV
268459917U, // ROTRV_MM
268458749U, // ROTR_MM
19219U, // ROUND_L_D64
19219U, // ROUND_L_D_MMR6
23540U, // ROUND_L_S
23540U, // ROUND_L_S_MMR6
20394U, // ROUND_W_D32
20394U, // ROUND_W_D64
20394U, // ROUND_W_D_MMR6
20394U, // ROUND_W_MM
23882U, // ROUND_W_S
23882U, // ROUND_W_S_MM
23882U, // ROUND_W_S_MMR6
20051U, // RSQRT_D32
20051U, // RSQRT_D32_MM
20051U, // RSQRT_D64
20051U, // RSQRT_D64_MM
23840U, // RSQRT_S
23840U, // RSQRT_S_MM
0U, // Restore16
0U, // RestoreX16
268453076U, // SAT_S_B
268455243U, // SAT_S_D
268456791U, // SAT_S_H
268461021U, // SAT_S_W
268453303U, // SAT_U_B
268455722U, // SAT_U_D
268457081U, // SAT_U_H
268461451U, // SAT_U_W
25184158U, // SB
25182628U, // SB16_MM
25182628U, // SB16_MMR6
25184158U, // SB64
25186397U, // SBE
25186397U, // SBE_MM
25184158U, // SB_MM
25184158U, // SB_MMR6
4229209U, // SC
4229209U, // SC64
4229209U, // SC64_R6
4231189U, // SCD
4231189U, // SCD_R6
4231266U, // SCE
4231266U, // SCE_MM
4229209U, // SC_MM
4229209U, // SC_MMR6
4229209U, // SC_R6
25186388U, // SD
186778U, // SDBBP
115233U, // SDBBP16_MM
115233U, // SDBBP16_MMR6
367002U, // SDBBP_MM
186778U, // SDBBP_MMR6
186778U, // SDBBP_R6
25182300U, // SDC1
25182300U, // SDC164
25182300U, // SDC1_D64_MMR6
25182300U, // SDC1_MM
25182516U, // SDC2
25182516U, // SDC2_MMR6
25182516U, // SDC2_R6
25182601U, // SDC3
26306U, // SDIV
26306U, // SDIV_MM
25188421U, // SDL
25189007U, // SDR
3774890141U, // SDXC1
3774890141U, // SDXC164
17967U, // SEB
17967U, // SEB64
17967U, // SEB_MM
21757U, // SEH
21757U, // SEH64
21757U, // SEH_MM
268461702U, // SELEQZ
268461702U, // SELEQZ64
268455922U, // SELEQZ_D
268455922U, // SELEQZ_D_MMR6
268461702U, // SELEQZ_MMR6
268459396U, // SELEQZ_S
268459396U, // SELEQZ_S_MMR6
268461675U, // SELNEZ
268461675U, // SELNEZ64
268455905U, // SELNEZ_D
268455905U, // SELNEZ_D_MMR6
268461675U, // SELNEZ_MMR6
268459386U, // SELNEZ_S
268459386U, // SELNEZ_S_MMR6
285231932U, // SEL_D
285231932U, // SEL_D_MMR6
285236253U, // SEL_S
285236253U, // SEL_S_MMR6
268458553U, // SEQ
268457863U, // SEQi
25188140U, // SH
25182680U, // SH16_MM
25182680U, // SH16_MMR6
25188140U, // SH64
25186449U, // SHE
25186449U, // SHE_MM
268452675U, // SHF_B
268456301U, // SHF_H
268460172U, // SHF_W
22908U, // SHILO
24436U, // SHILOV
24436U, // SHILOV_MM
22908U, // SHILO_MM
268457588U, // SHLLV_PH
268457588U, // SHLLV_PH_MM
268453748U, // SHLLV_QB
268453748U, // SHLLV_QB_MM
268457525U, // SHLLV_S_PH
268457525U, // SHLLV_S_PH_MM
268461082U, // SHLLV_S_W
268461082U, // SHLLV_S_W_MM
268457316U, // SHLL_PH
268457316U, // SHLL_PH_MM
268453535U, // SHLL_QB
268453535U, // SHLL_QB_MM
268457438U, // SHLL_S_PH
268457438U, // SHLL_S_PH_MM
268460922U, // SHLL_S_W
268460922U, // SHLL_S_W_MM
268457578U, // SHRAV_PH
268457578U, // SHRAV_PH_MM
268453738U, // SHRAV_QB
268453738U, // SHRAV_QB_MMR2
268457426U, // SHRAV_R_PH
268457426U, // SHRAV_R_PH_MM
268453636U, // SHRAV_R_QB
268453636U, // SHRAV_R_QB_MMR2
268460677U, // SHRAV_R_W
268460677U, // SHRAV_R_W_MM
268457223U, // SHRA_PH
268457223U, // SHRA_PH_MM
268453458U, // SHRA_QB
268453458U, // SHRA_QB_MMR2
268457391U, // SHRA_R_PH
268457391U, // SHRA_R_PH_MM
268453601U, // SHRA_R_QB
268453601U, // SHRA_R_QB_MMR2
268460635U, // SHRA_R_W
268460635U, // SHRA_R_W_MM
268457608U, // SHRLV_PH
268457608U, // SHRLV_PH_MMR2
268453768U, // SHRLV_QB
268453768U, // SHRLV_QB_MM
268457334U, // SHRL_PH
268457334U, // SHRL_PH_MMR2
268453553U, // SHRL_QB
268453553U, // SHRL_QB_MM
25188140U, // SH_MM
25188140U, // SH_MMR6
200854U, // SIGRIE
200854U, // SIGRIE_MMR6
2701149018U, // SLDI_B
2701150859U, // SLDI_D
2701152644U, // SLDI_H
2701156596U, // SLDI_W
2701148960U, // SLD_B
2701150566U, // SLD_D
2701152586U, // SLD_H
2701156373U, // SLD_W
268458176U, // SLL
268452349U, // SLL16_MM
268452349U, // SLL16_MMR6
268458176U, // SLL64_32
268458176U, // SLL64_64
268452732U, // SLLI_B
268454556U, // SLLI_D
268456341U, // SLLI_H
268460293U, // SLLI_W
268459879U, // SLLV
268459879U, // SLLV_MM
268452881U, // SLL_B
268454740U, // SLL_D
268456457U, // SLL_H
268458176U, // SLL_MM
268458176U, // SLL_MMR6
268460435U, // SLL_W
268459517U, // SLT
268459517U, // SLT64
268459517U, // SLT_MM
268457887U, // SLTi
268457887U, // SLTi64
268457887U, // SLTi_MM
268459667U, // SLTiu
268459667U, // SLTiu64
268459667U, // SLTiu_MM
268459753U, // SLTu
268459753U, // SLTu64
268459753U, // SLTu_MM
268456121U, // SNE
268457808U, // SNEi
2684371923U, // SPLATI_B
2684373731U, // SPLATI_D
2684375516U, // SPLATI_H
2684379468U, // SPLATI_W
2684372238U, // SPLAT_B
2684374444U, // SPLAT_D
2684375964U, // SPLAT_H
2684380260U, // SPLAT_W
268452553U, // SRA
268452690U, // SRAI_B
268454531U, // SRAI_D
268456316U, // SRAI_H
268460268U, // SRAI_W
268452766U, // SRARI_B
268454590U, // SRARI_D
268456375U, // SRARI_H
268460327U, // SRARI_W
268452919U, // SRAR_B
268454979U, // SRAR_D
268456572U, // SRAR_H
268460699U, // SRAR_W
268459858U, // SRAV
268459858U, // SRAV_MM
268452617U, // SRA_B
268454163U, // SRA_D
268456243U, // SRA_H
268452553U, // SRA_MM
268459987U, // SRA_W
268458204U, // SRL
268452356U, // SRL16_MM
268452356U, // SRL16_MMR6
268452740U, // SRLI_B
268454564U, // SRLI_D
268456349U, // SRLI_H
268460301U, // SRLI_W
268452784U, // SRLRI_B
268454608U, // SRLRI_D
268456393U, // SRLRI_H
268460345U, // SRLRI_W
268452935U, // SRLR_B
268454995U, // SRLR_D
268456588U, // SRLR_H
268460715U, // SRLR_W
268459886U, // SRLV
268459886U, // SRLV_MM
268452888U, // SRL_B
268454765U, // SRL_D
268456464U, // SRL_H
268458204U, // SRL_MM
268460460U, // SRL_W
10450U, // SSNOP
10450U, // SSNOP_MM
10450U, // SSNOP_MMR6
25183537U, // ST_B
25185884U, // ST_D
25187263U, // ST_H
25191621U, // ST_W
268453797U, // SUB
268457287U, // SUBQH_PH
268457287U, // SUBQH_PH_MMR2
268457402U, // SUBQH_R_PH
268457402U, // SUBQH_R_PH_MMR2
268460645U, // SUBQH_R_W
268460645U, // SUBQH_R_W_MMR2
268460250U, // SUBQH_W
268460250U, // SUBQH_W_MMR2
268457362U, // SUBQ_PH
268457362U, // SUBQ_PH_MM
268457459U, // SUBQ_S_PH
268457459U, // SUBQ_S_PH_MM
268460951U, // SUBQ_S_W
268460951U, // SUBQ_S_W_MM
268453291U, // SUBSUS_U_B
268455710U, // SUBSUS_U_D
268457069U, // SUBSUS_U_H
268461439U, // SUBSUS_U_W
268453094U, // SUBSUU_S_B
268455283U, // SUBSUU_S_D
268456809U, // SUBSUU_S_H
268461061U, // SUBSUU_S_W
268453056U, // SUBS_S_B
268455223U, // SUBS_S_D
268456771U, // SUBS_S_H
268461001U, // SUBS_S_W
268453271U, // SUBS_U_B
268455690U, // SUBS_U_D
268457049U, // SUBS_U_H
268461419U, // SUBS_U_W
268452430U, // SUBU16_MM
268452430U, // SUBU16_MMR6
268453506U, // SUBUH_QB
268453506U, // SUBUH_QB_MMR2
268453612U, // SUBUH_R_QB
268453612U, // SUBUH_R_QB_MMR2
268459574U, // SUBU_MMR6
268457560U, // SUBU_PH
268457560U, // SUBU_PH_MMR2
268453720U, // SUBU_QB
268453720U, // SUBU_QB_MM
268457503U, // SUBU_S_PH
268457503U, // SUBU_S_PH_MMR2
268453659U, // SUBU_S_QB
268453659U, // SUBU_S_QB_MM
268452838U, // SUBVI_B
268454646U, // SUBVI_D
268456431U, // SUBVI_H
268460383U, // SUBVI_W
268453350U, // SUBV_B
268455781U, // SUBV_D
268457128U, // SUBV_H
268461520U, // SUBV_W
268453797U, // SUB_MM
268453797U, // SUB_MMR6
268459574U, // SUBu
268459574U, // SUBu_MM
3774890155U, // SUXC1
3774890155U, // SUXC164
3774890155U, // SUXC1_MM
25191992U, // SW
25182827U, // SW16_MM
25182827U, // SW16_MMR6
25191992U, // SW64
25182352U, // SWC1
25182352U, // SWC1_MM
25182568U, // SWC2
25182568U, // SWC2_MMR6
25182568U, // SWC2_R6
25182613U, // SWC3
25191992U, // SWDSP
25191992U, // SWDSP_MM
25186546U, // SWE
25186546U, // SWE_MM
25188635U, // SWL
25188635U, // SWL64
25186478U, // SWLE
25186478U, // SWLE_MM
25188635U, // SWL_MM
49682U, // SWM16_MM
49682U, // SWM16_MMR6
49422U, // SWM32_MM
176183855U, // SWP_MM
25189141U, // SWR
25189141U, // SWR64
25186517U, // SWRE
25186517U, // SWRE_MM
25189141U, // SWR_MM
25188884U, // SWSP_MM
25191992U, // SWSP_MMR6
3774890169U, // SWXC1
3774890169U, // SWXC1_MM
25191992U, // SW_MM
25191992U, // SW_MMR6
222996U, // SYNC
235318U, // SYNCI
235318U, // SYNCI_MM
235318U, // SYNCI_MMR6
222996U, // SYNC_MM
215059U, // SYNC_MMR6
186532U, // SYSCALL
366756U, // SYSCALL_MM
0U, // Save16
0U, // SaveX16
25184158U, // SbRxRyOffMemX16
288423U, // SebRx16
288429U, // SehRx16
25188140U, // ShRxRyOffMemX16
268458176U, // SllX16
16801639U, // SllvRxRy16
24061U, // SltRxRy16
2952812447U, // SltiRxImm16
22431U, // SltiRxImmX16
2952814227U, // SltiuRxImm16
24211U, // SltiuRxImmX16
24297U, // SltuRxRy16
268452553U, // SraX16
16801618U, // SravRxRy16
268458204U, // SrlX16
16801646U, // SrlvRxRy16
268459574U, // SubuRxRyRz16
25191992U, // SwRxRyOffMemX16
25191992U, // SwRxSpImmX16
268458558U, // TEQ
22413U, // TEQI
22413U, // TEQI_MM
268458558U, // TEQ_MM
268456064U, // TGE
22346U, // TGEI
24204U, // TGEIU
24204U, // TGEIU_MM
22346U, // TGEI_MM
268459627U, // TGEU
268459627U, // TGEU_MM
268456064U, // TGE_MM
10498U, // TLBGINV
10399U, // TLBGINVF
10399U, // TLBGINVF_MM
10498U, // TLBGINV_MM
10444U, // TLBGP
10444U, // TLBGP_MM
10461U, // TLBGR
10461U, // TLBGR_MM
10414U, // TLBGWI
10414U, // TLBGWI_MM
10473U, // TLBGWR
10473U, // TLBGWR_MM
10491U, // TLBINV
10391U, // TLBINVF
10391U, // TLBINVF_MMR6
10491U, // TLBINV_MMR6
10439U, // TLBP
10439U, // TLBP_MM
10456U, // TLBR
10456U, // TLBR_MM
10408U, // TLBWI
10408U, // TLBWI_MM
10467U, // TLBWR
10467U, // TLBWR_MM
268459522U, // TLT
22437U, // TLTI
24218U, // TLTIU_MM
22437U, // TLTI_MM
268459759U, // TLTU
268459759U, // TLTU_MM
268459522U, // TLT_MM
268456126U, // TNE
22358U, // TNEI
22358U, // TNEI_MM
268456126U, // TNE_MM
19208U, // TRUNC_L_D64
19208U, // TRUNC_L_D_MMR6
23529U, // TRUNC_L_S
23529U, // TRUNC_L_S_MMR6
20383U, // TRUNC_W_D32
20383U, // TRUNC_W_D64
20383U, // TRUNC_W_D_MMR6
20383U, // TRUNC_W_MM
23871U, // TRUNC_W_S
23871U, // TRUNC_W_S_MM
23871U, // TRUNC_W_S_MMR6
24218U, // TTLTIU
26292U, // UDIV
26292U, // UDIV_MM
268459681U, // V3MULU
268451901U, // VMM0
268459696U, // VMULU
285229890U, // VSHF_B
285231715U, // VSHF_D
285233516U, // VSHF_H
285237387U, // VSHF_W
10486U, // WAIT
368114U, // WAIT_MM
368114U, // WAIT_MMR6
83909110U, // WRDSP
192961014U, // WRDSP_MM
23278U, // WRPGPR_MMR6
21742U, // WSBH
21742U, // WSBH_MM
21742U, // WSBH_MMR6
268458721U, // XOR
10043952U, // XOR16_MM
10043952U, // XOR16_MMR6
268458721U, // XOR64
268452801U, // XORI_B
268457875U, // XORI_MMR6
268458721U, // XOR_MM
268458721U, // XOR_MMR6
268459822U, // XOR_V
268457875U, // XORi
268457875U, // XORi64
268457875U, // XORi_MM
16800481U, // XorRxRxRy16
20524U, // YIELD
};
static const uint16_t OpInfo1[] = {
0U, // PHI
0U, // INLINEASM
0U, // INLINEASM_BR
0U, // CFI_INSTRUCTION
0U, // EH_LABEL
0U, // GC_LABEL
0U, // ANNOTATION_LABEL
0U, // KILL
0U, // EXTRACT_SUBREG
0U, // INSERT_SUBREG
0U, // IMPLICIT_DEF
0U, // SUBREG_TO_REG
0U, // COPY_TO_REGCLASS
0U, // DBG_VALUE
0U, // DBG_LABEL
0U, // REG_SEQUENCE
0U, // COPY
0U, // BUNDLE
0U, // LIFETIME_START
0U, // LIFETIME_END
0U, // STACKMAP
0U, // FENTRY_CALL
0U, // PATCHPOINT
0U, // LOAD_STACK_GUARD
0U, // STATEPOINT
0U, // LOCAL_ESCAPE
0U, // FAULTING_OP
0U, // PATCHABLE_OP
0U, // PATCHABLE_FUNCTION_ENTER
0U, // PATCHABLE_RET
0U, // PATCHABLE_FUNCTION_EXIT
0U, // PATCHABLE_TAIL_CALL
0U, // PATCHABLE_EVENT_CALL
0U, // PATCHABLE_TYPED_EVENT_CALL
0U, // ICALL_BRANCH_FUNNEL
0U, // G_ADD
0U, // G_SUB
0U, // G_MUL
0U, // G_SDIV
0U, // G_UDIV
0U, // G_SREM
0U, // G_UREM
0U, // G_AND
0U, // G_OR
0U, // G_XOR
0U, // G_IMPLICIT_DEF
0U, // G_PHI
0U, // G_FRAME_INDEX
0U, // G_GLOBAL_VALUE
0U, // G_EXTRACT
0U, // G_UNMERGE_VALUES
0U, // G_INSERT
0U, // G_MERGE_VALUES
0U, // G_BUILD_VECTOR
0U, // G_BUILD_VECTOR_TRUNC
0U, // G_CONCAT_VECTORS
0U, // G_PTRTOINT
0U, // G_INTTOPTR
0U, // G_BITCAST
0U, // G_INTRINSIC_TRUNC
0U, // G_INTRINSIC_ROUND
0U, // G_LOAD
0U, // G_SEXTLOAD
0U, // G_ZEXTLOAD
0U, // G_INDEXED_LOAD
0U, // G_INDEXED_SEXTLOAD
0U, // G_INDEXED_ZEXTLOAD
0U, // G_STORE
0U, // G_INDEXED_STORE
0U, // G_ATOMIC_CMPXCHG_WITH_SUCCESS
0U, // G_ATOMIC_CMPXCHG
0U, // G_ATOMICRMW_XCHG
0U, // G_ATOMICRMW_ADD
0U, // G_ATOMICRMW_SUB
0U, // G_ATOMICRMW_AND
0U, // G_ATOMICRMW_NAND
0U, // G_ATOMICRMW_OR
0U, // G_ATOMICRMW_XOR
0U, // G_ATOMICRMW_MAX
0U, // G_ATOMICRMW_MIN
0U, // G_ATOMICRMW_UMAX
0U, // G_ATOMICRMW_UMIN
0U, // G_ATOMICRMW_FADD
0U, // G_ATOMICRMW_FSUB
0U, // G_FENCE
0U, // G_BRCOND
0U, // G_BRINDIRECT
0U, // G_INTRINSIC
0U, // G_INTRINSIC_W_SIDE_EFFECTS
0U, // G_ANYEXT
0U, // G_TRUNC
0U, // G_CONSTANT
0U, // G_FCONSTANT
0U, // G_VASTART
0U, // G_VAARG
0U, // G_SEXT
0U, // G_SEXT_INREG
0U, // G_ZEXT
0U, // G_SHL
0U, // G_LSHR
0U, // G_ASHR
0U, // G_ICMP
0U, // G_FCMP
0U, // G_SELECT
0U, // G_UADDO
0U, // G_UADDE
0U, // G_USUBO
0U, // G_USUBE
0U, // G_SADDO
0U, // G_SADDE
0U, // G_SSUBO
0U, // G_SSUBE
0U, // G_UMULO
0U, // G_SMULO
0U, // G_UMULH
0U, // G_SMULH
0U, // G_FADD
0U, // G_FSUB
0U, // G_FMUL
0U, // G_FMA
0U, // G_FMAD
0U, // G_FDIV
0U, // G_FREM
0U, // G_FPOW
0U, // G_FEXP
0U, // G_FEXP2
0U, // G_FLOG
0U, // G_FLOG2
0U, // G_FLOG10
0U, // G_FNEG
0U, // G_FPEXT
0U, // G_FPTRUNC
0U, // G_FPTOSI
0U, // G_FPTOUI
0U, // G_SITOFP
0U, // G_UITOFP
0U, // G_FABS
0U, // G_FCOPYSIGN
0U, // G_FCANONICALIZE
0U, // G_FMINNUM
0U, // G_FMAXNUM
0U, // G_FMINNUM_IEEE
0U, // G_FMAXNUM_IEEE
0U, // G_FMINIMUM
0U, // G_FMAXIMUM
0U, // G_GEP
0U, // G_PTR_MASK
0U, // G_SMIN
0U, // G_SMAX
0U, // G_UMIN
0U, // G_UMAX
0U, // G_BR
0U, // G_BRJT
0U, // G_INSERT_VECTOR_ELT
0U, // G_EXTRACT_VECTOR_ELT
0U, // G_SHUFFLE_VECTOR
0U, // G_CTTZ
0U, // G_CTTZ_ZERO_UNDEF
0U, // G_CTLZ
0U, // G_CTLZ_ZERO_UNDEF
0U, // G_CTPOP
0U, // G_BSWAP
0U, // G_BITREVERSE
0U, // G_FCEIL
0U, // G_FCOS
0U, // G_FSIN
0U, // G_FSQRT
0U, // G_FFLOOR
0U, // G_FRINT
0U, // G_FNEARBYINT
0U, // G_ADDRSPACE_CAST
0U, // G_BLOCK_ADDR
0U, // G_JUMP_TABLE
0U, // G_DYN_STACKALLOC
0U, // ABSMacro
0U, // ADJCALLSTACKDOWN
0U, // ADJCALLSTACKUP
0U, // AND_V_D_PSEUDO
0U, // AND_V_H_PSEUDO
0U, // AND_V_W_PSEUDO
0U, // ATOMIC_CMP_SWAP_I16
0U, // ATOMIC_CMP_SWAP_I16_POSTRA
0U, // ATOMIC_CMP_SWAP_I32
0U, // ATOMIC_CMP_SWAP_I32_POSTRA
0U, // ATOMIC_CMP_SWAP_I64
0U, // ATOMIC_CMP_SWAP_I64_POSTRA
0U, // ATOMIC_CMP_SWAP_I8
0U, // ATOMIC_CMP_SWAP_I8_POSTRA
0U, // ATOMIC_LOAD_ADD_I16
0U, // ATOMIC_LOAD_ADD_I16_POSTRA
0U, // ATOMIC_LOAD_ADD_I32
0U, // ATOMIC_LOAD_ADD_I32_POSTRA
0U, // ATOMIC_LOAD_ADD_I64
0U, // ATOMIC_LOAD_ADD_I64_POSTRA
0U, // ATOMIC_LOAD_ADD_I8
0U, // ATOMIC_LOAD_ADD_I8_POSTRA
0U, // ATOMIC_LOAD_AND_I16
0U, // ATOMIC_LOAD_AND_I16_POSTRA
0U, // ATOMIC_LOAD_AND_I32
0U, // ATOMIC_LOAD_AND_I32_POSTRA
0U, // ATOMIC_LOAD_AND_I64
0U, // ATOMIC_LOAD_AND_I64_POSTRA
0U, // ATOMIC_LOAD_AND_I8
0U, // ATOMIC_LOAD_AND_I8_POSTRA
0U, // ATOMIC_LOAD_NAND_I16
0U, // ATOMIC_LOAD_NAND_I16_POSTRA
0U, // ATOMIC_LOAD_NAND_I32
0U, // ATOMIC_LOAD_NAND_I32_POSTRA
0U, // ATOMIC_LOAD_NAND_I64
0U, // ATOMIC_LOAD_NAND_I64_POSTRA
0U, // ATOMIC_LOAD_NAND_I8
0U, // ATOMIC_LOAD_NAND_I8_POSTRA
0U, // ATOMIC_LOAD_OR_I16
0U, // ATOMIC_LOAD_OR_I16_POSTRA
0U, // ATOMIC_LOAD_OR_I32
0U, // ATOMIC_LOAD_OR_I32_POSTRA
0U, // ATOMIC_LOAD_OR_I64
0U, // ATOMIC_LOAD_OR_I64_POSTRA
0U, // ATOMIC_LOAD_OR_I8
0U, // ATOMIC_LOAD_OR_I8_POSTRA
0U, // ATOMIC_LOAD_SUB_I16
0U, // ATOMIC_LOAD_SUB_I16_POSTRA
0U, // ATOMIC_LOAD_SUB_I32
0U, // ATOMIC_LOAD_SUB_I32_POSTRA
0U, // ATOMIC_LOAD_SUB_I64
0U, // ATOMIC_LOAD_SUB_I64_POSTRA
0U, // ATOMIC_LOAD_SUB_I8
0U, // ATOMIC_LOAD_SUB_I8_POSTRA
0U, // ATOMIC_LOAD_XOR_I16
0U, // ATOMIC_LOAD_XOR_I16_POSTRA
0U, // ATOMIC_LOAD_XOR_I32
0U, // ATOMIC_LOAD_XOR_I32_POSTRA
0U, // ATOMIC_LOAD_XOR_I64
0U, // ATOMIC_LOAD_XOR_I64_POSTRA
0U, // ATOMIC_LOAD_XOR_I8
0U, // ATOMIC_LOAD_XOR_I8_POSTRA
0U, // ATOMIC_SWAP_I16
0U, // ATOMIC_SWAP_I16_POSTRA
0U, // ATOMIC_SWAP_I32
0U, // ATOMIC_SWAP_I32_POSTRA
0U, // ATOMIC_SWAP_I64
0U, // ATOMIC_SWAP_I64_POSTRA
0U, // ATOMIC_SWAP_I8
0U, // ATOMIC_SWAP_I8_POSTRA
0U, // B
0U, // BAL_BR
0U, // BAL_BR_MM
0U, // BEQLImmMacro
0U, // BGE
0U, // BGEImmMacro
0U, // BGEL
0U, // BGELImmMacro
0U, // BGEU
0U, // BGEUImmMacro
0U, // BGEUL
0U, // BGEULImmMacro
0U, // BGT
0U, // BGTImmMacro
0U, // BGTL
0U, // BGTLImmMacro
0U, // BGTU
0U, // BGTUImmMacro
0U, // BGTUL
0U, // BGTULImmMacro
0U, // BLE
0U, // BLEImmMacro
0U, // BLEL
0U, // BLELImmMacro
0U, // BLEU
0U, // BLEUImmMacro
0U, // BLEUL
0U, // BLEULImmMacro
0U, // BLT
0U, // BLTImmMacro
0U, // BLTL
0U, // BLTLImmMacro
0U, // BLTU
0U, // BLTUImmMacro
0U, // BLTUL
0U, // BLTULImmMacro
0U, // BNELImmMacro
0U, // BPOSGE32_PSEUDO
0U, // BSEL_D_PSEUDO
0U, // BSEL_FD_PSEUDO
0U, // BSEL_FW_PSEUDO
0U, // BSEL_H_PSEUDO
0U, // BSEL_W_PSEUDO
0U, // B_MM
0U, // B_MMR6_Pseudo
0U, // B_MM_Pseudo
0U, // BeqImm
0U, // BneImm
0U, // BteqzT8CmpX16
0U, // BteqzT8CmpiX16
0U, // BteqzT8SltX16
0U, // BteqzT8SltiX16
0U, // BteqzT8SltiuX16
0U, // BteqzT8SltuX16
0U, // BtnezT8CmpX16
0U, // BtnezT8CmpiX16
0U, // BtnezT8SltX16
0U, // BtnezT8SltiX16
0U, // BtnezT8SltiuX16
0U, // BtnezT8SltuX16
0U, // BuildPairF64
0U, // BuildPairF64_64
0U, // CFTC1
0U, // CONSTPOOL_ENTRY
0U, // COPY_FD_PSEUDO
0U, // COPY_FW_PSEUDO
0U, // CTTC1
0U, // Constant32
0U, // DMULImmMacro
0U, // DMULMacro
0U, // DMULOMacro
0U, // DMULOUMacro
0U, // DROL
0U, // DROLImm
0U, // DROR
0U, // DRORImm
0U, // DSDivIMacro
0U, // DSDivMacro
0U, // DSRemIMacro
0U, // DSRemMacro
0U, // DUDivIMacro
0U, // DUDivMacro
0U, // DURemIMacro
0U, // DURemMacro
0U, // ERet
0U, // ExtractElementF64
0U, // ExtractElementF64_64
0U, // FABS_D
0U, // FABS_W
0U, // FEXP2_D_1_PSEUDO
0U, // FEXP2_W_1_PSEUDO
0U, // FILL_FD_PSEUDO
0U, // FILL_FW_PSEUDO
0U, // GotPrologue16
0U, // INSERT_B_VIDX64_PSEUDO
0U, // INSERT_B_VIDX_PSEUDO
0U, // INSERT_D_VIDX64_PSEUDO
0U, // INSERT_D_VIDX_PSEUDO
0U, // INSERT_FD_PSEUDO
0U, // INSERT_FD_VIDX64_PSEUDO
0U, // INSERT_FD_VIDX_PSEUDO
0U, // INSERT_FW_PSEUDO
0U, // INSERT_FW_VIDX64_PSEUDO
0U, // INSERT_FW_VIDX_PSEUDO
0U, // INSERT_H_VIDX64_PSEUDO
0U, // INSERT_H_VIDX_PSEUDO
0U, // INSERT_W_VIDX64_PSEUDO
0U, // INSERT_W_VIDX_PSEUDO
0U, // JALR64Pseudo
0U, // JALRHB64Pseudo
0U, // JALRHBPseudo
0U, // JALRPseudo
0U, // JAL_MMR6
0U, // JalOneReg
0U, // JalTwoReg
0U, // LDMacro
0U, // LD_F16
0U, // LOAD_ACC128
0U, // LOAD_ACC64
0U, // LOAD_ACC64DSP
0U, // LOAD_CCOND_DSP
0U, // LONG_BRANCH_ADDiu
0U, // LONG_BRANCH_ADDiu2Op
0U, // LONG_BRANCH_DADDiu
0U, // LONG_BRANCH_DADDiu2Op
0U, // LONG_BRANCH_LUi
0U, // LONG_BRANCH_LUi2Op
0U, // LONG_BRANCH_LUi2Op_64
0U, // LWM_MM
0U, // LoadAddrImm32
0U, // LoadAddrImm64
0U, // LoadAddrReg32
0U, // LoadAddrReg64
0U, // LoadImm32
0U, // LoadImm64
0U, // LoadImmDoubleFGR
0U, // LoadImmDoubleFGR_32
0U, // LoadImmDoubleGPR
0U, // LoadImmSingleFGR
0U, // LoadImmSingleGPR
0U, // LwConstant32
0U, // MFTACX
2U, // MFTC0
0U, // MFTC1
0U, // MFTDSP
0U, // MFTGPR
0U, // MFTHC1
0U, // MFTHI
0U, // MFTLO
0U, // MIPSeh_return32
0U, // MIPSeh_return64
0U, // MSA_FP_EXTEND_D_PSEUDO
0U, // MSA_FP_EXTEND_W_PSEUDO
0U, // MSA_FP_ROUND_D_PSEUDO
0U, // MSA_FP_ROUND_W_PSEUDO
0U, // MTTACX
0U, // MTTC0
0U, // MTTC1
0U, // MTTDSP
0U, // MTTGPR
0U, // MTTHC1
0U, // MTTHI
0U, // MTTLO
0U, // MULImmMacro
0U, // MULOMacro
0U, // MULOUMacro
0U, // MultRxRy16
0U, // MultRxRyRz16
0U, // MultuRxRy16
0U, // MultuRxRyRz16
0U, // NOP
0U, // NORImm
0U, // NORImm64
0U, // NOR_V_D_PSEUDO
0U, // NOR_V_H_PSEUDO
0U, // NOR_V_W_PSEUDO
0U, // OR_V_D_PSEUDO
0U, // OR_V_H_PSEUDO
0U, // OR_V_W_PSEUDO
0U, // PseudoCMPU_EQ_QB
0U, // PseudoCMPU_LE_QB
0U, // PseudoCMPU_LT_QB
0U, // PseudoCMP_EQ_PH
0U, // PseudoCMP_LE_PH
0U, // PseudoCMP_LT_PH
0U, // PseudoCVT_D32_W
0U, // PseudoCVT_D64_L
0U, // PseudoCVT_D64_W
0U, // PseudoCVT_S_L
0U, // PseudoCVT_S_W
0U, // PseudoDMULT
0U, // PseudoDMULTu
0U, // PseudoDSDIV
0U, // PseudoDUDIV
0U, // PseudoD_SELECT_I
0U, // PseudoD_SELECT_I64
0U, // PseudoIndirectBranch
0U, // PseudoIndirectBranch64
0U, // PseudoIndirectBranch64R6
0U, // PseudoIndirectBranchR6
0U, // PseudoIndirectBranch_MM
0U, // PseudoIndirectBranch_MMR6
0U, // PseudoIndirectHazardBranch
0U, // PseudoIndirectHazardBranch64
0U, // PseudoIndrectHazardBranch64R6
0U, // PseudoIndrectHazardBranchR6
0U, // PseudoMADD
0U, // PseudoMADDU
0U, // PseudoMADDU_MM
0U, // PseudoMADD_MM
0U, // PseudoMFHI
0U, // PseudoMFHI64
0U, // PseudoMFHI_MM
0U, // PseudoMFLO
0U, // PseudoMFLO64
0U, // PseudoMFLO_MM
0U, // PseudoMSUB
0U, // PseudoMSUBU
0U, // PseudoMSUBU_MM
0U, // PseudoMSUB_MM
0U, // PseudoMTLOHI
0U, // PseudoMTLOHI64
0U, // PseudoMTLOHI_DSP
0U, // PseudoMTLOHI_MM
0U, // PseudoMULT
0U, // PseudoMULT_MM
0U, // PseudoMULTu
0U, // PseudoMULTu_MM
0U, // PseudoPICK_PH
0U, // PseudoPICK_QB
0U, // PseudoReturn
0U, // PseudoReturn64
0U, // PseudoSDIV
0U, // PseudoSELECTFP_F_D32
0U, // PseudoSELECTFP_F_D64
0U, // PseudoSELECTFP_F_I
0U, // PseudoSELECTFP_F_I64
0U, // PseudoSELECTFP_F_S
0U, // PseudoSELECTFP_T_D32
0U, // PseudoSELECTFP_T_D64
0U, // PseudoSELECTFP_T_I
0U, // PseudoSELECTFP_T_I64
0U, // PseudoSELECTFP_T_S
0U, // PseudoSELECT_D32
0U, // PseudoSELECT_D64
0U, // PseudoSELECT_I
0U, // PseudoSELECT_I64
0U, // PseudoSELECT_S
0U, // PseudoTRUNC_W_D
0U, // PseudoTRUNC_W_D32
0U, // PseudoTRUNC_W_S
0U, // PseudoUDIV
0U, // ROL
0U, // ROLImm
0U, // ROR
0U, // RORImm
0U, // RetRA
0U, // RetRA16
0U, // SDC1_M1
0U, // SDIV_MM_Pseudo
0U, // SDMacro
0U, // SDivIMacro
0U, // SDivMacro
0U, // SEQIMacro
0U, // SEQMacro
0U, // SGE
0U, // SGEImm
0U, // SGEImm64
0U, // SGEU
0U, // SGEUImm
0U, // SGEUImm64
0U, // SGTImm
0U, // SGTImm64
0U, // SGTUImm
0U, // SGTUImm64
0U, // SLTImm64
0U, // SLTUImm64
0U, // SNZ_B_PSEUDO
0U, // SNZ_D_PSEUDO
0U, // SNZ_H_PSEUDO
0U, // SNZ_V_PSEUDO
0U, // SNZ_W_PSEUDO
0U, // SRemIMacro
0U, // SRemMacro
0U, // STORE_ACC128
0U, // STORE_ACC64
0U, // STORE_ACC64DSP
0U, // STORE_CCOND_DSP
0U, // ST_F16
0U, // SWM_MM
0U, // SZ_B_PSEUDO
0U, // SZ_D_PSEUDO
0U, // SZ_H_PSEUDO
0U, // SZ_V_PSEUDO
0U, // SZ_W_PSEUDO
0U, // SelBeqZ
0U, // SelBneZ
0U, // SelTBteqZCmp
0U, // SelTBteqZCmpi
0U, // SelTBteqZSlt
0U, // SelTBteqZSlti
0U, // SelTBteqZSltiu
0U, // SelTBteqZSltu
0U, // SelTBtneZCmp
0U, // SelTBtneZCmpi
0U, // SelTBtneZSlt
0U, // SelTBtneZSlti
0U, // SelTBtneZSltiu
0U, // SelTBtneZSltu
0U, // SltCCRxRy16
0U, // SltiCCRxImmX16
0U, // SltiuCCRxImmX16
0U, // SltuCCRxRy16
0U, // SltuRxRyRz16
0U, // TAILCALL
0U, // TAILCALL64R6REG
0U, // TAILCALLHB64R6REG
0U, // TAILCALLHBR6REG
0U, // TAILCALLR6REG
0U, // TAILCALLREG
0U, // TAILCALLREG64
0U, // TAILCALLREGHB
0U, // TAILCALLREGHB64
0U, // TAILCALLREG_MM
0U, // TAILCALLREG_MMR6
0U, // TAILCALL_MM
0U, // TAILCALL_MMR6
0U, // TRAP
0U, // TRAP_MM
0U, // UDIV_MM_Pseudo
0U, // UDivIMacro
0U, // UDivMacro
0U, // URemIMacro
0U, // URemMacro
0U, // Ulh
0U, // Ulhu
0U, // Ulw
0U, // Ush
0U, // Usw
0U, // XOR_V_D_PSEUDO
0U, // XOR_V_H_PSEUDO
0U, // XOR_V_W_PSEUDO
0U, // ABSQ_S_PH
0U, // ABSQ_S_PH_MM
0U, // ABSQ_S_QB
0U, // ABSQ_S_QB_MMR2
0U, // ABSQ_S_W
0U, // ABSQ_S_W_MM
0U, // ADD
0U, // ADDIUPC
0U, // ADDIUPC_MM
0U, // ADDIUPC_MMR6
0U, // ADDIUR1SP_MM
0U, // ADDIUR2_MM
0U, // ADDIUS5_MM
0U, // ADDIUSP_MM
0U, // ADDIU_MMR6
0U, // ADDQH_PH
0U, // ADDQH_PH_MMR2
0U, // ADDQH_R_PH
0U, // ADDQH_R_PH_MMR2
0U, // ADDQH_R_W
0U, // ADDQH_R_W_MMR2
0U, // ADDQH_W
0U, // ADDQH_W_MMR2
0U, // ADDQ_PH
0U, // ADDQ_PH_MM
0U, // ADDQ_S_PH
0U, // ADDQ_S_PH_MM
0U, // ADDQ_S_W
0U, // ADDQ_S_W_MM
0U, // ADDSC
0U, // ADDSC_MM
0U, // ADDS_A_B
0U, // ADDS_A_D
0U, // ADDS_A_H
0U, // ADDS_A_W
0U, // ADDS_S_B
0U, // ADDS_S_D
0U, // ADDS_S_H
0U, // ADDS_S_W
0U, // ADDS_U_B
0U, // ADDS_U_D
0U, // ADDS_U_H
0U, // ADDS_U_W
0U, // ADDU16_MM
0U, // ADDU16_MMR6
0U, // ADDUH_QB
0U, // ADDUH_QB_MMR2
0U, // ADDUH_R_QB
0U, // ADDUH_R_QB_MMR2
0U, // ADDU_MMR6
0U, // ADDU_PH
0U, // ADDU_PH_MMR2
0U, // ADDU_QB
0U, // ADDU_QB_MM
0U, // ADDU_S_PH
0U, // ADDU_S_PH_MMR2
0U, // ADDU_S_QB
0U, // ADDU_S_QB_MM
4U, // ADDVI_B
4U, // ADDVI_D
4U, // ADDVI_H
4U, // ADDVI_W
0U, // ADDV_B
0U, // ADDV_D
0U, // ADDV_H
0U, // ADDV_W
0U, // ADDWC
0U, // ADDWC_MM
0U, // ADD_A_B
0U, // ADD_A_D
0U, // ADD_A_H
0U, // ADD_A_W
0U, // ADD_MM
0U, // ADD_MMR6
0U, // ADDi
0U, // ADDi_MM
0U, // ADDiu
0U, // ADDiu_MM
0U, // ADDu
0U, // ADDu_MM
64U, // ALIGN
64U, // ALIGN_MMR6
0U, // ALUIPC
0U, // ALUIPC_MMR6
0U, // AND
0U, // AND16_MM
0U, // AND16_MMR6
0U, // AND64
0U, // ANDI16_MM
0U, // ANDI16_MMR6
6U, // ANDI_B
8U, // ANDI_MMR6
0U, // AND_MM
0U, // AND_MMR6
0U, // AND_V
8U, // ANDi
8U, // ANDi64
8U, // ANDi_MM
4U, // APPEND
4U, // APPEND_MMR2
0U, // ASUB_S_B
0U, // ASUB_S_D
0U, // ASUB_S_H
0U, // ASUB_S_W
0U, // ASUB_U_B
0U, // ASUB_U_D
0U, // ASUB_U_H
0U, // ASUB_U_W
8U, // AUI
0U, // AUIPC
0U, // AUIPC_MMR6
8U, // AUI_MMR6
0U, // AVER_S_B
0U, // AVER_S_D
0U, // AVER_S_H
0U, // AVER_S_W
0U, // AVER_U_B
0U, // AVER_U_D
0U, // AVER_U_H
0U, // AVER_U_W
0U, // AVE_S_B
0U, // AVE_S_D
0U, // AVE_S_H
0U, // AVE_S_W
0U, // AVE_U_B
0U, // AVE_U_D
0U, // AVE_U_H
0U, // AVE_U_W
0U, // AddiuRxImmX16
0U, // AddiuRxPcImmX16
0U, // AddiuRxRxImm16
0U, // AddiuRxRxImmX16
0U, // AddiuRxRyOffMemX16
0U, // AddiuSpImm16
0U, // AddiuSpImmX16
0U, // AdduRxRyRz16
0U, // AndRxRxRy16
0U, // B16_MM
0U, // BADDu
0U, // BAL
0U, // BALC
0U, // BALC_MMR6
10U, // BALIGN
10U, // BALIGN_MMR2
0U, // BBIT0
0U, // BBIT032
0U, // BBIT1
0U, // BBIT132
0U, // BC
0U, // BC16_MMR6
0U, // BC1EQZ
0U, // BC1EQZC_MMR6
0U, // BC1F
0U, // BC1FL
0U, // BC1F_MM
0U, // BC1NEZ
0U, // BC1NEZC_MMR6
0U, // BC1T
0U, // BC1TL
0U, // BC1T_MM
0U, // BC2EQZ
0U, // BC2EQZC_MMR6
0U, // BC2NEZ
0U, // BC2NEZC_MMR6
2U, // BCLRI_B
12U, // BCLRI_D
14U, // BCLRI_H
4U, // BCLRI_W
0U, // BCLR_B
0U, // BCLR_D
0U, // BCLR_H
0U, // BCLR_W
0U, // BC_MMR6
0U, // BEQ
0U, // BEQ64
0U, // BEQC
0U, // BEQC64
0U, // BEQC_MMR6
0U, // BEQL
0U, // BEQZ16_MM
0U, // BEQZALC
0U, // BEQZALC_MMR6
0U, // BEQZC
0U, // BEQZC16_MMR6
0U, // BEQZC64
0U, // BEQZC_MM
0U, // BEQZC_MMR6
0U, // BEQ_MM
0U, // BGEC
0U, // BGEC64
0U, // BGEC_MMR6
0U, // BGEUC
0U, // BGEUC64
0U, // BGEUC_MMR6
0U, // BGEZ
0U, // BGEZ64
0U, // BGEZAL
0U, // BGEZALC
0U, // BGEZALC_MMR6
0U, // BGEZALL
0U, // BGEZALS_MM
0U, // BGEZAL_MM
0U, // BGEZC
0U, // BGEZC64
0U, // BGEZC_MMR6
0U, // BGEZL
0U, // BGEZ_MM
0U, // BGTZ
0U, // BGTZ64
0U, // BGTZALC
0U, // BGTZALC_MMR6
0U, // BGTZC
0U, // BGTZC64
0U, // BGTZC_MMR6
0U, // BGTZL
0U, // BGTZ_MM
16U, // BINSLI_B
18U, // BINSLI_D
20U, // BINSLI_H
22U, // BINSLI_W
24U, // BINSL_B
24U, // BINSL_D
24U, // BINSL_H
24U, // BINSL_W
16U, // BINSRI_B
18U, // BINSRI_D
20U, // BINSRI_H
22U, // BINSRI_W
24U, // BINSR_B
24U, // BINSR_D
24U, // BINSR_H
24U, // BINSR_W
0U, // BITREV
0U, // BITREV_MM
0U, // BITSWAP
0U, // BITSWAP_MMR6
0U, // BLEZ
0U, // BLEZ64
0U, // BLEZALC
0U, // BLEZALC_MMR6
0U, // BLEZC
0U, // BLEZC64
0U, // BLEZC_MMR6
0U, // BLEZL
0U, // BLEZ_MM
0U, // BLTC
0U, // BLTC64
0U, // BLTC_MMR6
0U, // BLTUC
0U, // BLTUC64
0U, // BLTUC_MMR6
0U, // BLTZ
0U, // BLTZ64
0U, // BLTZAL
0U, // BLTZALC
0U, // BLTZALC_MMR6
0U, // BLTZALL
0U, // BLTZALS_MM
0U, // BLTZAL_MM
0U, // BLTZC
0U, // BLTZC64
0U, // BLTZC_MMR6
0U, // BLTZL
0U, // BLTZ_MM
26U, // BMNZI_B
24U, // BMNZ_V
26U, // BMZI_B
24U, // BMZ_V
0U, // BNE
0U, // BNE64
0U, // BNEC
0U, // BNEC64
0U, // BNEC_MMR6
2U, // BNEGI_B
12U, // BNEGI_D
14U, // BNEGI_H
4U, // BNEGI_W
0U, // BNEG_B
0U, // BNEG_D
0U, // BNEG_H
0U, // BNEG_W
0U, // BNEL
0U, // BNEZ16_MM
0U, // BNEZALC
0U, // BNEZALC_MMR6
0U, // BNEZC
0U, // BNEZC16_MMR6
0U, // BNEZC64
0U, // BNEZC_MM
0U, // BNEZC_MMR6
0U, // BNE_MM
0U, // BNVC
0U, // BNVC_MMR6
0U, // BNZ_B
0U, // BNZ_D
0U, // BNZ_H
0U, // BNZ_V
0U, // BNZ_W
0U, // BOVC
0U, // BOVC_MMR6
0U, // BPOSGE32
0U, // BPOSGE32C_MMR3
0U, // BPOSGE32_MM
0U, // BREAK
0U, // BREAK16_MM
0U, // BREAK16_MMR6
0U, // BREAK_MM
0U, // BREAK_MMR6
26U, // BSELI_B
24U, // BSEL_V
2U, // BSETI_B
12U, // BSETI_D
14U, // BSETI_H
4U, // BSETI_W
0U, // BSET_B
0U, // BSET_D
0U, // BSET_H
0U, // BSET_W
0U, // BZ_B
0U, // BZ_D
0U, // BZ_H
0U, // BZ_V
0U, // BZ_W
0U, // BeqzRxImm16
0U, // BeqzRxImmX16
0U, // Bimm16
0U, // BimmX16
0U, // BnezRxImm16
0U, // BnezRxImmX16
0U, // Break16
0U, // Bteqz16
0U, // BteqzX16
0U, // Btnez16
0U, // BtnezX16
0U, // CACHE
0U, // CACHEE
0U, // CACHEE_MM
0U, // CACHE_MM
0U, // CACHE_MMR6
0U, // CACHE_R6
0U, // CEIL_L_D64
0U, // CEIL_L_D_MMR6
0U, // CEIL_L_S
0U, // CEIL_L_S_MMR6
0U, // CEIL_W_D32
0U, // CEIL_W_D64
0U, // CEIL_W_D_MMR6
0U, // CEIL_W_MM
0U, // CEIL_W_S
0U, // CEIL_W_S_MM
0U, // CEIL_W_S_MMR6
0U, // CEQI_B
0U, // CEQI_D
0U, // CEQI_H
0U, // CEQI_W
0U, // CEQ_B
0U, // CEQ_D
0U, // CEQ_H
0U, // CEQ_W
0U, // CFC1
0U, // CFC1_MM
0U, // CFC2_MM
0U, // CFCMSA
580U, // CINS
580U, // CINS32
580U, // CINS64_32
580U, // CINS_i32
0U, // CLASS_D
0U, // CLASS_D_MMR6
0U, // CLASS_S
0U, // CLASS_S_MMR6
0U, // CLEI_S_B
0U, // CLEI_S_D
0U, // CLEI_S_H
0U, // CLEI_S_W
4U, // CLEI_U_B
4U, // CLEI_U_D
4U, // CLEI_U_H
4U, // CLEI_U_W
0U, // CLE_S_B
0U, // CLE_S_D
0U, // CLE_S_H
0U, // CLE_S_W
0U, // CLE_U_B
0U, // CLE_U_D
0U, // CLE_U_H
0U, // CLE_U_W
0U, // CLO
0U, // CLO_MM
0U, // CLO_MMR6
0U, // CLO_R6
0U, // CLTI_S_B
0U, // CLTI_S_D
0U, // CLTI_S_H
0U, // CLTI_S_W
4U, // CLTI_U_B
4U, // CLTI_U_D
4U, // CLTI_U_H
4U, // CLTI_U_W
0U, // CLT_S_B
0U, // CLT_S_D
0U, // CLT_S_H
0U, // CLT_S_W
0U, // CLT_U_B
0U, // CLT_U_D
0U, // CLT_U_H
0U, // CLT_U_W
0U, // CLZ
0U, // CLZ_MM
0U, // CLZ_MMR6
0U, // CLZ_R6
0U, // CMPGDU_EQ_QB
0U, // CMPGDU_EQ_QB_MMR2
0U, // CMPGDU_LE_QB
0U, // CMPGDU_LE_QB_MMR2
0U, // CMPGDU_LT_QB
0U, // CMPGDU_LT_QB_MMR2
0U, // CMPGU_EQ_QB
0U, // CMPGU_EQ_QB_MM
0U, // CMPGU_LE_QB
0U, // CMPGU_LE_QB_MM
0U, // CMPGU_LT_QB
0U, // CMPGU_LT_QB_MM
0U, // CMPU_EQ_QB
0U, // CMPU_EQ_QB_MM
0U, // CMPU_LE_QB
0U, // CMPU_LE_QB_MM
0U, // CMPU_LT_QB
0U, // CMPU_LT_QB_MM
0U, // CMP_AF_D_MMR6
0U, // CMP_AF_S_MMR6
0U, // CMP_EQ_D
0U, // CMP_EQ_D_MMR6
0U, // CMP_EQ_PH
0U, // CMP_EQ_PH_MM
0U, // CMP_EQ_S
0U, // CMP_EQ_S_MMR6
0U, // CMP_F_D
0U, // CMP_F_S
0U, // CMP_LE_D
0U, // CMP_LE_D_MMR6
0U, // CMP_LE_PH
0U, // CMP_LE_PH_MM
0U, // CMP_LE_S
0U, // CMP_LE_S_MMR6
0U, // CMP_LT_D
0U, // CMP_LT_D_MMR6
0U, // CMP_LT_PH
0U, // CMP_LT_PH_MM
0U, // CMP_LT_S
0U, // CMP_LT_S_MMR6
0U, // CMP_SAF_D
0U, // CMP_SAF_D_MMR6
0U, // CMP_SAF_S
0U, // CMP_SAF_S_MMR6
0U, // CMP_SEQ_D
0U, // CMP_SEQ_D_MMR6
0U, // CMP_SEQ_S
0U, // CMP_SEQ_S_MMR6
0U, // CMP_SLE_D
0U, // CMP_SLE_D_MMR6
0U, // CMP_SLE_S
0U, // CMP_SLE_S_MMR6
0U, // CMP_SLT_D
0U, // CMP_SLT_D_MMR6
0U, // CMP_SLT_S
0U, // CMP_SLT_S_MMR6
0U, // CMP_SUEQ_D
0U, // CMP_SUEQ_D_MMR6
0U, // CMP_SUEQ_S
0U, // CMP_SUEQ_S_MMR6
0U, // CMP_SULE_D
0U, // CMP_SULE_D_MMR6
0U, // CMP_SULE_S
0U, // CMP_SULE_S_MMR6
0U, // CMP_SULT_D
0U, // CMP_SULT_D_MMR6
0U, // CMP_SULT_S
0U, // CMP_SULT_S_MMR6
0U, // CMP_SUN_D
0U, // CMP_SUN_D_MMR6
0U, // CMP_SUN_S
0U, // CMP_SUN_S_MMR6
0U, // CMP_UEQ_D
0U, // CMP_UEQ_D_MMR6
0U, // CMP_UEQ_S
0U, // CMP_UEQ_S_MMR6
0U, // CMP_ULE_D
0U, // CMP_ULE_D_MMR6
0U, // CMP_ULE_S
0U, // CMP_ULE_S_MMR6
0U, // CMP_ULT_D
0U, // CMP_ULT_D_MMR6
0U, // CMP_ULT_S
0U, // CMP_ULT_S_MMR6
0U, // CMP_UN_D
0U, // CMP_UN_D_MMR6
0U, // CMP_UN_S
0U, // CMP_UN_S_MMR6
142U, // COPY_S_B
156U, // COPY_S_D
130U, // COPY_S_H
138U, // COPY_S_W
142U, // COPY_U_B
130U, // COPY_U_H
138U, // COPY_U_W
0U, // CRC32B
0U, // CRC32CB
0U, // CRC32CD
0U, // CRC32CH
0U, // CRC32CW
0U, // CRC32D
0U, // CRC32H
0U, // CRC32W
0U, // CTC1
0U, // CTC1_MM
0U, // CTC2_MM
0U, // CTCMSA
0U, // CVT_D32_S
0U, // CVT_D32_S_MM
0U, // CVT_D32_W
0U, // CVT_D32_W_MM
0U, // CVT_D64_L
0U, // CVT_D64_S
0U, // CVT_D64_S_MM
0U, // CVT_D64_W
0U, // CVT_D64_W_MM
0U, // CVT_D_L_MMR6
0U, // CVT_L_D64
0U, // CVT_L_D64_MM
0U, // CVT_L_D_MMR6
0U, // CVT_L_S
0U, // CVT_L_S_MM
0U, // CVT_L_S_MMR6
0U, // CVT_PS_S64
0U, // CVT_S_D32
0U, // CVT_S_D32_MM
0U, // CVT_S_D64
0U, // CVT_S_D64_MM
0U, // CVT_S_L
0U, // CVT_S_L_MMR6
0U, // CVT_S_PL64
0U, // CVT_S_PU64
0U, // CVT_S_W
0U, // CVT_S_W_MM
0U, // CVT_S_W_MMR6
0U, // CVT_W_D32
0U, // CVT_W_D32_MM
0U, // CVT_W_D64
0U, // CVT_W_D64_MM
0U, // CVT_W_S
0U, // CVT_W_S_MM
0U, // CVT_W_S_MMR6
0U, // C_EQ_D32
0U, // C_EQ_D32_MM
0U, // C_EQ_D64
0U, // C_EQ_D64_MM
0U, // C_EQ_S
0U, // C_EQ_S_MM
0U, // C_F_D32
0U, // C_F_D32_MM
0U, // C_F_D64
0U, // C_F_D64_MM
0U, // C_F_S
0U, // C_F_S_MM
0U, // C_LE_D32
0U, // C_LE_D32_MM
0U, // C_LE_D64
0U, // C_LE_D64_MM
0U, // C_LE_S
0U, // C_LE_S_MM
0U, // C_LT_D32
0U, // C_LT_D32_MM
0U, // C_LT_D64
0U, // C_LT_D64_MM
0U, // C_LT_S
0U, // C_LT_S_MM
0U, // C_NGE_D32
0U, // C_NGE_D32_MM
0U, // C_NGE_D64
0U, // C_NGE_D64_MM
0U, // C_NGE_S
0U, // C_NGE_S_MM
0U, // C_NGLE_D32
0U, // C_NGLE_D32_MM
0U, // C_NGLE_D64
0U, // C_NGLE_D64_MM
0U, // C_NGLE_S
0U, // C_NGLE_S_MM
0U, // C_NGL_D32
0U, // C_NGL_D32_MM
0U, // C_NGL_D64
0U, // C_NGL_D64_MM
0U, // C_NGL_S
0U, // C_NGL_S_MM
0U, // C_NGT_D32
0U, // C_NGT_D32_MM
0U, // C_NGT_D64
0U, // C_NGT_D64_MM
0U, // C_NGT_S
0U, // C_NGT_S_MM
0U, // C_OLE_D32
0U, // C_OLE_D32_MM
0U, // C_OLE_D64
0U, // C_OLE_D64_MM
0U, // C_OLE_S
0U, // C_OLE_S_MM
0U, // C_OLT_D32
0U, // C_OLT_D32_MM
0U, // C_OLT_D64
0U, // C_OLT_D64_MM
0U, // C_OLT_S
0U, // C_OLT_S_MM
0U, // C_SEQ_D32
0U, // C_SEQ_D32_MM
0U, // C_SEQ_D64
0U, // C_SEQ_D64_MM
0U, // C_SEQ_S
0U, // C_SEQ_S_MM
0U, // C_SF_D32
0U, // C_SF_D32_MM
0U, // C_SF_D64
0U, // C_SF_D64_MM
0U, // C_SF_S
0U, // C_SF_S_MM
0U, // C_UEQ_D32
0U, // C_UEQ_D32_MM
0U, // C_UEQ_D64
0U, // C_UEQ_D64_MM
0U, // C_UEQ_S
0U, // C_UEQ_S_MM
0U, // C_ULE_D32
0U, // C_ULE_D32_MM
0U, // C_ULE_D64
0U, // C_ULE_D64_MM
0U, // C_ULE_S
0U, // C_ULE_S_MM
0U, // C_ULT_D32
0U, // C_ULT_D32_MM
0U, // C_ULT_D64
0U, // C_ULT_D64_MM
0U, // C_ULT_S
0U, // C_ULT_S_MM
0U, // C_UN_D32
0U, // C_UN_D32_MM
0U, // C_UN_D64
0U, // C_UN_D64_MM
0U, // C_UN_S
0U, // C_UN_S_MM
0U, // CmpRxRy16
0U, // CmpiRxImm16
0U, // CmpiRxImmX16
0U, // DADD
0U, // DADDi
0U, // DADDiu
0U, // DADDu
8U, // DAHI
1088U, // DALIGN
8U, // DATI
8U, // DAUI
0U, // DBITSWAP
0U, // DCLO
0U, // DCLO_R6
0U, // DCLZ
0U, // DCLZ_R6
0U, // DDIV
0U, // DDIVU
0U, // DERET
0U, // DERET_MM
0U, // DERET_MMR6
1612U, // DEXT
2124U, // DEXT64_32
2628U, // DEXTM
222U, // DEXTU
0U, // DI
3148U, // DINS
3652U, // DINSM
286U, // DINSU
0U, // DIV
0U, // DIVU
0U, // DIVU_MMR6
0U, // DIV_MMR6
0U, // DIV_S_B
0U, // DIV_S_D
0U, // DIV_S_H
0U, // DIV_S_W
0U, // DIV_U_B
0U, // DIV_U_D
0U, // DIV_U_H
0U, // DIV_U_W
0U, // DI_MM
0U, // DI_MMR6
4160U, // DLSA
4160U, // DLSA_R6
2U, // DMFC0
0U, // DMFC1
2U, // DMFC2
0U, // DMFC2_OCTEON
2U, // DMFGC0
0U, // DMOD
0U, // DMODU
0U, // DMT
0U, // DMTC0
0U, // DMTC1
0U, // DMTC2
0U, // DMTC2_OCTEON
0U, // DMTGC0
0U, // DMUH
0U, // DMUHU
0U, // DMUL
0U, // DMULT
0U, // DMULTu
0U, // DMULU
0U, // DMUL_R6
0U, // DOTP_S_D
0U, // DOTP_S_H
0U, // DOTP_S_W
0U, // DOTP_U_D
0U, // DOTP_U_H
0U, // DOTP_U_W
24U, // DPADD_S_D
24U, // DPADD_S_H
24U, // DPADD_S_W
24U, // DPADD_U_D
24U, // DPADD_U_H
24U, // DPADD_U_W
0U, // DPAQX_SA_W_PH
0U, // DPAQX_SA_W_PH_MMR2
0U, // DPAQX_S_W_PH
0U, // DPAQX_S_W_PH_MMR2
0U, // DPAQ_SA_L_W
0U, // DPAQ_SA_L_W_MM
0U, // DPAQ_S_W_PH
0U, // DPAQ_S_W_PH_MM
0U, // DPAU_H_QBL
0U, // DPAU_H_QBL_MM
0U, // DPAU_H_QBR
0U, // DPAU_H_QBR_MM
0U, // DPAX_W_PH
0U, // DPAX_W_PH_MMR2
0U, // DPA_W_PH
0U, // DPA_W_PH_MMR2
0U, // DPOP
0U, // DPSQX_SA_W_PH
0U, // DPSQX_SA_W_PH_MMR2
0U, // DPSQX_S_W_PH
0U, // DPSQX_S_W_PH_MMR2
0U, // DPSQ_SA_L_W
0U, // DPSQ_SA_L_W_MM
0U, // DPSQ_S_W_PH
0U, // DPSQ_S_W_PH_MM
24U, // DPSUB_S_D
24U, // DPSUB_S_H
24U, // DPSUB_S_W
24U, // DPSUB_U_D
24U, // DPSUB_U_H
24U, // DPSUB_U_W
0U, // DPSU_H_QBL
0U, // DPSU_H_QBL_MM
0U, // DPSU_H_QBR
0U, // DPSU_H_QBR_MM
0U, // DPSX_W_PH
0U, // DPSX_W_PH_MMR2
0U, // DPS_W_PH
0U, // DPS_W_PH_MMR2
12U, // DROTR
4U, // DROTR32
0U, // DROTRV
0U, // DSBH
0U, // DSDIV
0U, // DSHD
12U, // DSLL
4U, // DSLL32
0U, // DSLL64_32
0U, // DSLLV
12U, // DSRA
4U, // DSRA32
0U, // DSRAV
12U, // DSRL
4U, // DSRL32
0U, // DSRLV
0U, // DSUB
0U, // DSUBu
0U, // DUDIV
0U, // DVP
0U, // DVPE
0U, // DVP_MMR6
0U, // DivRxRy16
0U, // DivuRxRy16
0U, // EHB
0U, // EHB_MM
0U, // EHB_MMR6
0U, // EI
0U, // EI_MM
0U, // EI_MMR6
0U, // EMT
0U, // ERET
0U, // ERETNC
0U, // ERETNC_MMR6
0U, // ERET_MM
0U, // ERET_MMR6
0U, // EVP
0U, // EVPE
0U, // EVP_MMR6
2116U, // EXT
4U, // EXTP
4U, // EXTPDP
0U, // EXTPDPV
0U, // EXTPDPV_MM
4U, // EXTPDP_MM
0U, // EXTPV
0U, // EXTPV_MM
4U, // EXTP_MM
0U, // EXTRV_RS_W
0U, // EXTRV_RS_W_MM
0U, // EXTRV_R_W
0U, // EXTRV_R_W_MM
0U, // EXTRV_S_H
0U, // EXTRV_S_H_MM
0U, // EXTRV_W
0U, // EXTRV_W_MM
4U, // EXTR_RS_W
4U, // EXTR_RS_W_MM
4U, // EXTR_R_W
4U, // EXTR_R_W_MM
4U, // EXTR_S_H
4U, // EXTR_S_H_MM
4U, // EXTR_W
4U, // EXTR_W_MM
580U, // EXTS
580U, // EXTS32
2116U, // EXT_MM
2116U, // EXT_MMR6
0U, // FABS_D32
0U, // FABS_D32_MM
0U, // FABS_D64
0U, // FABS_D64_MM
0U, // FABS_S
0U, // FABS_S_MM
0U, // FADD_D
0U, // FADD_D32
0U, // FADD_D32_MM
0U, // FADD_D64
0U, // FADD_D64_MM
0U, // FADD_S
0U, // FADD_S_MM
32U, // FADD_S_MMR6
0U, // FADD_W
0U, // FCAF_D
0U, // FCAF_W
0U, // FCEQ_D
0U, // FCEQ_W
0U, // FCLASS_D
0U, // FCLASS_W
0U, // FCLE_D
0U, // FCLE_W
0U, // FCLT_D
0U, // FCLT_W
0U, // FCMP_D32
0U, // FCMP_D32_MM
0U, // FCMP_D64
0U, // FCMP_S32
0U, // FCMP_S32_MM
0U, // FCNE_D
0U, // FCNE_W
0U, // FCOR_D
0U, // FCOR_W
0U, // FCUEQ_D
0U, // FCUEQ_W
0U, // FCULE_D
0U, // FCULE_W
0U, // FCULT_D
0U, // FCULT_W
0U, // FCUNE_D
0U, // FCUNE_W
0U, // FCUN_D
0U, // FCUN_W
0U, // FDIV_D
0U, // FDIV_D32
0U, // FDIV_D32_MM
0U, // FDIV_D64
0U, // FDIV_D64_MM
0U, // FDIV_S
0U, // FDIV_S_MM
32U, // FDIV_S_MMR6
0U, // FDIV_W
0U, // FEXDO_H
0U, // FEXDO_W
0U, // FEXP2_D
0U, // FEXP2_W
0U, // FEXUPL_D
0U, // FEXUPL_W
0U, // FEXUPR_D
0U, // FEXUPR_W
0U, // FFINT_S_D
0U, // FFINT_S_W
0U, // FFINT_U_D
0U, // FFINT_U_W
0U, // FFQL_D
0U, // FFQL_W
0U, // FFQR_D
0U, // FFQR_W
0U, // FILL_B
0U, // FILL_D
0U, // FILL_H
0U, // FILL_W
0U, // FLOG2_D
0U, // FLOG2_W
0U, // FLOOR_L_D64
0U, // FLOOR_L_D_MMR6
0U, // FLOOR_L_S
0U, // FLOOR_L_S_MMR6
0U, // FLOOR_W_D32
0U, // FLOOR_W_D64
0U, // FLOOR_W_D_MMR6
0U, // FLOOR_W_MM
0U, // FLOOR_W_S
0U, // FLOOR_W_S_MM
0U, // FLOOR_W_S_MMR6
24U, // FMADD_D
24U, // FMADD_W
0U, // FMAX_A_D
0U, // FMAX_A_W
0U, // FMAX_D
0U, // FMAX_W
0U, // FMIN_A_D
0U, // FMIN_A_W
0U, // FMIN_D
0U, // FMIN_W
0U, // FMOV_D32
0U, // FMOV_D32_MM
0U, // FMOV_D64
0U, // FMOV_D64_MM
0U, // FMOV_D_MMR6
0U, // FMOV_S
0U, // FMOV_S_MM
0U, // FMOV_S_MMR6
24U, // FMSUB_D
24U, // FMSUB_W
0U, // FMUL_D
0U, // FMUL_D32
0U, // FMUL_D32_MM
0U, // FMUL_D64
0U, // FMUL_D64_MM
0U, // FMUL_S
0U, // FMUL_S_MM
32U, // FMUL_S_MMR6
0U, // FMUL_W
0U, // FNEG_D32
0U, // FNEG_D32_MM
0U, // FNEG_D64
0U, // FNEG_D64_MM
0U, // FNEG_S
0U, // FNEG_S_MM
0U, // FNEG_S_MMR6
0U, // FORK
0U, // FRCP_D
0U, // FRCP_W
0U, // FRINT_D
0U, // FRINT_W
0U, // FRSQRT_D
0U, // FRSQRT_W
0U, // FSAF_D
0U, // FSAF_W
0U, // FSEQ_D
0U, // FSEQ_W
0U, // FSLE_D
0U, // FSLE_W
0U, // FSLT_D
0U, // FSLT_W
0U, // FSNE_D
0U, // FSNE_W
0U, // FSOR_D
0U, // FSOR_W
0U, // FSQRT_D
0U, // FSQRT_D32
0U, // FSQRT_D32_MM
0U, // FSQRT_D64
0U, // FSQRT_D64_MM
0U, // FSQRT_S
0U, // FSQRT_S_MM
0U, // FSQRT_W
0U, // FSUB_D
0U, // FSUB_D32
0U, // FSUB_D32_MM
0U, // FSUB_D64
0U, // FSUB_D64_MM
0U, // FSUB_S
0U, // FSUB_S_MM
32U, // FSUB_S_MMR6
0U, // FSUB_W
0U, // FSUEQ_D
0U, // FSUEQ_W
0U, // FSULE_D
0U, // FSULE_W
0U, // FSULT_D
0U, // FSULT_W
0U, // FSUNE_D
0U, // FSUNE_W
0U, // FSUN_D
0U, // FSUN_W
0U, // FTINT_S_D
0U, // FTINT_S_W
0U, // FTINT_U_D
0U, // FTINT_U_W
0U, // FTQ_H
0U, // FTQ_W
0U, // FTRUNC_S_D
0U, // FTRUNC_S_W
0U, // FTRUNC_U_D
0U, // FTRUNC_U_W
0U, // GINVI
0U, // GINVI_MMR6
0U, // GINVT
0U, // GINVT_MMR6
0U, // HADD_S_D
0U, // HADD_S_H
0U, // HADD_S_W
0U, // HADD_U_D
0U, // HADD_U_H
0U, // HADD_U_W
0U, // HSUB_S_D
0U, // HSUB_S_H
0U, // HSUB_S_W
0U, // HSUB_U_D
0U, // HSUB_U_H
0U, // HSUB_U_W
0U, // HYPCALL
0U, // HYPCALL_MM
0U, // ILVEV_B
0U, // ILVEV_D
0U, // ILVEV_H
0U, // ILVEV_W
0U, // ILVL_B
0U, // ILVL_D
0U, // ILVL_H
0U, // ILVL_W
0U, // ILVOD_B
0U, // ILVOD_D
0U, // ILVOD_H
0U, // ILVOD_W
0U, // ILVR_B
0U, // ILVR_D
0U, // ILVR_H
0U, // ILVR_W
3140U, // INS
0U, // INSERT_B
0U, // INSERT_D
0U, // INSERT_H
0U, // INSERT_W
0U, // INSV
0U, // INSVE_B
0U, // INSVE_D
0U, // INSVE_H
0U, // INSVE_W
0U, // INSV_MM
3140U, // INS_MM
3140U, // INS_MMR6
0U, // J
0U, // JAL
0U, // JALR
0U, // JALR16_MM
0U, // JALR64
0U, // JALRC16_MMR6
0U, // JALRC_HB_MMR6
0U, // JALRC_MMR6
0U, // JALRS16_MM
0U, // JALRS_MM
0U, // JALR_HB
0U, // JALR_HB64
0U, // JALR_MM
0U, // JALS_MM
0U, // JALX
0U, // JALX_MM
0U, // JAL_MM
0U, // JIALC
0U, // JIALC64
0U, // JIALC_MMR6
0U, // JIC
0U, // JIC64
0U, // JIC_MMR6
0U, // JR
0U, // JR16_MM
0U, // JR64
0U, // JRADDIUSP
0U, // JRC16_MM
0U, // JRC16_MMR6
0U, // JRCADDIUSP_MMR6
0U, // JR_HB
0U, // JR_HB64
0U, // JR_HB64_R6
0U, // JR_HB_R6
0U, // JR_MM
0U, // J_MM
0U, // Jal16
0U, // JalB16
0U, // JrRa16
0U, // JrcRa16
0U, // JrcRx16
0U, // JumpLinkReg16
0U, // LB
0U, // LB64
0U, // LBE
0U, // LBE_MM
0U, // LBU16_MM
0U, // LBUX
0U, // LBUX_MM
0U, // LBU_MMR6
0U, // LB_MM
0U, // LB_MMR6
0U, // LBu
0U, // LBu64
0U, // LBuE
0U, // LBuE_MM
0U, // LBu_MM
0U, // LD
0U, // LDC1
0U, // LDC164
0U, // LDC1_D64_MMR6
0U, // LDC1_MM
0U, // LDC2
0U, // LDC2_MMR6
0U, // LDC2_R6
0U, // LDC3
0U, // LDI_B
0U, // LDI_D
0U, // LDI_H
0U, // LDI_W
0U, // LDL
0U, // LDPC
0U, // LDR
0U, // LDXC1
0U, // LDXC164
0U, // LD_B
0U, // LD_D
0U, // LD_H
0U, // LD_W
0U, // LEA_ADDiu
0U, // LEA_ADDiu64
0U, // LEA_ADDiu_MM
0U, // LH
0U, // LH64
0U, // LHE
0U, // LHE_MM
0U, // LHU16_MM
0U, // LHX
0U, // LHX_MM
0U, // LH_MM
0U, // LHu
0U, // LHu64
0U, // LHuE
0U, // LHuE_MM
0U, // LHu_MM
0U, // LI16_MM
0U, // LI16_MMR6
0U, // LL
0U, // LL64
0U, // LL64_R6
0U, // LLD
0U, // LLD_R6
0U, // LLE
0U, // LLE_MM
0U, // LL_MM
0U, // LL_MMR6
0U, // LL_R6
4160U, // LSA
0U, // LSA_MMR6
4160U, // LSA_R6
0U, // LUI_MMR6
0U, // LUXC1
0U, // LUXC164
0U, // LUXC1_MM
0U, // LUi
0U, // LUi64
0U, // LUi_MM
0U, // LW
0U, // LW16_MM
0U, // LW64
0U, // LWC1
0U, // LWC1_MM
0U, // LWC2
0U, // LWC2_MMR6
0U, // LWC2_R6
0U, // LWC3
0U, // LWDSP
0U, // LWDSP_MM
0U, // LWE
0U, // LWE_MM
0U, // LWGP_MM
0U, // LWL
0U, // LWL64
0U, // LWLE
0U, // LWLE_MM
0U, // LWL_MM
0U, // LWM16_MM
0U, // LWM16_MMR6
0U, // LWM32_MM
0U, // LWPC
0U, // LWPC_MMR6
0U, // LWP_MM
0U, // LWR
0U, // LWR64
0U, // LWRE
0U, // LWRE_MM
0U, // LWR_MM
0U, // LWSP_MM
0U, // LWUPC
0U, // LWU_MM
0U, // LWX
0U, // LWXC1
0U, // LWXC1_MM
0U, // LWXS_MM
0U, // LWX_MM
0U, // LW_MM
0U, // LW_MMR6
0U, // LWu
0U, // LbRxRyOffMemX16
0U, // LbuRxRyOffMemX16
0U, // LhRxRyOffMemX16
0U, // LhuRxRyOffMemX16
0U, // LiRxImm16
0U, // LiRxImmAlignX16
0U, // LiRxImmX16
0U, // LwRxPcTcp16
0U, // LwRxPcTcpX16
0U, // LwRxRyOffMemX16
0U, // LwRxSpImmX16
0U, // MADD
24U, // MADDF_D
24U, // MADDF_D_MMR6
24U, // MADDF_S
24U, // MADDF_S_MMR6
24U, // MADDR_Q_H
24U, // MADDR_Q_W
0U, // MADDU
0U, // MADDU_DSP
0U, // MADDU_DSP_MM
0U, // MADDU_MM
24U, // MADDV_B
24U, // MADDV_D
24U, // MADDV_H
24U, // MADDV_W
4672U, // MADD_D32
4672U, // MADD_D32_MM
4672U, // MADD_D64
0U, // MADD_DSP
0U, // MADD_DSP_MM
0U, // MADD_MM
24U, // MADD_Q_H
24U, // MADD_Q_W
4672U, // MADD_S
4672U, // MADD_S_MM
0U, // MAQ_SA_W_PHL
0U, // MAQ_SA_W_PHL_MM
0U, // MAQ_SA_W_PHR
0U, // MAQ_SA_W_PHR_MM
0U, // MAQ_S_W_PHL
0U, // MAQ_S_W_PHL_MM
0U, // MAQ_S_W_PHR
0U, // MAQ_S_W_PHR_MM
0U, // MAXA_D
0U, // MAXA_D_MMR6
0U, // MAXA_S
0U, // MAXA_S_MMR6
0U, // MAXI_S_B
0U, // MAXI_S_D
0U, // MAXI_S_H
0U, // MAXI_S_W
4U, // MAXI_U_B
4U, // MAXI_U_D
4U, // MAXI_U_H
4U, // MAXI_U_W
0U, // MAX_A_B
0U, // MAX_A_D
0U, // MAX_A_H
0U, // MAX_A_W
0U, // MAX_D
0U, // MAX_D_MMR6
0U, // MAX_S
0U, // MAX_S_B
0U, // MAX_S_D
0U, // MAX_S_H
0U, // MAX_S_MMR6
0U, // MAX_S_W
0U, // MAX_U_B
0U, // MAX_U_D
0U, // MAX_U_H
0U, // MAX_U_W
2U, // MFC0
2U, // MFC0_MMR6
0U, // MFC1
0U, // MFC1_D64
0U, // MFC1_MM
0U, // MFC1_MMR6
2U, // MFC2
0U, // MFC2_MMR6
2U, // MFGC0
2U, // MFGC0_MM
2U, // MFHC0_MMR6
0U, // MFHC1_D32
0U, // MFHC1_D32_MM
0U, // MFHC1_D64
0U, // MFHC1_D64_MM
0U, // MFHC2_MMR6
2U, // MFHGC0
2U, // MFHGC0_MM
0U, // MFHI
0U, // MFHI16_MM
0U, // MFHI64
0U, // MFHI_DSP
0U, // MFHI_DSP_MM
0U, // MFHI_MM
0U, // MFLO
0U, // MFLO16_MM
0U, // MFLO64
0U, // MFLO_DSP
0U, // MFLO_DSP_MM
0U, // MFLO_MM
9308U, // MFTR
0U, // MINA_D
0U, // MINA_D_MMR6
0U, // MINA_S
0U, // MINA_S_MMR6
0U, // MINI_S_B
0U, // MINI_S_D
0U, // MINI_S_H
0U, // MINI_S_W
4U, // MINI_U_B
4U, // MINI_U_D
4U, // MINI_U_H
4U, // MINI_U_W
0U, // MIN_A_B
0U, // MIN_A_D
0U, // MIN_A_H
0U, // MIN_A_W
0U, // MIN_D
0U, // MIN_D_MMR6
0U, // MIN_S
0U, // MIN_S_B
0U, // MIN_S_D
0U, // MIN_S_H
0U, // MIN_S_MMR6
0U, // MIN_S_W
0U, // MIN_U_B
0U, // MIN_U_D
0U, // MIN_U_H
0U, // MIN_U_W
0U, // MOD
0U, // MODSUB
0U, // MODSUB_MM
0U, // MODU
0U, // MODU_MMR6
0U, // MOD_MMR6
0U, // MOD_S_B
0U, // MOD_S_D
0U, // MOD_S_H
0U, // MOD_S_W
0U, // MOD_U_B
0U, // MOD_U_D
0U, // MOD_U_H
0U, // MOD_U_W
0U, // MOVE16_MM
0U, // MOVE16_MMR6
4672U, // MOVEP_MM
4672U, // MOVEP_MMR6
0U, // MOVE_V
0U, // MOVF_D32
0U, // MOVF_D32_MM
0U, // MOVF_D64
0U, // MOVF_I
0U, // MOVF_I64
0U, // MOVF_I_MM
0U, // MOVF_S
0U, // MOVF_S_MM
0U, // MOVN_I64_D64
0U, // MOVN_I64_I
0U, // MOVN_I64_I64
0U, // MOVN_I64_S
0U, // MOVN_I_D32
0U, // MOVN_I_D32_MM
0U, // MOVN_I_D64
0U, // MOVN_I_I
0U, // MOVN_I_I64
0U, // MOVN_I_MM
0U, // MOVN_I_S
0U, // MOVN_I_S_MM
0U, // MOVT_D32
0U, // MOVT_D32_MM
0U, // MOVT_D64
0U, // MOVT_I
0U, // MOVT_I64
0U, // MOVT_I_MM
0U, // MOVT_S
0U, // MOVT_S_MM
0U, // MOVZ_I64_D64
0U, // MOVZ_I64_I
0U, // MOVZ_I64_I64
0U, // MOVZ_I64_S
0U, // MOVZ_I_D32
0U, // MOVZ_I_D32_MM
0U, // MOVZ_I_D64
0U, // MOVZ_I_I
0U, // MOVZ_I_I64
0U, // MOVZ_I_MM
0U, // MOVZ_I_S
0U, // MOVZ_I_S_MM
0U, // MSUB
24U, // MSUBF_D
24U, // MSUBF_D_MMR6
24U, // MSUBF_S
24U, // MSUBF_S_MMR6
24U, // MSUBR_Q_H
24U, // MSUBR_Q_W
0U, // MSUBU
0U, // MSUBU_DSP
0U, // MSUBU_DSP_MM
0U, // MSUBU_MM
24U, // MSUBV_B
24U, // MSUBV_D
24U, // MSUBV_H
24U, // MSUBV_W
4672U, // MSUB_D32
4672U, // MSUB_D32_MM
4672U, // MSUB_D64
0U, // MSUB_DSP
0U, // MSUB_DSP_MM
0U, // MSUB_MM
24U, // MSUB_Q_H
24U, // MSUB_Q_W
4672U, // MSUB_S
4672U, // MSUB_S_MM
0U, // MTC0
0U, // MTC0_MMR6
0U, // MTC1
0U, // MTC1_D64
0U, // MTC1_D64_MM
0U, // MTC1_MM
0U, // MTC1_MMR6
0U, // MTC2
0U, // MTC2_MMR6
0U, // MTGC0
0U, // MTGC0_MM
0U, // MTHC0_MMR6
0U, // MTHC1_D32
0U, // MTHC1_D32_MM
0U, // MTHC1_D64
0U, // MTHC1_D64_MM
0U, // MTHC2_MMR6
0U, // MTHGC0
0U, // MTHGC0_MM
0U, // MTHI
0U, // MTHI64
0U, // MTHI_DSP
0U, // MTHI_DSP_MM
0U, // MTHI_MM
0U, // MTHLIP
0U, // MTHLIP_MM
0U, // MTLO
0U, // MTLO64
0U, // MTLO_DSP
0U, // MTLO_DSP_MM
0U, // MTLO_MM
0U, // MTM0
0U, // MTM1
0U, // MTM2
0U, // MTP0
0U, // MTP1
0U, // MTP2
1U, // MTTR
0U, // MUH
0U, // MUHU
0U, // MUHU_MMR6
0U, // MUH_MMR6
0U, // MUL
0U, // MULEQ_S_W_PHL
0U, // MULEQ_S_W_PHL_MM
0U, // MULEQ_S_W_PHR
0U, // MULEQ_S_W_PHR_MM
0U, // MULEU_S_PH_QBL
0U, // MULEU_S_PH_QBL_MM
0U, // MULEU_S_PH_QBR
0U, // MULEU_S_PH_QBR_MM
0U, // MULQ_RS_PH
0U, // MULQ_RS_PH_MM
0U, // MULQ_RS_W
0U, // MULQ_RS_W_MMR2
0U, // MULQ_S_PH
0U, // MULQ_S_PH_MMR2
0U, // MULQ_S_W
0U, // MULQ_S_W_MMR2
0U, // MULR_Q_H
0U, // MULR_Q_W
0U, // MULSAQ_S_W_PH
0U, // MULSAQ_S_W_PH_MM
0U, // MULSA_W_PH
0U, // MULSA_W_PH_MMR2
0U, // MULT
0U, // MULTU_DSP
0U, // MULTU_DSP_MM
0U, // MULT_DSP
0U, // MULT_DSP_MM
0U, // MULT_MM
0U, // MULTu
0U, // MULTu_MM
0U, // MULU
0U, // MULU_MMR6
0U, // MULV_B
0U, // MULV_D
0U, // MULV_H
0U, // MULV_W
0U, // MUL_MM
0U, // MUL_MMR6
0U, // MUL_PH
0U, // MUL_PH_MMR2
0U, // MUL_Q_H
0U, // MUL_Q_W
0U, // MUL_R6
0U, // MUL_S_PH
0U, // MUL_S_PH_MMR2
0U, // Mfhi16
0U, // Mflo16
0U, // Move32R16
0U, // MoveR3216
0U, // NLOC_B
0U, // NLOC_D
0U, // NLOC_H
0U, // NLOC_W
0U, // NLZC_B
0U, // NLZC_D
0U, // NLZC_H
0U, // NLZC_W
4672U, // NMADD_D32
4672U, // NMADD_D32_MM
4672U, // NMADD_D64
4672U, // NMADD_S
4672U, // NMADD_S_MM
4672U, // NMSUB_D32
4672U, // NMSUB_D32_MM
4672U, // NMSUB_D64
4672U, // NMSUB_S
4672U, // NMSUB_S_MM
0U, // NOR
0U, // NOR64
6U, // NORI_B
0U, // NOR_MM
0U, // NOR_MMR6
0U, // NOR_V
0U, // NOT16_MM
0U, // NOT16_MMR6
0U, // NegRxRy16
0U, // NotRxRy16
0U, // OR
0U, // OR16_MM
0U, // OR16_MMR6
0U, // OR64
6U, // ORI_B
8U, // ORI_MMR6
0U, // OR_MM
0U, // OR_MMR6
0U, // OR_V
8U, // ORi
8U, // ORi64
8U, // ORi_MM
0U, // OrRxRxRy16
0U, // PACKRL_PH
0U, // PACKRL_PH_MM
0U, // PAUSE
0U, // PAUSE_MM
0U, // PAUSE_MMR6
0U, // PCKEV_B
0U, // PCKEV_D
0U, // PCKEV_H
0U, // PCKEV_W
0U, // PCKOD_B
0U, // PCKOD_D
0U, // PCKOD_H
0U, // PCKOD_W
0U, // PCNT_B
0U, // PCNT_D
0U, // PCNT_H
0U, // PCNT_W
0U, // PICK_PH
0U, // PICK_PH_MM
0U, // PICK_QB
0U, // PICK_QB_MM
0U, // PLL_PS64
0U, // PLU_PS64
0U, // POP
0U, // PRECEQU_PH_QBL
0U, // PRECEQU_PH_QBLA
0U, // PRECEQU_PH_QBLA_MM
0U, // PRECEQU_PH_QBL_MM
0U, // PRECEQU_PH_QBR
0U, // PRECEQU_PH_QBRA
0U, // PRECEQU_PH_QBRA_MM
0U, // PRECEQU_PH_QBR_MM
0U, // PRECEQ_W_PHL
0U, // PRECEQ_W_PHL_MM
0U, // PRECEQ_W_PHR
0U, // PRECEQ_W_PHR_MM
0U, // PRECEU_PH_QBL
0U, // PRECEU_PH_QBLA
0U, // PRECEU_PH_QBLA_MM
0U, // PRECEU_PH_QBL_MM
0U, // PRECEU_PH_QBR
0U, // PRECEU_PH_QBRA
0U, // PRECEU_PH_QBRA_MM
0U, // PRECEU_PH_QBR_MM
0U, // PRECRQU_S_QB_PH
0U, // PRECRQU_S_QB_PH_MM
0U, // PRECRQ_PH_W
0U, // PRECRQ_PH_W_MM
0U, // PRECRQ_QB_PH
0U, // PRECRQ_QB_PH_MM
0U, // PRECRQ_RS_PH_W
0U, // PRECRQ_RS_PH_W_MM
0U, // PRECR_QB_PH
0U, // PRECR_QB_PH_MMR2
4U, // PRECR_SRA_PH_W
4U, // PRECR_SRA_PH_W_MMR2
4U, // PRECR_SRA_R_PH_W
4U, // PRECR_SRA_R_PH_W_MMR2
0U, // PREF
0U, // PREFE
0U, // PREFE_MM
0U, // PREFX_MM
0U, // PREF_MM
0U, // PREF_MMR6
0U, // PREF_R6
4U, // PREPEND
4U, // PREPEND_MMR2
0U, // RADDU_W_QB
0U, // RADDU_W_QB_MM
0U, // RDDSP
0U, // RDDSP_MM
6U, // RDHWR
6U, // RDHWR64
6U, // RDHWR_MM
2U, // RDHWR_MMR6
0U, // RDPGPR_MMR6
0U, // RECIP_D32
0U, // RECIP_D32_MM
0U, // RECIP_D64
0U, // RECIP_D64_MM
0U, // RECIP_S
0U, // RECIP_S_MM
0U, // REPLV_PH
0U, // REPLV_PH_MM
0U, // REPLV_QB
0U, // REPLV_QB_MM
0U, // REPL_PH
0U, // REPL_PH_MM
0U, // REPL_QB
0U, // REPL_QB_MM
0U, // RINT_D
0U, // RINT_D_MMR6
0U, // RINT_S
0U, // RINT_S_MMR6
4U, // ROTR
0U, // ROTRV
0U, // ROTRV_MM
4U, // ROTR_MM
0U, // ROUND_L_D64
0U, // ROUND_L_D_MMR6
0U, // ROUND_L_S
0U, // ROUND_L_S_MMR6
0U, // ROUND_W_D32
0U, // ROUND_W_D64
0U, // ROUND_W_D_MMR6
0U, // ROUND_W_MM
0U, // ROUND_W_S
0U, // ROUND_W_S_MM
0U, // ROUND_W_S_MMR6
0U, // RSQRT_D32
0U, // RSQRT_D32_MM
0U, // RSQRT_D64
0U, // RSQRT_D64_MM
0U, // RSQRT_S
0U, // RSQRT_S_MM
0U, // Restore16
0U, // RestoreX16
2U, // SAT_S_B
12U, // SAT_S_D
14U, // SAT_S_H
4U, // SAT_S_W
2U, // SAT_U_B
12U, // SAT_U_D
14U, // SAT_U_H
4U, // SAT_U_W
0U, // SB
0U, // SB16_MM
0U, // SB16_MMR6
0U, // SB64
0U, // SBE
0U, // SBE_MM
0U, // SB_MM
0U, // SB_MMR6
0U, // SC
0U, // SC64
0U, // SC64_R6
0U, // SCD
0U, // SCD_R6
0U, // SCE
0U, // SCE_MM
0U, // SC_MM
0U, // SC_MMR6
0U, // SC_R6
0U, // SD
0U, // SDBBP
0U, // SDBBP16_MM
0U, // SDBBP16_MMR6
0U, // SDBBP_MM
0U, // SDBBP_MMR6
0U, // SDBBP_R6
0U, // SDC1
0U, // SDC164
0U, // SDC1_D64_MMR6
0U, // SDC1_MM
0U, // SDC2
0U, // SDC2_MMR6
0U, // SDC2_R6
0U, // SDC3
0U, // SDIV
0U, // SDIV_MM
0U, // SDL
0U, // SDR
0U, // SDXC1
0U, // SDXC164
0U, // SEB
0U, // SEB64
0U, // SEB_MM
0U, // SEH
0U, // SEH64
0U, // SEH_MM
0U, // SELEQZ
0U, // SELEQZ64
0U, // SELEQZ_D
0U, // SELEQZ_D_MMR6
0U, // SELEQZ_MMR6
0U, // SELEQZ_S
0U, // SELEQZ_S_MMR6
0U, // SELNEZ
0U, // SELNEZ64
0U, // SELNEZ_D
0U, // SELNEZ_D_MMR6
0U, // SELNEZ_MMR6
0U, // SELNEZ_S
0U, // SELNEZ_S_MMR6
24U, // SEL_D
24U, // SEL_D_MMR6
24U, // SEL_S
24U, // SEL_S_MMR6
0U, // SEQ
0U, // SEQi
0U, // SH
0U, // SH16_MM
0U, // SH16_MMR6
0U, // SH64
0U, // SHE
0U, // SHE_MM
6U, // SHF_B
6U, // SHF_H
6U, // SHF_W
0U, // SHILO
0U, // SHILOV
0U, // SHILOV_MM
0U, // SHILO_MM
0U, // SHLLV_PH
0U, // SHLLV_PH_MM
0U, // SHLLV_QB
0U, // SHLLV_QB_MM
0U, // SHLLV_S_PH
0U, // SHLLV_S_PH_MM
0U, // SHLLV_S_W
0U, // SHLLV_S_W_MM
14U, // SHLL_PH
14U, // SHLL_PH_MM
2U, // SHLL_QB
2U, // SHLL_QB_MM
14U, // SHLL_S_PH
14U, // SHLL_S_PH_MM
4U, // SHLL_S_W
4U, // SHLL_S_W_MM
0U, // SHRAV_PH
0U, // SHRAV_PH_MM
0U, // SHRAV_QB
0U, // SHRAV_QB_MMR2
0U, // SHRAV_R_PH
0U, // SHRAV_R_PH_MM
0U, // SHRAV_R_QB
0U, // SHRAV_R_QB_MMR2
0U, // SHRAV_R_W
0U, // SHRAV_R_W_MM
14U, // SHRA_PH
14U, // SHRA_PH_MM
2U, // SHRA_QB
2U, // SHRA_QB_MMR2
14U, // SHRA_R_PH
14U, // SHRA_R_PH_MM
2U, // SHRA_R_QB
2U, // SHRA_R_QB_MMR2
4U, // SHRA_R_W
4U, // SHRA_R_W_MM
0U, // SHRLV_PH
0U, // SHRLV_PH_MMR2
0U, // SHRLV_QB
0U, // SHRLV_QB_MM
14U, // SHRL_PH
14U, // SHRL_PH_MMR2
2U, // SHRL_QB
2U, // SHRL_QB_MM
0U, // SH_MM
0U, // SH_MMR6
0U, // SIGRIE
0U, // SIGRIE_MMR6
148U, // SLDI_B
34U, // SLDI_D
144U, // SLDI_H
36U, // SLDI_W
152U, // SLD_B
152U, // SLD_D
152U, // SLD_H
152U, // SLD_W
4U, // SLL
0U, // SLL16_MM
0U, // SLL16_MMR6
1U, // SLL64_32
1U, // SLL64_64
2U, // SLLI_B
12U, // SLLI_D
14U, // SLLI_H
4U, // SLLI_W
0U, // SLLV
0U, // SLLV_MM
0U, // SLL_B
0U, // SLL_D
0U, // SLL_H
4U, // SLL_MM
4U, // SLL_MMR6
0U, // SLL_W
0U, // SLT
0U, // SLT64
0U, // SLT_MM
0U, // SLTi
0U, // SLTi64
0U, // SLTi_MM
0U, // SLTiu
0U, // SLTiu64
0U, // SLTiu_MM
0U, // SLTu
0U, // SLTu64
0U, // SLTu_MM
0U, // SNE
0U, // SNEi
142U, // SPLATI_B
156U, // SPLATI_D
130U, // SPLATI_H
138U, // SPLATI_W
128U, // SPLAT_B
128U, // SPLAT_D
128U, // SPLAT_H
128U, // SPLAT_W
4U, // SRA
2U, // SRAI_B
12U, // SRAI_D
14U, // SRAI_H
4U, // SRAI_W
2U, // SRARI_B
12U, // SRARI_D
14U, // SRARI_H
4U, // SRARI_W
0U, // SRAR_B
0U, // SRAR_D
0U, // SRAR_H
0U, // SRAR_W
0U, // SRAV
0U, // SRAV_MM
0U, // SRA_B
0U, // SRA_D
0U, // SRA_H
4U, // SRA_MM
0U, // SRA_W
4U, // SRL
0U, // SRL16_MM
0U, // SRL16_MMR6
2U, // SRLI_B
12U, // SRLI_D
14U, // SRLI_H
4U, // SRLI_W
2U, // SRLRI_B
12U, // SRLRI_D
14U, // SRLRI_H
4U, // SRLRI_W
0U, // SRLR_B
0U, // SRLR_D
0U, // SRLR_H
0U, // SRLR_W
0U, // SRLV
0U, // SRLV_MM
0U, // SRL_B
0U, // SRL_D
0U, // SRL_H
4U, // SRL_MM
0U, // SRL_W
0U, // SSNOP
0U, // SSNOP_MM
0U, // SSNOP_MMR6
0U, // ST_B
0U, // ST_D
0U, // ST_H
0U, // ST_W
0U, // SUB
0U, // SUBQH_PH
0U, // SUBQH_PH_MMR2
0U, // SUBQH_R_PH
0U, // SUBQH_R_PH_MMR2
0U, // SUBQH_R_W
0U, // SUBQH_R_W_MMR2
0U, // SUBQH_W
0U, // SUBQH_W_MMR2
0U, // SUBQ_PH
0U, // SUBQ_PH_MM
0U, // SUBQ_S_PH
0U, // SUBQ_S_PH_MM
0U, // SUBQ_S_W
0U, // SUBQ_S_W_MM
0U, // SUBSUS_U_B
0U, // SUBSUS_U_D
0U, // SUBSUS_U_H
0U, // SUBSUS_U_W
0U, // SUBSUU_S_B
0U, // SUBSUU_S_D
0U, // SUBSUU_S_H
0U, // SUBSUU_S_W
0U, // SUBS_S_B
0U, // SUBS_S_D
0U, // SUBS_S_H
0U, // SUBS_S_W
0U, // SUBS_U_B
0U, // SUBS_U_D
0U, // SUBS_U_H
0U, // SUBS_U_W
0U, // SUBU16_MM
0U, // SUBU16_MMR6
0U, // SUBUH_QB
0U, // SUBUH_QB_MMR2
0U, // SUBUH_R_QB
0U, // SUBUH_R_QB_MMR2
0U, // SUBU_MMR6
0U, // SUBU_PH
0U, // SUBU_PH_MMR2
0U, // SUBU_QB
0U, // SUBU_QB_MM
0U, // SUBU_S_PH
0U, // SUBU_S_PH_MMR2
0U, // SUBU_S_QB
0U, // SUBU_S_QB_MM
4U, // SUBVI_B
4U, // SUBVI_D
4U, // SUBVI_H
4U, // SUBVI_W
0U, // SUBV_B
0U, // SUBV_D
0U, // SUBV_H
0U, // SUBV_W
0U, // SUB_MM
0U, // SUB_MMR6
0U, // SUBu
0U, // SUBu_MM
0U, // SUXC1
0U, // SUXC164
0U, // SUXC1_MM
0U, // SW
0U, // SW16_MM
0U, // SW16_MMR6
0U, // SW64
0U, // SWC1
0U, // SWC1_MM
0U, // SWC2
0U, // SWC2_MMR6
0U, // SWC2_R6
0U, // SWC3
0U, // SWDSP
0U, // SWDSP_MM
0U, // SWE
0U, // SWE_MM
0U, // SWL
0U, // SWL64
0U, // SWLE
0U, // SWLE_MM
0U, // SWL_MM
0U, // SWM16_MM
0U, // SWM16_MMR6
0U, // SWM32_MM
0U, // SWP_MM
0U, // SWR
0U, // SWR64
0U, // SWRE
0U, // SWRE_MM
0U, // SWR_MM
0U, // SWSP_MM
0U, // SWSP_MMR6
0U, // SWXC1
0U, // SWXC1_MM
0U, // SW_MM
0U, // SW_MMR6
0U, // SYNC
0U, // SYNCI
0U, // SYNCI_MM
0U, // SYNCI_MMR6
0U, // SYNC_MM
0U, // SYNC_MMR6
0U, // SYSCALL
0U, // SYSCALL_MM
0U, // Save16
0U, // SaveX16
0U, // SbRxRyOffMemX16
0U, // SebRx16
0U, // SehRx16
0U, // ShRxRyOffMemX16
4U, // SllX16
0U, // SllvRxRy16
0U, // SltRxRy16
0U, // SltiRxImm16
0U, // SltiRxImmX16
0U, // SltiuRxImm16
0U, // SltiuRxImmX16
0U, // SltuRxRy16
4U, // SraX16
0U, // SravRxRy16
4U, // SrlX16
0U, // SrlvRxRy16
0U, // SubuRxRyRz16
0U, // SwRxRyOffMemX16
0U, // SwRxSpImmX16
38U, // TEQ
0U, // TEQI
0U, // TEQI_MM
14U, // TEQ_MM
38U, // TGE
0U, // TGEI
0U, // TGEIU
0U, // TGEIU_MM
0U, // TGEI_MM
38U, // TGEU
14U, // TGEU_MM
14U, // TGE_MM
0U, // TLBGINV
0U, // TLBGINVF
0U, // TLBGINVF_MM
0U, // TLBGINV_MM
0U, // TLBGP
0U, // TLBGP_MM
0U, // TLBGR
0U, // TLBGR_MM
0U, // TLBGWI
0U, // TLBGWI_MM
0U, // TLBGWR
0U, // TLBGWR_MM
0U, // TLBINV
0U, // TLBINVF
0U, // TLBINVF_MMR6
0U, // TLBINV_MMR6
0U, // TLBP
0U, // TLBP_MM
0U, // TLBR
0U, // TLBR_MM
0U, // TLBWI
0U, // TLBWI_MM
0U, // TLBWR
0U, // TLBWR_MM
38U, // TLT
0U, // TLTI
0U, // TLTIU_MM
0U, // TLTI_MM
38U, // TLTU
14U, // TLTU_MM
14U, // TLT_MM
38U, // TNE
0U, // TNEI
0U, // TNEI_MM
14U, // TNE_MM
0U, // TRUNC_L_D64
0U, // TRUNC_L_D_MMR6
0U, // TRUNC_L_S
0U, // TRUNC_L_S_MMR6
0U, // TRUNC_W_D32
0U, // TRUNC_W_D64
0U, // TRUNC_W_D_MMR6
0U, // TRUNC_W_MM
0U, // TRUNC_W_S
0U, // TRUNC_W_S_MM
0U, // TRUNC_W_S_MMR6
0U, // TTLTIU
0U, // UDIV
0U, // UDIV_MM
0U, // V3MULU
0U, // VMM0
0U, // VMULU
24U, // VSHF_B
24U, // VSHF_D
24U, // VSHF_H
24U, // VSHF_W
0U, // WAIT
0U, // WAIT_MM
0U, // WAIT_MMR6
0U, // WRDSP
0U, // WRDSP_MM
0U, // WRPGPR_MMR6
0U, // WSBH
0U, // WSBH_MM
0U, // WSBH_MMR6
0U, // XOR
0U, // XOR16_MM
0U, // XOR16_MMR6
0U, // XOR64
6U, // XORI_B
8U, // XORI_MMR6
0U, // XOR_MM
0U, // XOR_MMR6
0U, // XOR_V
8U, // XORi
8U, // XORi64
8U, // XORi_MM
0U, // XorRxRxRy16
0U, // YIELD
};
O << "\t";
// Emit the opcode for the instruction.
uint64_t Bits = 0;
Bits |= (uint64_t)OpInfo0[MI->getOpcode()] << 0;
Bits |= (uint64_t)OpInfo1[MI->getOpcode()] << 32;
assert(Bits != 0 && "Cannot print this instruction.");
O << AsmStrs+(Bits & 16383)-1;
// Fragment 0 encoded into 4 bits for 15 unique commands.
switch ((Bits >> 14) & 15) {
default: llvm_unreachable("Invalid command number.");
case 0:
// DBG_VALUE, DBG_LABEL, BUNDLE, LIFETIME_START, LIFETIME_END, FENTRY_CAL...
return;
break;
case 1:
// ABSMacro, BEQLImmMacro, BGE, BGEImmMacro, BGEL, BGELImmMacro, BGEU, BG...
printOperand(MI, 0, O);
break;
case 2:
// CTTC1, MTTACX, MTTC0, MTTC1, MTTGPR, MTTHC1, MTTHI, MTTLO, MultRxRyRz1...
printOperand(MI, 1, O);
O << ", ";
break;
case 3:
// LWM_MM, SWM_MM, LWM16_MM, LWM16_MMR6, LWM32_MM, SWM16_MM, SWM16_MMR6, ...
printRegisterList(MI, 0, O);
O << ", ";
printMemOperand(MI, 1, O);
return;
break;
case 4:
// SelBeqZ, SelBneZ, SelTBteqZCmp, SelTBteqZCmpi, SelTBteqZSlt, SelTBteqZ...
printOperand(MI, 3, O);
break;
case 5:
// AND16_MM, AND16_MMR6, LSA_MMR6, MTHC1_D32, MTHC1_D32_MM, MTHC1_D64, MT...
printOperand(MI, 2, O);
O << ", ";
break;
case 6:
// BREAK, BREAK_MM, BREAK_MMR6, HYPCALL, HYPCALL_MM, SDBBP_MM, SYSCALL_MM...
printUImm<10>(MI, 0, O);
break;
case 7:
// BREAK16_MM, BREAK16_MMR6, SDBBP16_MM, SDBBP16_MMR6
printUImm<4>(MI, 0, O);
return;
break;
case 8:
// CACHE, CACHEE, CACHEE_MM, CACHE_MM, CACHE_MMR6, CACHE_R6, PREF, PREFE,...
printUImm<5>(MI, 2, O);
O << ", ";
break;
case 9:
// FCMP_D32, FCMP_D32_MM, FCMP_D64, FCMP_S32, FCMP_S32_MM
printFCCOperand(MI, 2, O);
break;
case 10:
// Jal16, JalB16
printUImm<26>(MI, 0, O);
break;
case 11:
// SDBBP, SDBBP_MMR6, SDBBP_R6, SYSCALL
printUImm<20>(MI, 0, O);
return;
break;
case 12:
// SIGRIE, SIGRIE_MMR6
printUImm<16>(MI, 0, O);
return;
break;
case 13:
// SYNC, SYNC_MM, SYNC_MMR6
printUImm<5>(MI, 0, O);
return;
break;
case 14:
// SYNCI, SYNCI_MM, SYNCI_MMR6
printMemOperand(MI, 0, O);
return;
break;
}
// Fragment 1 encoded into 5 bits for 17 unique commands.
switch ((Bits >> 18) & 31) {
default: llvm_unreachable("Invalid command number.");
case 0:
// ABSMacro, BEQLImmMacro, BGE, BGEImmMacro, BGEL, BGELImmMacro, BGEU, BG...
O << ", ";
break;
case 1:
// B_MMR6_Pseudo, B_MM_Pseudo, Constant32, JalOneReg, MFTDSP, MTTDSP, ADD...
return;
break;
case 2:
// CTTC1, MTTACX, MTTC0, MTTC1, MTTGPR, MTTHC1, MTTHI, MTTLO, CTC1, CTC1_...
printOperand(MI, 0, O);
break;
case 3:
// LwConstant32
O << ", 1f\n\tb\t2f\n\t.align\t2\n1: \t.word\t";
printOperand(MI, 1, O);
O << "\n2:";
return;
break;
case 4:
// MultRxRyRz16, MultuRxRyRz16, SltCCRxRy16, SltiCCRxImmX16, SltiuCCRxImm...
printOperand(MI, 2, O);
break;
case 5:
// SelBeqZ, SelBneZ
O << ", .+4\n\t\n\tmove ";
printOperand(MI, 1, O);
O << ", ";
printOperand(MI, 2, O);
return;
break;
case 6:
// AND16_MM, AND16_MMR6, LSA_MMR6, OR16_MM, OR16_MMR6, PREFX_MM, XOR16_MM...
printOperand(MI, 1, O);
break;
case 7:
// AddiuRxPcImmX16
O << ", $pc, ";
printOperand(MI, 1, O);
return;
break;
case 8:
// AddiuSpImm16, Bimm16
O << " # 16 bit inst";
return;
break;
case 9:
// Bteqz16, Btnez16
O << " # 16 bit inst";
return;
break;
case 10:
// CACHE, CACHEE, CACHEE_MM, CACHE_MM, CACHE_MMR6, CACHE_R6, PREF, PREFE,...
printMemOperand(MI, 0, O);
return;
break;
case 11:
// FCMP_D32, FCMP_D32_MM, FCMP_D64
O << ".d\t";
printOperand(MI, 0, O);
O << ", ";
printOperand(MI, 1, O);
return;
break;
case 12:
// FCMP_S32, FCMP_S32_MM
O << ".s\t";
printOperand(MI, 0, O);
O << ", ";
printOperand(MI, 1, O);
return;
break;
case 13:
// INSERT_B, INSERT_D, INSERT_H, INSERT_W, INSVE_B, INSVE_D, INSVE_H, INS...
O << '[';
break;
case 14:
// Jal16
O << "\n\tnop";
return;
break;
case 15:
// JalB16
O << "\t# branch\n\tnop";
return;
break;
case 16:
// SC, SC64, SC64_R6, SCD, SCD_R6, SCE, SCE_MM, SC_MM, SC_MMR6, SC_R6
printMemOperand(MI, 2, O);
return;
break;
}
// Fragment 2 encoded into 5 bits for 25 unique commands.
switch ((Bits >> 23) & 31) {
default: llvm_unreachable("Invalid command number.");
case 0:
// ABSMacro, BEQLImmMacro, BGE, BGEImmMacro, BGEL, BGELImmMacro, BGEU, BG...
printOperand(MI, 1, O);
break;
case 1:
// CTTC1, MTTACX, MTTC1, MTTGPR, MTTHC1, MTTHI, MTTLO, ADDIUS5_MM, AND16_...
return;
break;
case 2:
// GotPrologue16, AddiuRxRxImm16, AddiuRxRxImmX16, AndRxRxRy16, BINSLI_B,...
printOperand(MI, 2, O);
break;
case 3:
// LDMacro, LOAD_ACC128, LOAD_ACC64, LOAD_ACC64DSP, LOAD_CCOND_DSP, LoadA...
printMemOperand(MI, 1, O);
return;
break;
case 4:
// MTTC0, DMTC0, DMTC2, DMTGC0, FORK, LSA_MMR6, MTC0, MTC0_MMR6, MTC2, MT...
O << ", ";
break;
case 5:
// MultRxRyRz16, MultuRxRyRz16
O << "\n\tmflo\t";
printOperand(MI, 0, O);
return;
break;
case 6:
// SelTBteqZCmp, SelTBteqZCmpi, SelTBteqZSlt, SelTBteqZSlti, SelTBteqZSlt...
printOperand(MI, 4, O);
break;
case 7:
// SltCCRxRy16, SltiCCRxImmX16, SltiuCCRxImmX16, SltuCCRxRy16, SltuRxRyRz...
O << "\n\tmove\t";
printOperand(MI, 0, O);
O << ", $t8";
return;
break;
case 8:
// AddiuRxRyOffMemX16, LEA_ADDiu, LEA_ADDiu64, LEA_ADDiu_MM
printMemOperandEA(MI, 1, O);
return;
break;
case 9:
// BBIT0, BBIT032, BBIT1, BBIT132
printUImm<5>(MI, 1, O);
O << ", ";
printOperand(MI, 2, O);
return;
break;
case 10:
// BREAK, BREAK_MM, BREAK_MMR6, RDDSP, WRDSP
printUImm<10>(MI, 1, O);
return;
break;
case 11:
// DMFC2_OCTEON, DMTC2_OCTEON, LUI_MMR6, LUi, LUi64, LUi_MM
printUImm<16>(MI, 1, O);
return;
break;
case 12:
// GINVT, GINVT_MMR6
printUImm<2>(MI, 1, O);
return;
break;
case 13:
// INSERT_B
printUImm<4>(MI, 3, O);
O << "], ";
printOperand(MI, 2, O);
return;
break;
case 14:
// INSERT_D
printUImm<1>(MI, 3, O);
O << "], ";
printOperand(MI, 2, O);
return;
break;
case 15:
// INSERT_H
printUImm<3>(MI, 3, O);
O << "], ";
printOperand(MI, 2, O);
return;
break;
case 16:
// INSERT_W
printUImm<2>(MI, 3, O);
O << "], ";
printOperand(MI, 2, O);
return;
break;
case 17:
// INSVE_B
printUImm<4>(MI, 2, O);
O << "], ";
printOperand(MI, 3, O);
O << '[';
printUImm<0>(MI, 4, O);
O << ']';
return;
break;
case 18:
// INSVE_D
printUImm<1>(MI, 2, O);
O << "], ";
printOperand(MI, 3, O);
O << '[';
printUImm<0>(MI, 4, O);
O << ']';
return;
break;
case 19:
// INSVE_H
printUImm<3>(MI, 2, O);
O << "], ";
printOperand(MI, 3, O);
O << '[';
printUImm<0>(MI, 4, O);
O << ']';
return;
break;
case 20:
// INSVE_W
printUImm<2>(MI, 2, O);
O << "], ";
printOperand(MI, 3, O);
O << '[';
printUImm<0>(MI, 4, O);
O << ']';
return;
break;
case 21:
// LWP_MM, SWP_MM
printMemOperand(MI, 2, O);
return;
break;
case 22:
// PREFX_MM
O << '(';
printOperand(MI, 0, O);
O << ')';
return;
break;
case 23:
// RDDSP_MM, WRDSP_MM
printUImm<7>(MI, 1, O);
return;
break;
case 24:
// REPL_QB, REPL_QB_MM
printUImm<8>(MI, 1, O);
return;
break;
}
// Fragment 3 encoded into 5 bits for 18 unique commands.
switch ((Bits >> 28) & 31) {
default: llvm_unreachable("Invalid command number.");
case 0:
// ABSMacro, CFTC1, JalTwoReg, LoadAddrImm32, LoadAddrImm64, LoadImm32, L...
return;
break;
case 1:
// BEQLImmMacro, BGE, BGEImmMacro, BGEL, BGELImmMacro, BGEU, BGEUImmMacro...
O << ", ";
break;
case 2:
// BteqzT8CmpX16, BteqzT8CmpiX16, BteqzT8SltX16, BteqzT8SltiX16, BteqzT8S...
O << "\n\tbteqz\t";
printOperand(MI, 2, O);
return;
break;
case 3:
// BtnezT8CmpX16, BtnezT8CmpiX16, BtnezT8SltX16, BtnezT8SltiX16, BtnezT8S...
O << "\n\tbtnez\t";
printOperand(MI, 2, O);
return;
break;
case 4:
// GotPrologue16
O << "\n\taddiu\t";
printOperand(MI, 1, O);
O << ", $pc, ";
printOperand(MI, 3, O);
O << "\n ";
return;
break;
case 5:
// MTTC0, DMTC0, DMTC2, DMTGC0, MTC0, MTC0_MMR6, MTC2, MTGC0, MTGC0_MM, M...
printUImm<3>(MI, 2, O);
return;
break;
case 6:
// SelTBteqZCmp, SelTBteqZCmpi, SelTBteqZSlt, SelTBteqZSlti, SelTBteqZSlt...
O << "\n\tbteqz\t.+4\n\tmove ";
printOperand(MI, 1, O);
O << ", ";
printOperand(MI, 2, O);
return;
break;
case 7:
// SelTBtneZCmp, SelTBtneZCmpi, SelTBtneZSlt, SelTBtneZSlti, SelTBtneZSlt...
O << "\n\tbtnez\t.+4\n\tmove ";
printOperand(MI, 1, O);
O << ", ";
printOperand(MI, 2, O);
return;
break;
case 8:
// AddiuRxRxImm16, LwRxPcTcp16
O << "\t# 16 bit inst";
return;
break;
case 9:
// BeqzRxImm16, BnezRxImm16
O << " # 16 bit inst";
return;
break;
case 10:
// COPY_S_B, COPY_S_D, COPY_S_H, COPY_S_W, COPY_U_B, COPY_U_H, COPY_U_W, ...
O << '[';
break;
case 11:
// CmpiRxImm16, LiRxImm16, SltiRxImm16, SltiuRxImm16
O << " \t# 16 bit inst";
return;
break;
case 12:
// DSLL64_32
O << ", 32";
return;
break;
case 13:
// FORK
printOperand(MI, 2, O);
return;
break;
case 14:
// LBUX, LBUX_MM, LDXC1, LDXC164, LHX, LHX_MM, LUXC1, LUXC164, LUXC1_MM, ...
O << '(';
printOperand(MI, 1, O);
O << ')';
return;
break;
case 15:
// LSA_MMR6
printOperand(MI, 0, O);
O << ", ";
printUImm<2, 1>(MI, 3, O);
return;
break;
case 16:
// MTTR
printUImm<1>(MI, 2, O);
O << ", ";
printUImm<3>(MI, 3, O);
O << ", ";
printUImm<1>(MI, 4, O);
return;
break;
case 17:
// SLL64_32, SLL64_64
O << ", 0";
return;
break;
}
// Fragment 4 encoded into 5 bits for 20 unique commands.
switch ((Bits >> 33) & 31) {
default: llvm_unreachable("Invalid command number.");
case 0:
// BEQLImmMacro, BGE, BGEImmMacro, BGEL, BGELImmMacro, BGEU, BGEUImmMacro...
printOperand(MI, 2, O);
break;
case 1:
// MFTC0, BCLRI_B, BNEGI_B, BSETI_B, COPY_S_H, COPY_U_H, DMFC0, DMFC2, DM...
printUImm<3>(MI, 2, O);
break;
case 2:
// ADDVI_B, ADDVI_D, ADDVI_H, ADDVI_W, APPEND, APPEND_MMR2, BCLRI_W, BNEG...
printUImm<5>(MI, 2, O);
break;
case 3:
// ANDI_B, NORI_B, ORI_B, RDHWR, RDHWR64, RDHWR_MM, SHF_B, SHF_H, SHF_W, ...
printUImm<8>(MI, 2, O);
return;
break;
case 4:
// ANDI_MMR6, ANDi, ANDi64, ANDi_MM, AUI, AUI_MMR6, DAHI, DATI, DAUI, ORI...
printUImm<16>(MI, 2, O);
return;
break;
case 5:
// BALIGN, BALIGN_MMR2, COPY_S_W, COPY_U_W, SPLATI_W
printUImm<2>(MI, 2, O);
break;
case 6:
// BCLRI_D, BNEGI_D, BSETI_D, DEXT, DEXT64_32, DINS, DROTR, DSLL, DSRA, D...
printUImm<6>(MI, 2, O);
break;
case 7:
// BCLRI_H, BNEGI_H, BSETI_H, COPY_S_B, COPY_U_B, SAT_S_H, SAT_U_H, SHLL_...
printUImm<4>(MI, 2, O);
break;
case 8:
// BINSLI_B, BINSRI_B, SLDI_H
printUImm<3>(MI, 3, O);
break;
case 9:
// BINSLI_D, BINSRI_D
printUImm<6>(MI, 3, O);
return;
break;
case 10:
// BINSLI_H, BINSRI_H, SLDI_B
printUImm<4>(MI, 3, O);
break;
case 11:
// BINSLI_W, BINSRI_W
printUImm<5>(MI, 3, O);
return;
break;
case 12:
// BINSL_B, BINSL_D, BINSL_H, BINSL_W, BINSR_B, BINSR_D, BINSR_H, BINSR_W...
printOperand(MI, 3, O);
break;
case 13:
// BMNZI_B, BMZI_B, BSELI_B
printUImm<8>(MI, 3, O);
return;
break;
case 14:
// COPY_S_D, MFTR, SPLATI_D
printUImm<1>(MI, 2, O);
break;
case 15:
// DEXTU, DINSU
printUImm<5, 32>(MI, 2, O);
O << ", ";
break;
case 16:
// FADD_S_MMR6, FDIV_S_MMR6, FMUL_S_MMR6, FSUB_S_MMR6
printOperand(MI, 1, O);
return;
break;
case 17:
// SLDI_D
printUImm<1>(MI, 3, O);
O << ']';
return;
break;
case 18:
// SLDI_W
printUImm<2>(MI, 3, O);
O << ']';
return;
break;
case 19:
// TEQ, TGE, TGEU, TLT, TLTU, TNE
printUImm<10>(MI, 2, O);
return;
break;
}
// Fragment 5 encoded into 3 bits for 5 unique commands.
switch ((Bits >> 38) & 7) {
default: llvm_unreachable("Invalid command number.");
case 0:
// BEQLImmMacro, BGE, BGEImmMacro, BGEL, BGELImmMacro, BGEU, BGEUImmMacro...
return;
break;
case 1:
// ALIGN, ALIGN_MMR6, CINS, CINS32, CINS64_32, CINS_i32, DALIGN, DEXT, DE...
O << ", ";
break;
case 2:
// COPY_S_B, COPY_S_D, COPY_S_H, COPY_S_W, COPY_U_B, COPY_U_H, COPY_U_W, ...
O << ']';
return;
break;
case 3:
// DEXTU
printUImm<5, 1>(MI, 3, O);
return;
break;
case 4:
// DINSU
printUImm<6>(MI, 3, O);
return;
break;
}
// Fragment 6 encoded into 4 bits for 10 unique commands.
switch ((Bits >> 41) & 15) {
default: llvm_unreachable("Invalid command number.");
case 0:
// ALIGN, ALIGN_MMR6
printUImm<2>(MI, 3, O);
return;
break;
case 1:
// CINS, CINS32, CINS64_32, CINS_i32, EXTS, EXTS32
printUImm<5>(MI, 3, O);
return;
break;
case 2:
// DALIGN, MFTR
printUImm<3>(MI, 3, O);
break;
case 3:
// DEXT
printUImm<6, 1>(MI, 3, O);
return;
break;
case 4:
// DEXT64_32, EXT, EXT_MM, EXT_MMR6
printUImm<5, 1>(MI, 3, O);
return;
break;
case 5:
// DEXTM
printUImm<5, 33>(MI, 3, O);
return;
break;
case 6:
// DINS, INS, INS_MM, INS_MMR6
printUImm<6>(MI, 3, O);
return;
break;
case 7:
// DINSM
printUImm<6, 2>(MI, 3, O);
return;
break;
case 8:
// DLSA, DLSA_R6, LSA, LSA_R6
printUImm<2, 1>(MI, 3, O);
return;
break;
case 9:
// MADD_D32, MADD_D32_MM, MADD_D64, MADD_S, MADD_S_MM, MOVEP_MM, MOVEP_MM...
printOperand(MI, 3, O);
return;
break;
}
// Fragment 7 encoded into 1 bits for 2 unique commands.
if ((Bits >> 45) & 1) {
// MFTR
O << ", ";
printUImm<1>(MI, 4, O);
return;
} else {
// DALIGN
return;
}
}
/// getRegisterName - This method is automatically generated by tblgen
/// from the register set description. This returns the assembler name
/// for the specified register.
const char *MipsInstPrinter::getRegisterName(unsigned RegNo) {
assert(RegNo && RegNo < 442 && "Invalid register number!");
static const char AsmStrs[] = {
/* 0 */ 'f', '1', '0', 0,
/* 4 */ 'w', '1', '0', 0,
/* 8 */ 'f', '2', '0', 0,
/* 12 */ 'D', 'S', 'P', 'O', 'u', 't', 'F', 'l', 'a', 'g', '2', '0', 0,
/* 25 */ 'w', '2', '0', 0,
/* 29 */ 'f', '3', '0', 0,
/* 33 */ 'w', '3', '0', 0,
/* 37 */ 'a', 'c', '0', 0,
/* 41 */ 'f', 'c', 'c', '0', 0,
/* 46 */ 'f', '0', 0,
/* 49 */ 'm', 'p', 'l', '0', 0,
/* 54 */ 'p', '0', 0,
/* 57 */ 'w', '0', 0,
/* 60 */ 'f', '1', '1', 0,
/* 64 */ 'w', '1', '1', 0,
/* 68 */ 'f', '2', '1', 0,
/* 72 */ 'D', 'S', 'P', 'O', 'u', 't', 'F', 'l', 'a', 'g', '2', '1', 0,
/* 85 */ 'w', '2', '1', 0,
/* 89 */ 'f', '3', '1', 0,
/* 93 */ 'w', '3', '1', 0,
/* 97 */ 'a', 'c', '1', 0,
/* 101 */ 'f', 'c', 'c', '1', 0,
/* 106 */ 'f', '1', 0,
/* 109 */ 'm', 'p', 'l', '1', 0,
/* 114 */ 'p', '1', 0,
/* 117 */ 'w', '1', 0,
/* 120 */ 'f', '1', '2', 0,
/* 124 */ 'w', '1', '2', 0,
/* 128 */ 'f', '2', '2', 0,
/* 132 */ 'D', 'S', 'P', 'O', 'u', 't', 'F', 'l', 'a', 'g', '2', '2', 0,
/* 145 */ 'w', '2', '2', 0,
/* 149 */ 'a', 'c', '2', 0,
/* 153 */ 'f', 'c', 'c', '2', 0,
/* 158 */ 'f', '2', 0,
/* 161 */ 'm', 'p', 'l', '2', 0,
/* 166 */ 'p', '2', 0,
/* 169 */ 'w', '2', 0,
/* 172 */ 'f', '1', '3', 0,
/* 176 */ 'w', '1', '3', 0,
/* 180 */ 'f', '2', '3', 0,
/* 184 */ 'D', 'S', 'P', 'O', 'u', 't', 'F', 'l', 'a', 'g', '2', '3', 0,
/* 197 */ 'w', '2', '3', 0,
/* 201 */ 'a', 'c', '3', 0,
/* 205 */ 'f', 'c', 'c', '3', 0,
/* 210 */ 'f', '3', 0,
/* 213 */ 'w', '3', 0,
/* 216 */ 'f', '1', '4', 0,
/* 220 */ 'w', '1', '4', 0,
/* 224 */ 'f', '2', '4', 0,
/* 228 */ 'w', '2', '4', 0,
/* 232 */ 'f', 'c', 'c', '4', 0,
/* 237 */ 'f', '4', 0,
/* 240 */ 'w', '4', 0,
/* 243 */ 'f', '1', '5', 0,
/* 247 */ 'w', '1', '5', 0,
/* 251 */ 'f', '2', '5', 0,
/* 255 */ 'w', '2', '5', 0,
/* 259 */ 'f', 'c', 'c', '5', 0,
/* 264 */ 'f', '5', 0,
/* 267 */ 'w', '5', 0,
/* 270 */ 'f', '1', '6', 0,
/* 274 */ 'w', '1', '6', 0,
/* 278 */ 'f', '2', '6', 0,
/* 282 */ 'w', '2', '6', 0,
/* 286 */ 'f', 'c', 'c', '6', 0,
/* 291 */ 'f', '6', 0,
/* 294 */ 'w', '6', 0,
/* 297 */ 'f', '1', '7', 0,
/* 301 */ 'w', '1', '7', 0,
/* 305 */ 'f', '2', '7', 0,
/* 309 */ 'w', '2', '7', 0,
/* 313 */ 'f', 'c', 'c', '7', 0,
/* 318 */ 'f', '7', 0,
/* 321 */ 'w', '7', 0,
/* 324 */ 'f', '1', '8', 0,
/* 328 */ 'w', '1', '8', 0,
/* 332 */ 'f', '2', '8', 0,
/* 336 */ 'w', '2', '8', 0,
/* 340 */ 'f', '8', 0,
/* 343 */ 'w', '8', 0,
/* 346 */ 'D', 'S', 'P', 'O', 'u', 't', 'F', 'l', 'a', 'g', '1', '6', '_', '1', '9', 0,
/* 362 */ 'f', '1', '9', 0,
/* 366 */ 'w', '1', '9', 0,
/* 370 */ 'f', '2', '9', 0,
/* 374 */ 'w', '2', '9', 0,
/* 378 */ 'f', '9', 0,
/* 381 */ 'w', '9', 0,
/* 384 */ 'D', 'S', 'P', 'E', 'F', 'I', 0,
/* 391 */ 'r', 'a', 0,
/* 394 */ 'h', 'w', 'r', '_', 'c', 'c', 0,
/* 401 */ 'p', 'c', 0,
/* 404 */ 'D', 'S', 'P', 'C', 'C', 'o', 'n', 'd', 0,
/* 413 */ 'D', 'S', 'P', 'O', 'u', 't', 'F', 'l', 'a', 'g', 0,
/* 424 */ 'h', 'i', 0,
/* 427 */ 'h', 'w', 'r', '_', 'c', 'p', 'u', 'n', 'u', 'm', 0,
/* 438 */ 'l', 'o', 0,
/* 441 */ 'z', 'e', 'r', 'o', 0,
/* 446 */ 'h', 'w', 'r', '_', 's', 'y', 'n', 'c', 'i', '_', 's', 't', 'e', 'p', 0,
/* 461 */ 'f', 'p', 0,
/* 464 */ 'g', 'p', 0,
/* 467 */ 's', 'p', 0,
/* 470 */ 'h', 'w', 'r', '_', 'c', 'c', 'r', 'e', 's', 0,
/* 480 */ 'D', 'S', 'P', 'P', 'o', 's', 0,
/* 487 */ 'D', 'S', 'P', 'S', 'C', 'o', 'u', 'n', 't', 0,
/* 497 */ 'D', 'S', 'P', 'C', 'a', 'r', 'r', 'y', 0,
};
static const uint16_t RegAsmOffset[] = {
62, 404, 497, 384, 413, 480, 487, 461, 464, 122, 62, 2, 272, 218,
245, 174, 299, 401, 391, 467, 441, 218, 245, 272, 299, 37, 97, 149,
201, 62, 2, 62, 122, 174, 218, 245, 272, 299, 326, 360, 2, 62,
122, 174, 218, 245, 272, 299, 326, 360, 2, 62, 122, 174, 218, 245,
272, 299, 326, 360, 1, 61, 121, 173, 217, 244, 271, 298, 325, 359,
9, 69, 129, 181, 225, 252, 279, 306, 333, 371, 30, 90, 1, 61,
121, 173, 217, 244, 271, 298, 325, 359, 9, 69, 129, 181, 225, 252,
279, 306, 333, 371, 30, 90, 1, 61, 121, 173, 217, 244, 271, 298,
325, 359, 9, 69, 129, 181, 225, 252, 279, 306, 333, 371, 30, 90,
46, 158, 237, 291, 340, 0, 120, 216, 270, 324, 8, 128, 224, 278,
332, 29, 12, 72, 132, 184, 46, 106, 158, 210, 237, 264, 291, 318,
340, 378, 0, 60, 120, 172, 216, 243, 270, 297, 324, 362, 8, 68,
128, 180, 224, 251, 278, 305, 332, 370, 29, 89, 41, 101, 153, 205,
232, 259, 286, 313, 2, 62, 122, 174, 218, 245, 272, 299, 326, 360,
1, 61, 121, 173, 217, 244, 271, 298, 325, 359, 9, 69, 129, 181,
225, 252, 279, 306, 333, 371, 30, 90, 461, 46, 106, 158, 210, 237,
264, 291, 318, 340, 378, 0, 60, 120, 172, 216, 243, 270, 297, 324,
362, 8, 68, 128, 180, 224, 251, 278, 305, 332, 370, 29, 89, 464,
37, 97, 149, 201, 427, 446, 394, 470, 218, 245, 272, 299, 326, 360,
1, 61, 121, 173, 217, 244, 271, 298, 325, 359, 9, 69, 129, 181,
225, 252, 279, 306, 333, 371, 30, 90, 279, 306, 37, 97, 149, 201,
49, 109, 161, 326, 360, 1, 61, 121, 173, 217, 244, 271, 298, 325,
359, 9, 69, 129, 181, 225, 252, 279, 306, 333, 371, 30, 90, 54,
114, 166, 391, 271, 298, 325, 359, 9, 69, 129, 181, 467, 326, 360,
1, 61, 121, 173, 217, 244, 225, 252, 122, 174, 57, 117, 169, 213,
240, 267, 294, 321, 343, 381, 4, 64, 124, 176, 220, 247, 274, 301,
328, 366, 25, 85, 145, 197, 228, 255, 282, 309, 336, 374, 33, 93,
441, 218, 245, 272, 299, 37, 46, 106, 158, 210, 237, 264, 291, 318,
340, 378, 0, 60, 120, 172, 216, 243, 270, 297, 324, 362, 8, 68,
128, 180, 224, 251, 278, 305, 332, 370, 29, 89, 346, 424, 279, 306,
438, 271, 298, 325, 359, 9, 69, 129, 181, 326, 360, 1, 61, 121,
173, 217, 244, 225, 252, 122, 174,
};
assert (*(AsmStrs+RegAsmOffset[RegNo-1]) &&
"Invalid alt name index for register!");
return AsmStrs+RegAsmOffset[RegNo-1];
}
#ifdef PRINT_ALIAS_INSTR
#undef PRINT_ALIAS_INSTR
bool MipsInstPrinter::printAliasInstr(const MCInst *MI, raw_ostream &OS) {
const char *AsmString;
switch (MI->getOpcode()) {
default: return false;
case Mips::ADDIUPC:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg())) {
// (ADDIUPC GPR32Opnd:$rd, simm19_lsl2:$imm)
AsmString = "lapc $\x01, $\x02";
break;
}
return false;
case Mips::ADDIUPC_MMR6:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg())) {
// (ADDIUPC_MMR6 GPR32Opnd:$rd, simm19_lsl2:$imm)
AsmString = "lapc $\x01, $\x02";
break;
}
return false;
case Mips::ADDu:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).getReg() == Mips::ZERO) {
// (ADDu GPR32Opnd:$dst, GPR32Opnd:$src, ZERO)
AsmString = "move $\x01, $\x02";
break;
}
return false;
case Mips::BC1F:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::FCC0) {
// (BC1F FCC0, brtarget:$offset)
AsmString = "bc1f $\x02";
break;
}
return false;
case Mips::BC1FL:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::FCC0) {
// (BC1FL FCC0, brtarget:$offset)
AsmString = "bc1fl $\x02";
break;
}
return false;
case Mips::BC1F_MM:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::FCC0) {
// (BC1F_MM FCC0, brtarget:$offset)
AsmString = "bc1f $\x02";
break;
}
return false;
case Mips::BC1T:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::FCC0) {
// (BC1T FCC0, brtarget:$offset)
AsmString = "bc1t $\x02";
break;
}
return false;
case Mips::BC1TL:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::FCC0) {
// (BC1TL FCC0, brtarget:$offset)
AsmString = "bc1tl $\x02";
break;
}
return false;
case Mips::BC1T_MM:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::FCC0) {
// (BC1T_MM FCC0, brtarget:$offset)
AsmString = "bc1t $\x02";
break;
}
return false;
case Mips::BEQL:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::ZERO) {
// (BEQL GPR32Opnd:$rs, ZERO, brtarget:$offset)
AsmString = "beqzl $\x01, $\x03";
break;
}
return false;
case Mips::BGEZAL:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::ZERO) {
// (BGEZAL ZERO, brtarget:$offset)
AsmString = "bal $\x02";
break;
}
return false;
case Mips::BGEZAL_MM:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::ZERO) {
// (BGEZAL_MM ZERO, brtarget_mm:$offset)
AsmString = "bal $\x02";
break;
}
return false;
case Mips::BNEL:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::ZERO) {
// (BNEL GPR32Opnd:$rs, ZERO, brtarget:$offset)
AsmString = "bnezl $\x01, $\x03";
break;
}
return false;
case Mips::BREAK:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0 &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 0) {
// (BREAK 0, 0)
AsmString = "break";
break;
}
if (MI->getNumOperands() == 2 &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 0) {
// (BREAK uimm10:$imm, 0)
AsmString = "break $\xFF\x01\x01";
break;
}
return false;
case Mips::BREAK_MM:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0 &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 0) {
// (BREAK_MM 0, 0)
AsmString = "break";
break;
}
if (MI->getNumOperands() == 2 &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 0) {
// (BREAK_MM uimm10:$imm, 0)
AsmString = "break $\xFF\x01\x01";
break;
}
return false;
case Mips::C_EQ_D32:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_EQ_D32 FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.eq.d $\x02, $\x03";
break;
}
return false;
case Mips::C_EQ_D32_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_EQ_D32_MM FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.eq.d $\x02, $\x03";
break;
}
return false;
case Mips::C_EQ_D64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_EQ_D64 FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.eq.d $\x02, $\x03";
break;
}
return false;
case Mips::C_EQ_D64_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_EQ_D64_MM FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.eq.d $\x02, $\x03";
break;
}
return false;
case Mips::C_EQ_S:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_EQ_S FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.eq.s $\x02, $\x03";
break;
}
return false;
case Mips::C_EQ_S_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_EQ_S_MM FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.eq.s $\x02, $\x03";
break;
}
return false;
case Mips::C_F_D32:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_F_D32 FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.f.d $\x02, $\x03";
break;
}
return false;
case Mips::C_F_D32_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_F_D32_MM FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.f.d $\x02, $\x03";
break;
}
return false;
case Mips::C_F_D64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_F_D64 FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.f.d $\x02, $\x03";
break;
}
return false;
case Mips::C_F_D64_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_F_D64_MM FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.f.d $\x02, $\x03";
break;
}
return false;
case Mips::C_F_S:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_F_S FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.f.s $\x02, $\x03";
break;
}
return false;
case Mips::C_F_S_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_F_S_MM FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.f.s $\x02, $\x03";
break;
}
return false;
case Mips::C_LE_D32:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_LE_D32 FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.le.d $\x02, $\x03";
break;
}
return false;
case Mips::C_LE_D32_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_LE_D32_MM FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.le.d $\x02, $\x03";
break;
}
return false;
case Mips::C_LE_D64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_LE_D64 FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.le.d $\x02, $\x03";
break;
}
return false;
case Mips::C_LE_D64_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_LE_D64_MM FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.le.d $\x02, $\x03";
break;
}
return false;
case Mips::C_LE_S:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_LE_S FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.le.s $\x02, $\x03";
break;
}
return false;
case Mips::C_LE_S_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_LE_S_MM FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.le.s $\x02, $\x03";
break;
}
return false;
case Mips::C_LT_D32:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_LT_D32 FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.lt.d $\x02, $\x03";
break;
}
return false;
case Mips::C_LT_D32_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_LT_D32_MM FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.lt.d $\x02, $\x03";
break;
}
return false;
case Mips::C_LT_D64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_LT_D64 FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.lt.d $\x02, $\x03";
break;
}
return false;
case Mips::C_LT_D64_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_LT_D64_MM FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.lt.d $\x02, $\x03";
break;
}
return false;
case Mips::C_LT_S:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_LT_S FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.lt.s $\x02, $\x03";
break;
}
return false;
case Mips::C_LT_S_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_LT_S_MM FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.lt.s $\x02, $\x03";
break;
}
return false;
case Mips::C_NGE_D32:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGE_D32 FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.nge.d $\x02, $\x03";
break;
}
return false;
case Mips::C_NGE_D32_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGE_D32_MM FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.nge.d $\x02, $\x03";
break;
}
return false;
case Mips::C_NGE_D64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGE_D64 FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.nge.d $\x02, $\x03";
break;
}
return false;
case Mips::C_NGE_D64_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGE_D64_MM FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.nge.d $\x02, $\x03";
break;
}
return false;
case Mips::C_NGE_S:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGE_S FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.nge.s $\x02, $\x03";
break;
}
return false;
case Mips::C_NGE_S_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGE_S_MM FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.nge.s $\x02, $\x03";
break;
}
return false;
case Mips::C_NGLE_D32:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGLE_D32 FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.ngle.d $\x02, $\x03";
break;
}
return false;
case Mips::C_NGLE_D32_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGLE_D32_MM FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.ngle.d $\x02, $\x03";
break;
}
return false;
case Mips::C_NGLE_D64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGLE_D64 FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.ngle.d $\x02, $\x03";
break;
}
return false;
case Mips::C_NGLE_D64_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGLE_D64_MM FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.ngle.d $\x02, $\x03";
break;
}
return false;
case Mips::C_NGLE_S:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGLE_S FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.ngle.s $\x02, $\x03";
break;
}
return false;
case Mips::C_NGLE_S_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGLE_S_MM FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.ngle.s $\x02, $\x03";
break;
}
return false;
case Mips::C_NGL_D32:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGL_D32 FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.ngl.d $\x02, $\x03";
break;
}
return false;
case Mips::C_NGL_D32_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGL_D32_MM FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.ngl.d $\x02, $\x03";
break;
}
return false;
case Mips::C_NGL_D64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGL_D64 FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.ngl.d $\x02, $\x03";
break;
}
return false;
case Mips::C_NGL_D64_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGL_D64_MM FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.ngl.d $\x02, $\x03";
break;
}
return false;
case Mips::C_NGL_S:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGL_S FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.ngl.s $\x02, $\x03";
break;
}
return false;
case Mips::C_NGL_S_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGL_S_MM FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.ngl.s $\x02, $\x03";
break;
}
return false;
case Mips::C_NGT_D32:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGT_D32 FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.ngt.d $\x02, $\x03";
break;
}
return false;
case Mips::C_NGT_D32_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGT_D32_MM FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.ngt.d $\x02, $\x03";
break;
}
return false;
case Mips::C_NGT_D64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGT_D64 FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.ngt.d $\x02, $\x03";
break;
}
return false;
case Mips::C_NGT_D64_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGT_D64_MM FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.ngt.d $\x02, $\x03";
break;
}
return false;
case Mips::C_NGT_S:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGT_S FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.ngt.s $\x02, $\x03";
break;
}
return false;
case Mips::C_NGT_S_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_NGT_S_MM FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.ngt.s $\x02, $\x03";
break;
}
return false;
case Mips::C_OLE_D32:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_OLE_D32 FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.ole.d $\x02, $\x03";
break;
}
return false;
case Mips::C_OLE_D32_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_OLE_D32_MM FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.ole.d $\x02, $\x03";
break;
}
return false;
case Mips::C_OLE_D64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_OLE_D64 FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.ole.d $\x02, $\x03";
break;
}
return false;
case Mips::C_OLE_D64_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_OLE_D64_MM FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.ole.d $\x02, $\x03";
break;
}
return false;
case Mips::C_OLE_S:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_OLE_S FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.ole.s $\x02, $\x03";
break;
}
return false;
case Mips::C_OLE_S_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_OLE_S_MM FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.ole.s $\x02, $\x03";
break;
}
return false;
case Mips::C_OLT_D32:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_OLT_D32 FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.olt.d $\x02, $\x03";
break;
}
return false;
case Mips::C_OLT_D32_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_OLT_D32_MM FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.olt.d $\x02, $\x03";
break;
}
return false;
case Mips::C_OLT_D64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_OLT_D64 FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.olt.d $\x02, $\x03";
break;
}
return false;
case Mips::C_OLT_D64_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_OLT_D64_MM FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.olt.d $\x02, $\x03";
break;
}
return false;
case Mips::C_OLT_S:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_OLT_S FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.olt.s $\x02, $\x03";
break;
}
return false;
case Mips::C_OLT_S_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_OLT_S_MM FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.olt.s $\x02, $\x03";
break;
}
return false;
case Mips::C_SEQ_D32:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_SEQ_D32 FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.seq.d $\x02, $\x03";
break;
}
return false;
case Mips::C_SEQ_D32_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_SEQ_D32_MM FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.seq.d $\x02, $\x03";
break;
}
return false;
case Mips::C_SEQ_D64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_SEQ_D64 FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.seq.d $\x02, $\x03";
break;
}
return false;
case Mips::C_SEQ_D64_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_SEQ_D64_MM FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.seq.d $\x02, $\x03";
break;
}
return false;
case Mips::C_SEQ_S:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_SEQ_S FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.seq.s $\x02, $\x03";
break;
}
return false;
case Mips::C_SEQ_S_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_SEQ_S_MM FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.seq.s $\x02, $\x03";
break;
}
return false;
case Mips::C_SF_D32:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_SF_D32 FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.sf.d $\x02, $\x03";
break;
}
return false;
case Mips::C_SF_D32_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_SF_D32_MM FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.sf.d $\x02, $\x03";
break;
}
return false;
case Mips::C_SF_D64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_SF_D64 FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.sf.d $\x02, $\x03";
break;
}
return false;
case Mips::C_SF_D64_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_SF_D64_MM FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.sf.d $\x02, $\x03";
break;
}
return false;
case Mips::C_SF_S:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_SF_S FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.sf.s $\x02, $\x03";
break;
}
return false;
case Mips::C_SF_S_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_SF_S_MM FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.sf.s $\x02, $\x03";
break;
}
return false;
case Mips::C_UEQ_D32:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_UEQ_D32 FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.ueq.d $\x02, $\x03";
break;
}
return false;
case Mips::C_UEQ_D32_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_UEQ_D32_MM FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.ueq.d $\x02, $\x03";
break;
}
return false;
case Mips::C_UEQ_D64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_UEQ_D64 FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.ueq.d $\x02, $\x03";
break;
}
return false;
case Mips::C_UEQ_D64_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_UEQ_D64_MM FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.ueq.d $\x02, $\x03";
break;
}
return false;
case Mips::C_UEQ_S:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_UEQ_S FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.ueq.s $\x02, $\x03";
break;
}
return false;
case Mips::C_UEQ_S_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_UEQ_S_MM FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.ueq.s $\x02, $\x03";
break;
}
return false;
case Mips::C_ULE_D32:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_ULE_D32 FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.ule.d $\x02, $\x03";
break;
}
return false;
case Mips::C_ULE_D32_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_ULE_D32_MM FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.ule.d $\x02, $\x03";
break;
}
return false;
case Mips::C_ULE_D64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_ULE_D64 FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.ule.d $\x02, $\x03";
break;
}
return false;
case Mips::C_ULE_D64_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_ULE_D64_MM FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.ule.d $\x02, $\x03";
break;
}
return false;
case Mips::C_ULE_S:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_ULE_S FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.ule.s $\x02, $\x03";
break;
}
return false;
case Mips::C_ULE_S_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_ULE_S_MM FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.ule.s $\x02, $\x03";
break;
}
return false;
case Mips::C_ULT_D32:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_ULT_D32 FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.ult.d $\x02, $\x03";
break;
}
return false;
case Mips::C_ULT_D32_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_ULT_D32_MM FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.ult.d $\x02, $\x03";
break;
}
return false;
case Mips::C_ULT_D64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_ULT_D64 FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.ult.d $\x02, $\x03";
break;
}
return false;
case Mips::C_ULT_D64_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_ULT_D64_MM FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.ult.d $\x02, $\x03";
break;
}
return false;
case Mips::C_ULT_S:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_ULT_S FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.ult.s $\x02, $\x03";
break;
}
return false;
case Mips::C_ULT_S_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_ULT_S_MM FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.ult.s $\x02, $\x03";
break;
}
return false;
case Mips::C_UN_D32:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_UN_D32 FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.un.d $\x02, $\x03";
break;
}
return false;
case Mips::C_UN_D32_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::AFGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_UN_D32_MM FCC0, AFGR64Opnd:$fs, AFGR64Opnd:$ft)
AsmString = "c.un.d $\x02, $\x03";
break;
}
return false;
case Mips::C_UN_D64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_UN_D64 FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.un.d $\x02, $\x03";
break;
}
return false;
case Mips::C_UN_D64_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_UN_D64_MM FCC0, FGR64Opnd:$fs, FGR64Opnd:$ft)
AsmString = "c.un.d $\x02, $\x03";
break;
}
return false;
case Mips::C_UN_S:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_UN_S FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.un.s $\x02, $\x03";
break;
}
return false;
case Mips::C_UN_S_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::FCC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::FGR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (C_UN_S_MM FCC0, FGR32Opnd:$fs, FGR32Opnd:$ft)
AsmString = "c.un.s $\x02, $\x03";
break;
}
return false;
case Mips::DADDu:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).getReg() == Mips::ZERO_64) {
// (DADDu GPR64Opnd:$dst, GPR64Opnd:$src, ZERO_64)
AsmString = "move $\x01, $\x02";
break;
}
return false;
case Mips::DI:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).getReg() == Mips::ZERO) {
// (DI ZERO)
AsmString = "di";
break;
}
return false;
case Mips::DIV:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MI->getOperand(1).getReg() == MI->getOperand(0).getReg() &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (DIV GPR32Opnd:$rs, GPR32Opnd:$rs, GPR32Opnd:$rt)
AsmString = "div $\x01, $\x03";
break;
}
return false;
case Mips::DIVU:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MI->getOperand(1).getReg() == MI->getOperand(0).getReg() &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (DIVU GPR32Opnd:$rs, GPR32Opnd:$rs, GPR32Opnd:$rt)
AsmString = "divu $\x01, $\x03";
break;
}
return false;
case Mips::DI_MM:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).getReg() == Mips::ZERO) {
// (DI_MM ZERO)
AsmString = "di";
break;
}
return false;
case Mips::DI_MMR6:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).getReg() == Mips::ZERO) {
// (DI_MMR6 ZERO)
AsmString = "di";
break;
}
return false;
case Mips::DMT:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).getReg() == Mips::ZERO) {
// (DMT ZERO)
AsmString = "dmt";
break;
}
return false;
case Mips::DSUB:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::ZERO_64 &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::GPR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (DSUB GPR64Opnd:$rt, ZERO_64, GPR64Opnd:$rs)
AsmString = "dneg $\x01, $\x03";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::ZERO_64 &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(0).getReg()) {
// (DSUB GPR64Opnd:$rt, ZERO_64, GPR64Opnd:$rt)
AsmString = "dneg $\x01";
break;
}
return false;
case Mips::DSUBu:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::ZERO_64 &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::GPR64RegClassID).contains(MI->getOperand(2).getReg())) {
// (DSUBu GPR64Opnd:$rt, ZERO_64, GPR64Opnd:$rs)
AsmString = "dnegu $\x01, $\x03";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::ZERO_64 &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(0).getReg()) {
// (DSUBu GPR64Opnd:$rt, ZERO_64, GPR64Opnd:$rt)
AsmString = "dnegu $\x01";
break;
}
return false;
case Mips::DVPE:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).getReg() == Mips::ZERO) {
// (DVPE ZERO)
AsmString = "dvpe";
break;
}
return false;
case Mips::EI:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).getReg() == Mips::ZERO) {
// (EI ZERO)
AsmString = "ei";
break;
}
return false;
case Mips::EI_MM:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).getReg() == Mips::ZERO) {
// (EI_MM ZERO)
AsmString = "ei";
break;
}
return false;
case Mips::EI_MMR6:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).getReg() == Mips::ZERO) {
// (EI_MMR6 ZERO)
AsmString = "ei";
break;
}
return false;
case Mips::EMT:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).getReg() == Mips::ZERO) {
// (EMT ZERO)
AsmString = "emt";
break;
}
return false;
case Mips::EVPE:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).getReg() == Mips::ZERO) {
// (EVPE ZERO)
AsmString = "evpe";
break;
}
return false;
case Mips::HYPCALL:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0) {
// (HYPCALL 0)
AsmString = "hypcall";
break;
}
return false;
case Mips::HYPCALL_MM:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0) {
// (HYPCALL_MM 0)
AsmString = "hypcall";
break;
}
return false;
case Mips::JALR:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::ZERO &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg())) {
// (JALR ZERO, GPR32Opnd:$rs)
AsmString = "jr $\x02";
break;
}
return false;
case Mips::JALR64:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::ZERO_64 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR64RegClassID).contains(MI->getOperand(1).getReg())) {
// (JALR64 ZERO_64, GPR64Opnd:$rs)
AsmString = "jr $\x02";
break;
}
return false;
case Mips::JALRC_HB_MMR6:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::RA &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg())) {
// (JALRC_HB_MMR6 RA, GPR32Opnd:$rs)
AsmString = "jalrc.hb $\x02";
break;
}
return false;
case Mips::JALRC_MMR6:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::RA &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg())) {
// (JALRC_MMR6 RA, GPR32Opnd:$rs)
AsmString = "jalrc $\x02";
break;
}
return false;
case Mips::JALR_HB:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::RA &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg())) {
// (JALR_HB RA, GPR32Opnd:$rs)
AsmString = "jalr.hb $\x02";
break;
}
return false;
case Mips::JALR_HB64:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::RA_64 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR64RegClassID).contains(MI->getOperand(1).getReg())) {
// (JALR_HB64 RA_64, GPR64Opnd:$rs)
AsmString = "jalr.hb $\x02";
break;
}
return false;
case Mips::JIALC:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 0) {
// (JIALC GPR32Opnd:$rs, 0)
AsmString = "jalrc $\x01";
break;
}
return false;
case Mips::JIALC64:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 0) {
// (JIALC64 GPR64Opnd:$rs, 0)
AsmString = "jalrc $\x01";
break;
}
return false;
case Mips::JIC:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 0) {
// (JIC GPR32Opnd:$rs, 0)
AsmString = "jrc $\x01";
break;
}
return false;
case Mips::JIC64:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 0) {
// (JIC64 GPR64Opnd:$rs, 0)
AsmString = "jrc $\x01";
break;
}
return false;
case Mips::MFTACX:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::AC0) {
// (MFTACX GPR32Opnd:$rt, AC0)
AsmString = "mftacx $\x01";
break;
}
return false;
case Mips::MFTC0:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::COP0RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (MFTC0 GPR32Opnd:$rd, COP0Opnd:$rt, 0)
AsmString = "mftc0 $\x01, $\x02";
break;
}
return false;
case Mips::MFTHI:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::AC0) {
// (MFTHI GPR32Opnd:$rt, AC0)
AsmString = "mfthi $\x01";
break;
}
return false;
case Mips::MFTLO:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::AC0) {
// (MFTLO GPR32Opnd:$rt, AC0)
AsmString = "mftlo $\x01";
break;
}
return false;
case Mips::MOVE16_MM:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::ZERO &&
MI->getOperand(1).getReg() == Mips::ZERO) {
// (MOVE16_MM ZERO, ZERO)
AsmString = "nop";
break;
}
return false;
case Mips::MTTACX:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::AC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg())) {
// (MTTACX AC0, GPR32Opnd:$rt)
AsmString = "mttacx $\x02";
break;
}
return false;
case Mips::MTTC0:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::COP0RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (MTTC0 COP0Opnd:$rt, GPR32Opnd:$rd, 0)
AsmString = "mttc0 $\x02, $\x01";
break;
}
return false;
case Mips::MTTHI:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::AC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg())) {
// (MTTHI AC0, GPR32Opnd:$rt)
AsmString = "mtthi $\x02";
break;
}
return false;
case Mips::MTTLO:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::AC0 &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg())) {
// (MTTLO AC0, GPR32Opnd:$rt)
AsmString = "mttlo $\x02";
break;
}
return false;
case Mips::Move32R16:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::ZERO &&
MI->getOperand(1).getReg() == Mips::S0) {
// (Move32R16 ZERO, S0)
AsmString = "nop";
break;
}
return false;
case Mips::NORImm:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MI->getOperand(1).getReg() == MI->getOperand(0).getReg()) {
// (NORImm GPR32Opnd:$rs, GPR32Opnd:$rs, simm32_relaxed:$imm)
AsmString = "nor $\x01, $\x03";
break;
}
return false;
case Mips::NORImm64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MI->getOperand(1).getReg() == MI->getOperand(0).getReg()) {
// (NORImm64 GPR64Opnd:$rs, GPR64Opnd:$rs, imm64:$imm)
AsmString = "nor $\x01, $\x03";
break;
}
return false;
case Mips::OR:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).getReg() == Mips::ZERO) {
// (OR GPR32Opnd:$dst, GPR32Opnd:$src, ZERO)
AsmString = "move $\x01, $\x02";
break;
}
return false;
case Mips::OR64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR64RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).getReg() == Mips::ZERO_64) {
// (OR64 GPR64Opnd:$dst, GPR64Opnd:$src, ZERO_64)
AsmString = "move $\x01, $\x02";
break;
}
return false;
case Mips::RDHWR:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::HWRegsRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (RDHWR GPR32Opnd:$rt, HWRegsOpnd:$rs, 0)
AsmString = "rdhwr $\x01, $\x02";
break;
}
return false;
case Mips::RDHWR64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::HWRegsRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (RDHWR64 GPR64Opnd:$rt, HWRegsOpnd:$rs, 0)
AsmString = "rdhwr $\x01, $\x02";
break;
}
return false;
case Mips::RDHWR_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::HWRegsRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (RDHWR_MM GPR32Opnd:$rt, HWRegsOpnd:$rs, 0)
AsmString = "rdhwr $\x01, $\x02";
break;
}
return false;
case Mips::RDHWR_MMR6:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::HWRegsRegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (RDHWR_MMR6 GPR32Opnd:$rt, HWRegsOpnd:$rs, 0)
AsmString = "rdhwr $\x01, $\x02";
break;
}
return false;
case Mips::SDBBP:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0) {
// (SDBBP 0)
AsmString = "sdbbp";
break;
}
return false;
case Mips::SDBBP_MMR6:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0) {
// (SDBBP_MMR6 0)
AsmString = "sdbbp";
break;
}
return false;
case Mips::SDBBP_R6:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0) {
// (SDBBP_R6 0)
AsmString = "sdbbp";
break;
}
return false;
case Mips::SIGRIE:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0) {
// (SIGRIE 0)
AsmString = "sigrie";
break;
}
return false;
case Mips::SIGRIE_MMR6:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0) {
// (SIGRIE_MMR6 0)
AsmString = "sigrie";
break;
}
return false;
case Mips::SLL:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::ZERO &&
MI->getOperand(1).getReg() == Mips::ZERO &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (SLL ZERO, ZERO, 0)
AsmString = "nop";
break;
}
return false;
case Mips::SLL_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::ZERO &&
MI->getOperand(1).getReg() == Mips::ZERO &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (SLL_MM ZERO, ZERO, 0)
AsmString = "nop";
break;
}
return false;
case Mips::SLL_MMR6:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).getReg() == Mips::ZERO &&
MI->getOperand(1).getReg() == Mips::ZERO &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (SLL_MMR6 ZERO, ZERO, 0)
AsmString = "nop";
break;
}
return false;
case Mips::SLTImm64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MI->getOperand(1).getReg() == MI->getOperand(0).getReg()) {
// (SLTImm64 GPR64Opnd:$rs, GPR64Opnd:$rs, imm64:$imm)
AsmString = "slt $\x01, $\x03";
break;
}
return false;
case Mips::SLTUImm64:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR64RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MI->getOperand(1).getReg() == MI->getOperand(0).getReg()) {
// (SLTUImm64 GPR64Opnd:$rs, GPR64Opnd:$rs, imm64:$imm)
AsmString = "sltu $\x01, $\x03";
break;
}
return false;
case Mips::SUB:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::ZERO &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (SUB GPR32Opnd:$rt, ZERO, GPR32Opnd:$rs)
AsmString = "neg $\x01, $\x03";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::ZERO &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(0).getReg()) {
// (SUB GPR32Opnd:$rt, ZERO, GPR32Opnd:$rt)
AsmString = "neg $\x01";
break;
}
return false;
case Mips::SUBU_MMR6:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::ZERO &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (SUBU_MMR6 GPR32Opnd:$rt, ZERO, GPR32Opnd:$rs)
AsmString = "negu $\x01, $\x03";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::ZERO &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(0).getReg()) {
// (SUBU_MMR6 GPR32Opnd:$rt, ZERO, GPR32Opnd:$rt)
AsmString = "negu $\x01";
break;
}
return false;
case Mips::SUB_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::ZERO &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (SUB_MM GPR32Opnd:$rt, ZERO, GPR32Opnd:$rs)
AsmString = "neg $\x01, $\x03";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::ZERO &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(0).getReg()) {
// (SUB_MM GPR32Opnd:$rt, ZERO, GPR32Opnd:$rt)
AsmString = "neg $\x01";
break;
}
return false;
case Mips::SUB_MMR6:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::ZERO &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (SUB_MMR6 GPR32Opnd:$rt, ZERO, GPR32Opnd:$rs)
AsmString = "neg $\x01, $\x03";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::ZERO &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(0).getReg()) {
// (SUB_MMR6 GPR32Opnd:$rt, ZERO, GPR32Opnd:$rt)
AsmString = "neg $\x01";
break;
}
return false;
case Mips::SUBu:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::ZERO &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (SUBu GPR32Opnd:$rt, ZERO, GPR32Opnd:$rs)
AsmString = "negu $\x01, $\x03";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::ZERO &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(0).getReg()) {
// (SUBu GPR32Opnd:$rt, ZERO, GPR32Opnd:$rt)
AsmString = "negu $\x01";
break;
}
return false;
case Mips::SUBu_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::ZERO &&
MI->getOperand(2).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(2).getReg())) {
// (SUBu_MM GPR32Opnd:$rt, ZERO, GPR32Opnd:$rs)
AsmString = "negu $\x01, $\x03";
break;
}
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).getReg() == Mips::ZERO &&
MI->getOperand(2).isReg() &&
MI->getOperand(2).getReg() == MI->getOperand(0).getReg()) {
// (SUBu_MM GPR32Opnd:$rt, ZERO, GPR32Opnd:$rt)
AsmString = "negu $\x01";
break;
}
return false;
case Mips::SWSP_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg())) {
// (SWSP_MM GPR32Opnd:$rt, mem_mm_sp_imm5_lsl2:$offset)
AsmString = "sw $\x01, $\xFF\x02\x02";
break;
}
return false;
case Mips::SYNC:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0) {
// (SYNC 0)
AsmString = "sync";
break;
}
return false;
case Mips::SYNC_MM:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0) {
// (SYNC_MM 0)
AsmString = "sync";
break;
}
return false;
case Mips::SYNC_MMR6:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0) {
// (SYNC_MMR6 0)
AsmString = "sync";
break;
}
return false;
case Mips::SYSCALL:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0) {
// (SYSCALL 0)
AsmString = "syscall";
break;
}
return false;
case Mips::SYSCALL_MM:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0) {
// (SYSCALL_MM 0)
AsmString = "syscall";
break;
}
return false;
case Mips::TEQ:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (TEQ GPR32Opnd:$rs, GPR32Opnd:$rt, 0)
AsmString = "teq $\x01, $\x02";
break;
}
return false;
case Mips::TEQ_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (TEQ_MM GPR32Opnd:$rs, GPR32Opnd:$rt, 0)
AsmString = "teq $\x01, $\x02";
break;
}
return false;
case Mips::TGE:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (TGE GPR32Opnd:$rs, GPR32Opnd:$rt, 0)
AsmString = "tge $\x01, $\x02";
break;
}
return false;
case Mips::TGEU:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (TGEU GPR32Opnd:$rs, GPR32Opnd:$rt, 0)
AsmString = "tgeu $\x01, $\x02";
break;
}
return false;
case Mips::TGEU_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (TGEU_MM GPR32Opnd:$rs, GPR32Opnd:$rt, 0)
AsmString = "tgeu $\x01, $\x02";
break;
}
return false;
case Mips::TGE_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (TGE_MM GPR32Opnd:$rs, GPR32Opnd:$rt, 0)
AsmString = "tge $\x01, $\x02";
break;
}
return false;
case Mips::TLT:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (TLT GPR32Opnd:$rs, GPR32Opnd:$rt, 0)
AsmString = "tlt $\x01, $\x02";
break;
}
return false;
case Mips::TLTU:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (TLTU GPR32Opnd:$rs, GPR32Opnd:$rt, 0)
AsmString = "tltu $\x01, $\x02";
break;
}
return false;
case Mips::TLTU_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (TLTU_MM GPR32Opnd:$rs, GPR32Opnd:$rt, 0)
AsmString = "tltu $\x01, $\x02";
break;
}
return false;
case Mips::TLT_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (TLT_MM GPR32Opnd:$rs, GPR32Opnd:$rt, 0)
AsmString = "tlt $\x01, $\x02";
break;
}
return false;
case Mips::TNE:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (TNE GPR32Opnd:$rs, GPR32Opnd:$rt, 0)
AsmString = "tne $\x01, $\x02";
break;
}
return false;
case Mips::TNE_MM:
if (MI->getNumOperands() == 3 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg()) &&
MI->getOperand(2).isImm() &&
MI->getOperand(2).getImm() == 0) {
// (TNE_MM GPR32Opnd:$rs, GPR32Opnd:$rt, 0)
AsmString = "tne $\x01, $\x02";
break;
}
return false;
case Mips::WAIT_MM:
if (MI->getNumOperands() == 1 &&
MI->getOperand(0).isImm() &&
MI->getOperand(0).getImm() == 0) {
// (WAIT_MM 0)
AsmString = "wait";
break;
}
return false;
case Mips::WRDSP:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 31) {
// (WRDSP GPR32Opnd:$rt, 31)
AsmString = "wrdsp $\x01";
break;
}
return false;
case Mips::WRDSP_MM:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(0).getReg()) &&
MI->getOperand(1).isImm() &&
MI->getOperand(1).getImm() == 31) {
// (WRDSP_MM GPR32Opnd:$rt, 31)
AsmString = "wrdsp $\x01";
break;
}
return false;
case Mips::YIELD:
if (MI->getNumOperands() == 2 &&
MI->getOperand(0).getReg() == Mips::ZERO &&
MI->getOperand(1).isReg() &&
MRI.getRegClass(Mips::GPR32RegClassID).contains(MI->getOperand(1).getReg())) {
// (YIELD ZERO, GPR32Opnd:$rs)
AsmString = "yield $\x02";
break;
}
return false;
}
unsigned I = 0;
while (AsmString[I] != ' ' && AsmString[I] != '\t' &&
AsmString[I] != '$' && AsmString[I] != '\0')
++I;
OS << '\t' << StringRef(AsmString, I);
if (AsmString[I] != '\0') {
if (AsmString[I] == ' ' || AsmString[I] == '\t') {
OS << '\t';
++I;
}
do {
if (AsmString[I] == '$') {
++I;
if (AsmString[I] == (char)0xff) {
++I;
int OpIdx = AsmString[I++] - 1;
int PrintMethodIdx = AsmString[I++] - 1;
printCustomAliasOperand(MI, OpIdx, PrintMethodIdx, OS);
} else
printOperand(MI, unsigned(AsmString[I++]) - 1, OS);
} else {
OS << AsmString[I++];
}
} while (AsmString[I] != '\0');
}
return true;
}
void MipsInstPrinter::printCustomAliasOperand(
const MCInst *MI, unsigned OpIdx,
unsigned PrintMethodIdx,
raw_ostream &OS) {
switch (PrintMethodIdx) {
default:
llvm_unreachable("Unknown PrintMethod kind");
break;
case 0:
printUImm<10>(MI, OpIdx, OS);
break;
case 1:
printMemOperand(MI, OpIdx, OS);
break;
}
}
#endif // PRINT_ALIAS_INSTR
|